業(yè)界領(lǐng)先的全新 1.8V 版 VersaClock? 3S 可編程時鐘發(fā)生器,為消耗品和計算系統(tǒng)創(chuàng)造具有競爭力的性能、能耗和靈活性。
2017-09-28 10:15:468178 Silicon Labs(亦稱“芯科科技”)最新發(fā)布的Si538x 系列無線時鐘發(fā)生器利用我們的最新第四代
2017-10-17 09:36:307169 Si50122-A5 時鐘發(fā)生器 計時 評估板
2024-03-14 22:30:31
SI5324-EVB,SI5324評估板,0.002至710 MHz時鐘發(fā)生器。 SI5324-EVB為評估SI5316任意速率精度時鐘提供平臺。 SI5316直接使用器件上的配置引腳進行控制
2019-02-22 09:30:51
Si5348 時鐘發(fā)生器 計時 評估板
2024-03-14 22:30:44
Si5350,Si5351 時鐘發(fā)生器 計時 評估板
2024-03-14 22:30:46
概述:AD9577是一款既提供一個多路輸出時鐘發(fā)生器功能,又帶有兩個片上鎖相環(huán)內(nèi)核PLL1和PLL2,專門針對網(wǎng)絡(luò)時鐘應(yīng)用而優(yōu)化。PLL設(shè)計基于ADI公司成熟的高性能、低抖動頻率合成器產(chǎn)品系列,確保實現(xiàn)最高的網(wǎng)
2021-04-06 06:49:57
(ADC/DAC))和本振(LO)要求采用低抖動參考時鐘以提高性能。其他基帶組件也要求各種頻率的時鐘源。表1.時鐘發(fā)生器——典型性能表2.時鐘分配產(chǎn)品——典型性能圖1.面向采用MIMO架構(gòu)的典型LTE
2018-10-18 11:29:03
系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換器動態(tài)范圍和線性度性能可能受到嚴重的影響。
2019-07-30 07:57:42
輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。 產(chǎn)品名稱:時鐘發(fā)生器 AD9520-3BCPZ特征低相位噪聲、鎖相環(huán)(PLL)片內(nèi)VCO的調(diào)諧頻率范圍為
2019-07-09 11:50:41
`AD9571ACPZPEC時鐘發(fā)生器產(chǎn)品介紹AD9571ACPZPEC詢價熱線AD9571ACPZPEC現(xiàn)貨AD9571ACPZPEC代理王先生***深圳市首質(zhì)誠科技有限公司, AD9571具有
2019-07-09 10:19:09
AKD8140A Ver.2,AK8140??A可編程多時鐘發(fā)生器評估板。評估抖動性能和功能很容易
2020-07-27 15:01:46
本應(yīng)用指南討論了CY2254 PLL時鐘發(fā)生器的內(nèi)部結(jié)構(gòu),并提出一些使用建議。
2014-09-23 10:00:14
STM32F767 SAI SPDIF 輸出、NODIV 和時鐘發(fā)生器當在 SAIx->CR1 中設(shè)置 NODIV 位時,SPDIF 輸出頻率是它應(yīng)該的。例子:時鐘輸入為 25.6 MHz
2022-12-05 06:05:47
概述:MAX3625B是MAXIM公司生產(chǎn)的一款提供三路輸出的低抖動,高精度時鐘發(fā)生器。該MAX3625B是為網(wǎng)絡(luò)應(yīng)用而優(yōu)化的低抖動,高精度時鐘發(fā)生器。該器件集成一個晶體振蕩器和鎖相環(huán)(PLL)時鐘
2021-05-18 07:39:05
專業(yè)銷售、維修、回收 高頻 二手儀器。 產(chǎn)品型號: CG635美國斯坦福時鐘發(fā)生器信息描述:時鐘可調(diào)頻由0.001Hz到2.05GHz少于1PS的RMS抖動可支持CMOS。PECL,ECL,LVDS
2020-08-18 09:08:58
可編程音頻時鐘發(fā)生器MAX9485資料下載內(nèi)容主要介紹了:MAX9485引腳功能MAX9485功能和特性MAX9485應(yīng)用范圍MAX9485內(nèi)部方框圖MAX9485極限參數(shù)MAX9485典型應(yīng)用電路
2021-04-02 06:21:48
SI5340-EVB,評估板用于評估Si5340低抖動任意頻率時鐘發(fā)生器。 Si5340采用獲得專利的Multisynth技術(shù),可產(chǎn)生多達10個獨立時鐘頻率,每個頻率具有0 ppm的合成誤差
2019-02-26 09:28:56
SI5341-EVB,評估板用于評估Si5341低抖動任意頻率時鐘發(fā)生器。 Si5341采用獲得專利的Multisynth技術(shù),可產(chǎn)生多達10個獨立時鐘頻率,每個頻率具有0 ppm的合成誤差
2019-02-25 07:03:01
我要做畢業(yè)設(shè)計 叫 基于lmk03806的高性能可編程時鐘發(fā)生器的設(shè)計與fpga實現(xiàn),需要有protel 99se畫 lmk03806的原理圖和fpga的配置電路,用vhdl編程仿真,用fpga來配置lmk03806,求高手求助{:1:}
2013-05-03 23:06:27
我正在使用planahead 14.4在VC707上添加7系列MIG(IP版本1.07a)。當我使用第一個具有200MHz振蕩器輸入的時鐘發(fā)生器驅(qū)動MIG時,我的設(shè)計可以完全路由,我嘗試
2020-08-11 10:07:25
在我們的設(shè)計中,其中一個模塊從外部可配置時鐘發(fā)生器芯片接收其時鐘信號。現(xiàn)在在我們的ML507上使用這個時鐘發(fā)生器芯片IDT5V9885就在那里任何跳線設(shè)置?我們問這個是因為在我們的申請中軟件我們
2019-09-02 08:12:30
找不到聯(lián)系方式,請在瀏覽器上搜索一下,旺貿(mào)通儀器儀 產(chǎn)品型號: CG635美國斯坦福時鐘發(fā)生器信息描述:時鐘可調(diào)頻由0.001Hz到2.05GHz少于1PS的RMS抖動可支持CMOS。PECL,ECL
2019-06-16 12:07:43
專業(yè)銷售、維修、回收 高頻 二手儀器。 產(chǎn)品型號: CG635美國斯坦福時鐘發(fā)生器信息描述:時鐘可調(diào)頻由0.001Hz到2.05GHz少于1PS的RMS抖動可支持CMOS。PECL,ECL,LVDS
2020-12-03 08:39:05
AD9525 / PCBZ,用于AD9525時鐘發(fā)生器的評估板。 AD9525旨在支持長期演進(LTE)和多載波GSM基站設(shè)計的轉(zhuǎn)換器時鐘要求。 AD9525提供低功耗,多輸出,時鐘分配功能和低抖動
2019-02-25 08:38:34
AD9576 / PCBZ,AD9576評估板提供多輸出時鐘發(fā)生器功能,包括兩個專用鎖相環(huán)(PLL)內(nèi)核,具有靈活的頻率轉(zhuǎn)換功能,經(jīng)過優(yōu)化,可作為整個系統(tǒng)的強大異步時鐘源,提供擴展功能通過監(jiān)控和冗余
2019-02-25 09:40:01
SI52147-EVB,用于PoE無線接入點的時鐘發(fā)生器評估板。 Si52147是一款符合PCIe Gen1,Gen2和Gen3標準的9端口PCIe時鐘發(fā)生器
2020-08-27 14:27:11
描述TIDA-00597 可為時鐘發(fā)生器提供噪聲非常低的輸出電源。主要特色低噪聲,適用于時鐘發(fā)生器輸出電流高達 800mA低相位噪聲輸出功率啟用和禁用
2018-08-22 07:43:40
AC1571時鐘發(fā)生器一款基于PLL的、適用于5G基站應(yīng)用的時鐘發(fā)生器。采用數(shù)字鎖相環(huán)技術(shù),以實現(xiàn)最佳的高頻低相噪性能,具有低功耗和高PSRR能力。采用ADPLL技術(shù),管腳兼容843N571,可以
2022-08-11 16:26:33
SI52112-B6-GTR,PCI-EXPRESS GEN 3 雙輸出時鐘發(fā)生器 描述
2023-02-13 17:51:33
針對直接數(shù)字頻率合成(DDS)和集成鎖相環(huán)(PLL)技術(shù)的特性,提出了一種新的DDS 激勵PLL 系統(tǒng)頻率合成時鐘發(fā)生器方案。且DDS 避免正弦查找表,即避免使用ROM,采用濾波的方法
2009-12-14 10:22:0036 SI5338Q-B-GM,SILICON/芯科,I2C可編程任意頻率、任意輸出 四路時鐘發(fā)生器SI5338Q-B-GM,SILICON/芯科,I2C可編程任意頻率、任意輸出 四路時鐘發(fā)生器 
2023-10-17 17:02:33
AC1571 是用于 5G 基站應(yīng)用的基于 PLL的時鐘發(fā)生器,該芯片采用全數(shù)字鎖相環(huán)技術(shù),以實現(xiàn)最佳的高頻低相噪性能,并具有低功耗和高PSRR能力。典型應(yīng)用場景:· 無線基站· 
2023-12-12 14:25:17
時鐘發(fā)生器芯片廠家 時鐘芯片是一種基于PLL的時鐘發(fā)生器,采用ADPLL(全數(shù)字鎖相環(huán))技術(shù),以實現(xiàn)的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現(xiàn)小于0.3ps RMS的相位抖動性能
2023-12-29 09:29:50
時鐘發(fā)生器芯片廠家 時鐘芯片是一種基于PLL的時鐘發(fā)生器,采用ADPLL(全數(shù)字鎖相環(huán))技術(shù),以實現(xiàn)的高頻低相噪性能,并具備低功耗和高PSNR能力,可實現(xiàn)小于0.3ps RMS的相位抖動性能
2024-02-04 11:41:14
MAX9489/MAX9471多輸出時鐘發(fā)生器構(gòu)建集成時鐘源
摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如
2008-10-04 20:43:25922 Si5338 業(yè)界首個任意頻率、任意輸出的時鐘發(fā)生器
高性能模擬與混合信號領(lǐng)導(dǎo)廠商Silicon Laboratories日前發(fā)表全新的時鐘發(fā)生器和緩沖器系列,可為業(yè)
2008-11-10 09:39:441763
精密時鐘發(fā)生器電路圖
2009-03-25 09:35:221054
振蕩器時鐘發(fā)生器電路圖
2009-04-13 08:54:22720 摘要:MAX9450/MAX9451/MAX9452是集成了VCXO,具有相同PLL內(nèi)核和三種不同輸出(LVPECL, HSTL,LVDS)的高精度時鐘發(fā)生器。MAX945x時鐘發(fā)生器具有四個主要的特點:集成VCXO,工作頻率范圍寬,PLL
2009-04-22 09:42:01966 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-04-22 10:11:53407 摘要:與典型的“本地”時鐘方案相比,集成的多輸出時鐘發(fā)生器有許多優(yōu)勢。本文探討了集中時鐘發(fā)生器(如MAX9489和MAX9471)的優(yōu)點,如:降低系統(tǒng)成本、良好的信號完整性、抑制干
2009-05-03 11:07:05653 評估低抖動PLL時鐘發(fā)生器的電源噪聲抑制性能
本文介紹了電源噪聲對基于PLL的時鐘發(fā)生器的干擾,并討論了幾種用于評估確定性抖動(DJ)的技術(shù)方案。推導(dǎo)出的關(guān)系式提
2009-09-18 08:46:321461 MAX3625B 抖動僅為0.36ps的PLL時鐘發(fā)生器
概述
MAX3625B是一款低抖動、精密時鐘發(fā)生器,優(yōu)化用于網(wǎng)絡(luò)設(shè)備。器件內(nèi)置晶體振蕩器和鎖相環(huán)(PLL)
2010-03-01 08:56:181345 MAX3679A高性能四路輸出時鐘發(fā)生器(Maxim)
Maxim推出用于以太網(wǎng)設(shè)備的高性能、四路輸出時鐘發(fā)生器MAX3679A。器件采用低噪聲
2010-04-14 16:51:49778 如何利用GPS OEM來進行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生器是一個研究的熱點問題。在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS
2010-07-24 15:45:26780 在電力系統(tǒng)、CDMA2000、DVB、DMB等系統(tǒng)中,高精度的GPS時鐘發(fā)生器(GPS同步時鐘)對維持系統(tǒng)正常運轉(zhuǎn)有至關(guān)重要的意義。
那如何利用GPS OEM來進行二次開發(fā),產(chǎn)生高精度時鐘發(fā)生
2010-09-17 22:02:441273 DS1091L是一款低成本的時鐘發(fā)生器,輸出頻率由工廠預(yù)置到130kHz至66.6MHz,標稱精度為±0.25%。器件可產(chǎn)生中心抖動或降頻抖動擴頻輸出,具有引腳可選的抖動幅度和抖動速率。
2011-03-16 10:57:411037 IDT面向便攜應(yīng)用推出全球首款集成可編程時鐘發(fā)生器的音頻子系統(tǒng)。新器件通過集成,可實現(xiàn)占板空間的最小化、降低系統(tǒng)成本,同時由于無需長貨期的外部晶體和振蕩器,縮短產(chǎn)品上
2011-08-10 09:01:55920 在有效抑制EMC 干擾的擴頻時鐘發(fā)生器(SSCG)中內(nèi)置FRAM 的新產(chǎn)品MB88R157A 被納入富士通的產(chǎn)品陣容。針對10MHz ~ 50MHz 的輸入頻率,該產(chǎn)品的輸出時鐘頻率可以在1MHz ~ 134MHz 范圍內(nèi)任意設(shè)
2011-08-31 17:26:3240 MAX3636是一個高度靈活,高精度鎖相環(huán)(PLL)時鐘發(fā)生器為下一代網(wǎng)絡(luò)設(shè)備的要求低抖動時鐘發(fā)生器和強大的高速數(shù)據(jù)傳輸?shù)姆植歼M行了優(yōu)化。
2011-10-11 11:15:221329 Silicon Laboratories (芯科實驗室有限公司)日前宣布擴展其PCI Express(PCIe)時鐘發(fā)生器和時鐘緩沖器產(chǎn)品組合。
2012-02-02 09:31:561395 DS1086 EconOscillator?是可編程的時鐘發(fā)生器,它可以在260kHz至133MHz的頻率范圍內(nèi)產(chǎn)生擴展頻譜(抖動)方波輸出。
2012-03-22 15:43:011175 DS1088C是一種低成本的時鐘發(fā)生器,無需外部定時元件產(chǎn)生的方波輸出。是在工廠校準的頻率為133MHz的固定頻率振蕩器。該設(shè)備具有掉電引腳為功耗敏感的應(yīng)用。
2012-03-30 17:13:43945 10GHz擴頻時鐘發(fā)生器的設(shè)計_胡帥帥
2017-01-07 21:28:581 Microchip基于MEMS的時鐘發(fā)生器
2018-06-07 13:46:004534 Microchip基于MEMS的時鐘發(fā)生器
2018-07-08 01:23:003933 Silicon Labs(亦稱“芯科科技”)最新發(fā)布的Si5332任意頻率的時鐘發(fā)生器可以為10/25/100G 數(shù)據(jù)中心的時鐘設(shè)計提供最高級別的集成度,包含通信和工業(yè)應(yīng)用程序中的完整時鐘樹整合,進而降低系統(tǒng)的物料成本并加快開發(fā)時程。
2018-08-24 17:51:286116 據(jù)麥姆斯咨詢報道,Microchip推出了業(yè)界尺寸最小的MEMS時鐘發(fā)生器DSC613。這款新器件可在電路板上最多替換掉三個晶振和振蕩器,從而減少高達80%的時鐘元件布板空間。
2018-11-15 16:38:263910 AD9523:14路LVPECL/LVDS/HSTL輸出 或29路LVCMOS輸出 低抖動時鐘發(fā)生器
2019-07-04 06:18:003604 Si5338是一種高性能、低抖動的時鐘發(fā)生器,能夠在設(shè)備的四個輸出驅(qū)動器上合成任意頻率。這種定時集成電路能夠替換多達四個不同頻率的晶體振蕩器或作為頻率轉(zhuǎn)換器工作。Si5338采用其專利
2019-10-29 08:00:000 系統(tǒng)設(shè)計師通常側(cè)重于為應(yīng)用選擇最合適的數(shù)據(jù)轉(zhuǎn)換器,在向數(shù)據(jù)轉(zhuǎn)換器提供輸入的時鐘發(fā)生器件的選擇上往往少有考慮。然而,如果不慎重考慮時鐘發(fā)生器的相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換器動態(tài)范圍和線性度性能可能受到嚴重的影響。
2020-11-22 11:34:382666 AD9520-0:12路LVPECL/24路CMOS輸出時鐘發(fā)生器,集成2.8 GHz VCO
2021-03-19 09:02:270 AD9525: 8路LVPECL輸出低抖動時鐘發(fā)生器
2021-03-21 15:00:200 AD9518-1:6輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表
2021-03-22 19:55:031 AD9517-2:12輸出時鐘發(fā)生器,集成2.2 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 11:57:480 AD9517-1:12輸出時鐘發(fā)生器,集成2.5 GHz壓控振蕩器數(shù)據(jù)表
2021-04-13 12:02:551 AD9571:以太網(wǎng)時鐘發(fā)生器,10個時鐘輸出
2021-04-16 10:21:563 AD9520-3:12集成2 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-04-16 18:38:033 AD9522-1:12 LVDS/24 CMOS輸出時鐘發(fā)生器,集成2.4 GHz壓控振蕩器數(shù)據(jù)表
2021-04-16 20:21:521 AD9522-0:12集成2.8 GHz壓控振蕩器數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-17 20:08:520 AD9520-1:12集成2.5 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-04-18 11:48:208 AD9520-2:12集成2.2 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-04-18 16:07:526 AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:31:552 AD9516-5:14-輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-27 21:41:195 AD9551:多業(yè)務(wù)時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:30:520 AD9522-3:12集成2 GHz壓控振蕩器數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-28 10:38:367 AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
2021-04-28 10:53:010 AD9522-4:12集成1.6 GHz壓控振蕩器數(shù)據(jù)表的LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-29 19:06:061 集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/24 CMOS輸出時鐘發(fā)生器
2021-04-29 20:28:1211 AD9517-4:12輸出時鐘發(fā)生器,集成1.6 GHz壓控振蕩器數(shù)據(jù)表
2021-04-30 15:51:4210 AD9520-4:12集成1.6 GHz壓控振蕩器數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器
2021-05-07 09:37:399 AD9575:網(wǎng)絡(luò)時鐘發(fā)生器,雙輸出數(shù)據(jù)表
2021-05-09 11:06:441 AD9516-3:14輸出時鐘發(fā)生器,集成2.0 GHz壓控振蕩器數(shù)據(jù)表
2021-05-25 12:00:102 集成2.2 GHz壓控振蕩器數(shù)據(jù)表的AD9517-2 12輸出時鐘發(fā)生器
2021-06-17 12:31:303 集成2.5 GHz壓控振蕩器數(shù)據(jù)表的AD9517-1 12輸出時鐘發(fā)生器
2021-06-17 15:57:386 時鐘發(fā)生器AD9516-0技術(shù)手冊
2022-01-25 15:59:427 Cypress時鐘發(fā)生器應(yīng)用在車輛、工業(yè)生產(chǎn)、消費品和網(wǎng)絡(luò)服務(wù)的EMI降低和非EMI降低時鐘發(fā)生器。 Cypress具有廣泛的時鐘發(fā)生器組合,兼容700MHz的頻率和不超過0.7PS的RMS相位抖動
2022-04-22 09:02:09806 這是帶有板上芯片(COB)的1Hz時鐘發(fā)生器電路。通常,為數(shù)字時鐘和計數(shù)器電路應(yīng)用產(chǎn)生1Hz時鐘的電路將IC與晶體和微調(diào)電容器等結(jié)合使用。
2022-06-07 10:43:501886 CY25200是一種具有擴頻功能的可編程時鐘發(fā)生器。擴頻在小范圍內(nèi)調(diào)制輸出時鐘頻率,擴展能量并降低能量峰值。這是一種在各種應(yīng)用中降低EMI的強大技術(shù)。它使用外部參考時鐘或晶體作為輸入。它還使用PLL生成擴展頻譜輸出時鐘,該時鐘可以與輸入頻率不同。最多有六個輸出時鐘可用,其中兩個可以是REFCLK。
2023-02-14 16:19:040 9ZXL1951D PCIe 時鐘發(fā)生器評估板用戶指南
2023-03-21 19:21:130 本文討論電源噪聲干擾對基于PLL的時鐘發(fā)生器的影響,并介紹幾種用于評估由此產(chǎn)生的確定性抖動(DJ)的測量技術(shù)。派生關(guān)系顯示了如何使用頻域雜散測量來評估時序抖動行為。實驗室臺架測試結(jié)果用于比較測量技術(shù),并演示如何可靠地評估參考時鐘發(fā)生器的電源噪聲抑制(PSNR)性能。
2023-04-11 11:06:39811 極景微發(fā)布超小封裝PCIe5.0時鐘發(fā)生器日前,極景微(UltraSilicon)宣布,推出兩款支持PCIe5.0接口標準的1輸出及2輸出時鐘發(fā)生器,分別為US6D101和US6D102。該芯片具有
2023-02-02 15:25:54999 時鐘發(fā)生器/PLL頻率合成器SOP-82~15V2MHz封裝:SOP-8
2022-08-19 15:57:463 時鐘合成器和時鐘發(fā)生器是兩種用于產(chǎn)生時鐘信號的電子器件,它們在功能和應(yīng)用上有一些區(qū)別。
2023-11-09 10:26:56298 的時鐘發(fā)生器件的選擇上往往少有考慮。目前市場上有性能屬性大相徑庭的眾多時鐘發(fā)生器。然而,如果不慎重考慮時鐘發(fā)生器、相位噪聲和抖動性能,數(shù)據(jù)轉(zhuǎn)換器、動態(tài)范圍和線性度性能可能受到嚴重的影響。...
2023-11-28 14:33:570
評論
查看更多