色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

您好,歡迎來電子發燒友網! ,新用戶?[免費注冊]

您的位置:電子發燒友網 > 電子技術應用 > 電源技術 > 電源設計應用 >

加強ESD保護的技巧

2010年10月13日 17:55 本站整理 作者:佚名 用戶評論(
關鍵字:ESD(55)

  在本文章中,我們將介紹各種技巧,電路板設計者可以用它們幫助自己實現設計所需的ESD等級,從而保證所選的ESD保護器件能夠通過在系統ESD測試。

  


  圖1

  背景

  現代電子設備(從LCD電視到手機)使用的很多芯片集都是采用130nm以下的工藝技術開發而成。這些技術的最低DC電壓容差超過3.3V,所以ESD脈沖對這類器件的影響是毀滅性的。并且,“板上”或“片上”ESD保護要求已降至500V,遠遠低于8kV 現場要求的典型值。

  因此,考慮到小型芯片集的弱點,電路板設計者不僅需要外部ESD保護,還需要確保它足夠穩定。如先前的白皮書所述,在受保護的數據線路或I/O引腳上安裝額定電壓為8kV的ESD器件并不能保證在系統測試時芯片集本身會通過8kV的電壓。

  通常,ESD器件本身不會提供充足的保護,從而導致芯片集過早損壞。本白皮書提供了幾點指導意見,設計者可以用它來加強板上ESD保護。

  器件布置與布局

  器件位置和布局對于讓ESD保護器發揮最大效用具有至關重要的作用。為此,設計者最好了解各種寄生電感的板級效應。還特別介紹了電感,因為8kV ESD(即30A)時,僅1nH的電感就會通過關聯在PCB跡線上產生30V的尖峰電壓。

  

  在決定ESD器件布局時,應該考慮4種寄生電感,即LESD、LGND、LIC和LPORT,其位置如圖2所示。

  

4種寄生電感,即LESD、LGND、LIC和LPORT www.1cnz.cn

  圖2

  LESD和LGND能夠提高箝位電壓(或VIC),而LIC和LPORT則對設計者有利。我們先介紹這2種有害電感。

  LESD和LGND

  有時,電路板布局不允許將ESD器件直接安裝在PCB跡線上面。原因各異,但即使將ESD元件安裝在距離受保護數據線路1厘米遠的地方也可能會迅速轉化為幾十伏的電壓。GND總線也一樣。在某些設計中,ESD器件的GND必須穿過幾個通孔,甚至采用迂回路線到達接地面。除了流經ESD器件的ESD電流產生的電壓以外,這兩種電感還會產生電壓尖脈沖(即IPEAK×RDYNAMIC)。

  下述簡例說明了LESD和LGND對VIC的影響。在介紹該實例之前,應該指出的是,常見的PCB生產工藝為典型的微帶跡線提供了約3nH/cm的電感(假定具有一定的寬度、厚度和介電常數)。

  考慮到這一點,我們假設具有8kV ESD脈沖和動態電阻為1Ω的ESD器件。并且,我們來看看2種不同的布局,即布局A和布局B,其中LESD=LGND=1.5nH(各0.5cm),LESD=LGND=3.0nH(各1.0cm)。

  

  

  圖3

  因此,只需要將跡線長度(即LESD和LGND)從0.5cm增加到1cm就可以讓將VIC提高75%。圖3介紹布局B以及與各個元件有關的電壓。

  LIC和LPORT

  很多ESD器件數據手冊中經常提到讓器件盡可能靠近ESD輸入點。這樣LPORT/LIC比就會盡可能得低(即LIC>>LPORT)。LPORT的電感未必會影響整體的ESD性能,但LIC的電感則肯定會影響ESD性能。

  LIC的非線性會通過大幅削減IC電壓來充當ESD脈沖的初始峰值電流的緩沖器。隨著電感的降低(即ESD器件越來越靠近IC),電壓降也會不斷減小,直到無法獲得任何優勢時為止。所以,將LPORT/LIC比降至最低以便利用PCB跡線的寄生特性對設計者最有利。我們所說的電壓降如圖4所示。

  

  圖4

  利用LIC和LPORT是提升整體ESD性能的直接方法。然而,無論上述比值有多小,仍然有設計會過早地出現故障。換句話說,LIC未能為峰值ESD電流提供充足的緩沖。

  有時候,采用先前的技術不足以為給定電路板設計提供最大限度的ESD保護。原因在于流經“片上”ESD結構的電流過多,并且在I/O短接至GND或VCC時被損壞。

  圖5有助于將它弄清楚,表明ESD器件和受保護的IC實際上共同承擔了來自于ESD脈沖的電流負載。該數值(負跡線電感)對應于正ESD脈沖,其中保護器件吸收了大多數電流,但是它本質上是一個帶有IC的電阻分壓器。

  

  圖5

  如圖5所示,IC上的軌對軌二極管負責將剩余的或“允通”電流導入VCC(它一般會通過旁路電容器回到GND)。很難確定什么樣的等效電阻適于為IC實現ESD保護,但是無疑比板上ESD器件高得多。

  例如,如果將10Ω的電阻用于實現片上保護(RCHIP),1Ω的RDYNAMIC用于外部ESD保護器,那么流經IC的峰值電流應該是:

  

  為了幫助降低流入IC的峰值電流,可以將電阻器串聯在外部ESD器件和IC之間,如圖6所示。

  

  圖6

  通過增加10Ω的緩沖電阻,就可以將流入IC的峰值電流降低約50%(如本例)。

  

  很顯然,電阻可以增加10Ω以上,從而進一步降低了允通電流。通常,最高電阻由應用要素決定。

  還應注意,在將這種技術用于高速應用(如HDMITM和USB3.0)時更要小心。RBUFFER電阻器會干擾線路阻抗,使信號衰減的程度超出了2種標準合規性規范所規定的范圍,但是精心的電路板設計可以抵消任何不良影響。盡管如此,電路板設計者還是應該將這種技術保存在工具箱內,并在電路板或在系統ESD等級降至要求以下時使用。

  結論

  如今,現代芯片集對ESD瞬變導致的損壞比以往任何時候都更敏感。由于小型工藝技術的原因,這些IC需要穩定的外部ESD解決方案以便經受住在系統ESD測試的考驗。

  本文介紹了4種電路板設計者可以用來優化ESD解決方案的策略或規程。

  1. 縮短寄生“截斷”跡線的長度或LESD。

  2. 縮短GND跡線長度和/或減少使用的通孔數量以便縮短LGND。

  3. 讓特定設計上的LIC/LPORT比盡可能地小。

  4. 如果1Ω-3Ω的電阻不夠,則在ESD器件和IC直接添加緩沖電阻器。

  所有這些方法均旨在降低流經IC的電壓,以及限制片上ESD結構必須處理的電流。按照這些簡單規則行事能夠為電路板設計者提供更穩定、超出行業標準要求的ESD解決方案。

歡迎轉載,本文來自電子發燒友網(http://www.1cnz.cn/)

非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

( 發表人:發燒友 )

      發表評論

      用戶評論
      評價:好評中評差評

      發表評論,獲取積分! 請遵守相關規定!

      主站蜘蛛池模板: 午夜免费福利小电影| 成人伦理影院| 手机在线免费看毛片| 久久国产精品永久免费网站| 大胆国模一区二区三区伊人| 一区在线观看在线| 日韩高清特级特黄毛片| 久久夜色撩人精品国产| 国产亚洲国际精品福利| 嘟嘟嘟影院免费观看视频| 做你的爱人BD日本| 国产人妻午夜无码AV天堂| 99国产精品欲AV蜜桃臀麻豆| 亚洲一区二区三区免费看| 台湾佬休闲中性娱乐网| 欧美精品熟妇乱| 就去色一色| 久草色香蕉视频在线| 国产亚洲精品免费视频| 丰满饥渴老太性hd| xnxx高中生| 99九九免费热在线精品| 伊人久久大香线蕉观看| 亚洲精品高清AV在线播放| 天天操天天干天天爽| 日本吃孕妇奶水免费观看| 欧美人与动牲交A精品| 免费鲁丝片一级在线观看| 久久久久嫩草影院精品| 寂寞夜晚视频在线观看| 国产亚洲精品高清视频免费| 国产精品A久久777777| 国产成人精品s8p视频| 成人欧美一区二区三区白人| 俺也去最新地址| jlzzzjizzzjlzzz亚洲| JIZZ19学生第一次| voyeurhit农村夫妻偷拍| www.中文字幕在线观看| porono日本xxx| 大胆国模一区二区三区伊人 |