在某單板上,由于CPU芯片GMII接口的電源上只加了磁珠濾波,引起的故障:在網(wǎng)口通信時(shí),當(dāng)通信包的內(nèi)容為低速碼型(全0全1)時(shí),沒有丟包;當(dāng)更改為偽隨機(jī)包時(shí)(碼型速率快),丟包嚴(yán)重。最終在磁珠后加電容,問題解決。
2022-10-25 17:06:182314 ***怎么顯示敷銅時(shí)顯示走線,走線時(shí)怎么在鼠標(biāo)點(diǎn)擊的地方彎折???/謝謝
2016-04-17 14:05:28
消除串?dāng)_的方法合理的PCB布局-將敏感的模擬部分與易產(chǎn)生干擾的數(shù)字部分盡量隔離,使易產(chǎn)生干擾的數(shù)字信號(hào)走線上盡量靠近交流地,使高頻信號(hào)獲得較好的回流路徑。盡量減小信號(hào)回路的面積,降低地線的阻抗,采用多點(diǎn)接地的方法。使用多層板將電源與地作為獨(dú)立的一層來處理。合理的走線拓樸結(jié)構(gòu)-盡量采用菊花輪式走線
2009-06-18 07:52:34
噪聲輻射出去。11、布線時(shí)首先考慮大電流走線和容易產(chǎn)生輻射的走線。12、開關(guān)電源通常有 4 個(gè)電流環(huán):輸入、輸出、開關(guān)、續(xù)流,(如圖 2 )。其中輸入、輸出兩個(gè)電流環(huán)幾乎為直流,幾乎不產(chǎn)生 emi
2021-07-08 09:17:03
電源的VCC引腳,由于端子較遠(yuǎn),VCC走線過長(zhǎng),寄生電感導(dǎo)致的電路振蕩現(xiàn)象;增加儲(chǔ)能電容之后,這個(gè)情況可能不會(huì)出現(xiàn);簡(jiǎn)單理解就是,在負(fù)載需要瞬態(tài)變化的電流時(shí),引線電感不能提供,而有儲(chǔ)能電容提供;如果
2019-03-27 07:39:54
地,差模電感后電容接輸出地。14、高頻脈沖電流流徑的區(qū)域:A:盡量縮小由高頻脈沖電流包圍的面積上圖所標(biāo)示的5個(gè)環(huán)路包圍的面積盡量小。B:電源線、地線盡量靠近,以減小所包圍的面積,從而減小外界磁場(chǎng)環(huán)路切割
2020-08-01 07:54:14
噪聲輻射出去。11、布線時(shí)首先考慮大電流走線和容易產(chǎn)生輻射的走線。12、開關(guān)電源通常有 4 個(gè)電流環(huán):輸入、輸出、開關(guān)、續(xù)流,(如圖 2 )。其中輸入、輸出兩個(gè)電流環(huán)幾乎為直流,幾乎不產(chǎn)生 emi
2022-04-16 14:30:53
原文鏈接除電源和接地端外該芯片引線的最少數(shù)目是19根。容量是512,512是2的9次方,需要地址線9根,8位則意味著有8根數(shù)據(jù)線,芯片還需要1根片選線,1根讀寫線,一共是19根。
2021-12-27 07:44:33
的安裝位置距離電源線入口較遠(yuǎn),造成引線太長(zhǎng)。由于電源入口到濾波器輸入端的引線過長(zhǎng),設(shè)備產(chǎn)生的電磁騷擾通過電容性或電感性耦合,重新耦合到電源線上,而且騷擾信號(hào)的頻率越高,耦合越強(qiáng),造成實(shí)驗(yàn)失敗。平行走線
2023-03-11 14:17:49
我想走5000M,5K W .走4平的線。大概能走多遠(yuǎn)?我要是想走的更遠(yuǎn)應(yīng)該加什么設(shè)備呢?謝謝!
2019-10-25 08:28:16
`幫忙看下下圖那三根線怎么處理合適下圖keepout層圓圈邊上的頂層那三根線這樣好,還是兩個(gè)一連另外個(gè)垂直。或者還有其他辦法。下圖點(diǎn)亮的那個(gè)線是DGND,隔開他們的底層那個(gè)線式一個(gè)電源線。我就這樣走
2011-07-19 16:14:30
本帖最后由 leozh456 于 2012-2-19 00:16 編輯
AD9 自動(dòng)走線時(shí)部分線路已經(jīng)手動(dòng)走完了線,后自動(dòng)走線時(shí)那些已經(jīng)手動(dòng)走過的線比如電源地等焊盤,軟件會(huì)在原來基礎(chǔ)上從新走線
2012-02-19 00:16:35
https://v.qq.com/x/page/u0348v9g7dw.htmlAD17的新功能優(yōu)化走線,,,我想知道的是視頻中框選了一部分走線后,是按什么按鍵做到選擇了全部走線的
2017-06-04 19:55:08
PCB設(shè)計(jì):通常的BGA器件如何走線?
2021-02-26 06:13:16
MIPI走線的6大法則MIPI總線在目前的移動(dòng)設(shè)備手機(jī)/平板的LCD或者camera應(yīng)用的十分廣泛。身為硬件工程師,無論是查線或者走線都是一項(xiàng)基本工,下面是基于個(gè)人經(jīng)驗(yàn)總結(jié)的MIPI走線的check
2018-05-21 11:53:33
下面從直角走線、差分走線、蛇形線三個(gè)方面來闡述PCB LAYOUT的走線。
2021-03-17 07:25:46
的應(yīng)用中,其產(chǎn)生的任何諸如電容,反射,EMI等效應(yīng)在TDR測(cè)試中幾乎體現(xiàn)不出來, 高速PCB設(shè)計(jì)工程師的重點(diǎn)還是應(yīng)該放在布局,電源/地設(shè)計(jì),走線設(shè)計(jì),過孔等其他方面。當(dāng)然,盡管直角走線帶來的影響不是
2017-07-07 11:45:56
敏感模擬信號(hào)走線盡量短。 1.5 合理分配電源和地。 1.6 DGND、AGND、實(shí)地分開。 1.7 電源及臨界信號(hào)走線使用寬線。 1.8 數(shù)字電路放置於并行總線/串行DTE接口附近,DAA
2018-11-28 17:06:35
好的圖像質(zhì)量的保證。 PCB走線如果可能的話,信號(hào)走線使用6mil, 走線間距使用6mil. 放置0.1uF的退耦電容在對(duì)應(yīng)的DSP電源腳上,并盡可能的靠近。它的走線盡可能的粗。電源正極的走線最少要
2023-04-13 16:09:54
1.PCB走線線寬的重要性 PCB載流能力的計(jì)算一直缺乏權(quán)威的技術(shù)方法、公式,經(jīng)驗(yàn)豐富CAD工程師依靠個(gè)人經(jīng)驗(yàn)?zāi)茏鞒鲚^準(zhǔn)確的判斷。但是對(duì)于CAD新手,不可謂遇上一道難題。 對(duì)于大電流電源走線
2023-04-12 16:02:23
`為什么下圖中PCB走線正反面不同。孔與孔之間為直接通路。為什么背面的走線環(huán)繞迂回。小白菜提問,求高手詳解。謝謝`
2018-10-29 08:46:46
斯1艾1姆1科1技全國(guó)1首家P|CB樣板打板所以時(shí)鐘IC引腳一般都接RC端接,但蛇形走線并非起電感的作用,相反的,電感會(huì)使信號(hào)中的上升元中的高次諧波相移,造成信號(hào)質(zhì)量惡化,所以要求蛇形線間距最少是線寬
2013-08-29 15:43:30
2、濾波電感。對(duì)一些重要信號(hào),如INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴(yán)格等長(zhǎng),以消除時(shí)滯造成的隱患,繞線是唯一的解決辦法。一般來講,蛇形走線的線距>=2
2017-11-22 20:04:14
RC端接,但蛇形
走線并非起
電感的作用,相反的,
電感會(huì)使信號(hào)中的上升元中的高次諧波相移,造成信號(hào)質(zhì)?惡化,所以要求蛇形線間距最少是線寬的兩倍,信號(hào)的上升時(shí)間越小就越?受分布電容和分布
電感的影響。 因?yàn)?/div>
2018-09-20 11:05:23
、阻抗匹配 2、濾波電感。對(duì)一些重要信號(hào),如INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴(yán)格等長(zhǎng),以消除時(shí)滯造成的隱患,繞線是唯一的解決辦法。一般來講,蛇形走線的線距
2020-07-14 18:02:17
:1、阻抗匹配 2、濾波電感。 對(duì)一些重要信號(hào),如INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴(yán)格等長(zhǎng),以消除時(shí)滯造成的隱患,繞線是唯一的解決辦法。一般來講,蛇形走線
2018-08-30 10:14:44
合理分配電源和地。1.6 DGND、AGND、實(shí)地分開。1.7 電源及臨界信號(hào)走線使用寬線。1.8 數(shù)字電路放置於并行總線/串行DTE接口附近,DAA電路放置於電話線接口附近。
2019-05-30 06:58:19
只可能是連續(xù)的,通常相對(duì)緩慢。在PCB布局中,應(yīng)使熱回路面積小且路徑短,以便最大限度地減小這些走線中的寄生電感。寄生走線電感會(huì)產(chǎn)生無用的電壓失調(diào)并導(dǎo)致電磁干擾(EMI)。中國(guó)IC交易網(wǎng)用于降壓轉(zhuǎn)換
2019-08-12 11:58:13
本期干貨:PCB設(shè)計(jì)中電源布局、網(wǎng)口電路、音頻走線應(yīng)該注意哪些問題呢?一.電源布局1、電源入口處隨著電流方向電容擺放順序:由大到小2、電源出口處隨著電流方向電容擺放順序:由大到小3、輸出開關(guān)腳SW
2017-09-14 17:45:50
的數(shù)據(jù);在走線時(shí)一般遵循3W法則(繞線的間距要兩倍于線寬),這樣可消除線間78%的互感,盡量減少因電感變化而引起的阻抗不連續(xù)。 另外說明我不是高手,抬得越高摔得越痛;若想見識(shí)高手,可以到WWW
2014-11-19 11:54:01
請(qǐng)教個(gè)問題Pads9.5中怎么設(shè)置電源和地在走線中默認(rèn)大小為0.2而不是是用快捷更改的他的大小
2014-12-02 10:29:38
ad如何把走線隱藏
2015-10-12 14:52:21
設(shè)計(jì)led電源, 5.5mH, 采用0.19線徑,240.5圈的EE10,請(qǐng)問這個(gè)電感最大電流是多少?我們打算設(shè)計(jì)總輸出的電流是125mA,電壓是85V,小白新手,望指教這個(gè)電感可以用到整燈功率為24w的led球泡電源嗎?
2020-06-16 21:01:35
短。1.5 合理分配電源和地。1.6 DGND、AGND、實(shí)地分開。1.7 電源及臨界信號(hào)走線使用寬線。1.8 數(shù)字電路放置於并行總線/串行DTE接口附近,DAA電路放置於電話線接口附近。2. 元器件
2014-03-14 17:44:44
`想問我這個(gè)有問題嗎?為什么一動(dòng)器件走線就走不了,小白跪求大神!!!`
2017-11-16 09:28:32
pcb布局,走線方面,有什么建議嗎,該怎么怎么走,怎么提高效率
2016-10-15 14:51:34
2、濾波電感。對(duì)一些重要信號(hào),如 INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴(yán)格等長(zhǎng),以消除時(shí)滯造成的隱患,繞線是唯一的解決辦法。一般來講,蛇形走線的線距>
2019-05-22 02:48:05
2、濾波電感。對(duì)一些重要信號(hào),如INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴(yán)格等長(zhǎng),以消除時(shí)滯造成的隱患,繞線是唯一的解決辦法。一般來講,蛇形走線的線距>
2016-12-07 22:20:49
原因,走線長(zhǎng)度不能進(jìn)一步減小,則可以通過將電流前向和返回走線并行的方法來減小電感。具體來說,若使用雙層板或多層板,將兩條平行線置于兩層(或相鄰層)相對(duì)位置,同時(shí),為加強(qiáng)互耦以消除磁場(chǎng),走線應(yīng)盡量寬一些。
2017-07-17 17:19:56
走線時(shí)shift+空格,為什么改變不了走線模式呢???
2019-09-30 01:34:26
這拷貝的電源走線到信號(hào)走線一下線就變細(xì)了怎么弄的哦
2019-07-17 05:35:09
問題: 為何DC-DC 功率電感下方不該鋪銅跟走線回答: 從Eddy Current角度分析:如果鋪了銅,沒有凈空[1],則電感的磁場(chǎng),會(huì)在該下方的金屬上,產(chǎn)生Eddy Current [2]。而
2020-11-18 13:36:31
近年來,裝機(jī)行業(yè)流行一個(gè)術(shù)語,即“走背線”,那么走背線是什么?裝機(jī)之家小編簡(jiǎn)單介紹下,通俗的說:走背線就是針對(duì)電腦機(jī)箱,裝機(jī)的時(shí)候,將機(jī)箱內(nèi)部和電源的線材做到最干凈整潔,從傳統(tǒng)來說,線材都是從機(jī)箱
2021-12-29 07:13:36
主板走線和布局設(shè)計(jì) 對(duì)于一塊主板而言,除應(yīng)在零部件用料(如采用優(yōu)質(zhì)電容、三相電源線路等)方面下功夫外,主板的走線和布局設(shè)計(jì)也是非常重要的。由于主板走線和布局設(shè)計(jì)的形式很多,技術(shù)性非常強(qiáng),因此這也
2021-07-29 08:42:13
對(duì)于一塊主板而言,除應(yīng)在零部件用料(如采用優(yōu)質(zhì)電容、三相電源線路等)方面下功夫外,主板的走線和布局設(shè)計(jì)也是非常重要的。由于主板走線和布局設(shè)計(jì)的形式很多,技術(shù)性非常強(qiáng),因此這也是優(yōu)質(zhì)主板與劣質(zhì)主板
2018-11-23 11:14:34
最近在更改一個(gè)板子,發(fā)現(xiàn)四層板的疊層,但是電源層和地層沒有任何走線
2019-09-10 09:36:00
想問下AD中走線都走成弧形走線,有沒有壞處?或者是在哪些情況下,會(huì)有明顯的弊端?
2015-05-10 20:45:27
`內(nèi)層的地層與電源層可以走線嗎理論上地層與電源層相鄰的面積越完整越近高頻的阻抗越 低,實(shí)務(wù)上當(dāng)外層(top and bottom side)的高速走線電磁幅 射太強(qiáng)的時(shí)候,為了降低表層幅射強(qiáng)度,在
2014-02-19 18:23:03
,分布電感越大。 3、印制電路板引線的分布電感 高頻電路的印制電路板引起的分布電感不容忽視。為消除分布電感的影響,設(shè)計(jì)時(shí)要加寬電源線和地線,以減少電源線和地線的阻抗。 4、接插件的分布電感
2017-05-17 11:13:12
有的板子在同一層 但是走線和焊盤顏色分信號(hào)線和電源線是怎么設(shè)置的
2019-11-26 21:30:08
問一個(gè)比較弱智的問題,如果我使用的是四層板,中間兩層分別為地和電源層,并且想要在電源層走線,我在添加層的時(shí)候,是不是只能選擇add layer而不是add plane?我現(xiàn)在是add plane,怎么能夠?qū)崿F(xiàn)在電源層走線?
2019-07-04 04:36:10
在AD中運(yùn)用腳本文件可以進(jìn)行圓形螺旋走線,那么,如果要進(jìn)行矩形走線,腳本文件應(yīng)如何編寫?
2016-10-04 19:58:26
如何消除電路中的電感?混沌與混沌同步原理是什么?常用的模擬電感電路有哪幾種?
2021-04-22 06:29:49
東西是真的存在嗎(還是只有我沒懷疑)?說到芯片,就是引腳寄生電感,走線長(zhǎng)點(diǎn),就是引線電感這些東西,說到傳輸線,也說有寄生電感。那么它們到底是怎么來的呢?
2021-01-28 07:00:38
濾波電容的走線對(duì)濾波效果有至關(guān)重要的作用,走的不好,可能失去其應(yīng)有的濾波效果。 圖一是副邊整流濾波走法,使二個(gè)電容效果分?jǐn)偅苊獾诙€(gè)電容在整流回路中失效。 圖二:為輸出濾波電容走線,一定不要外掛(也就是被旁路掉),走的不好輸出紋波很差。
2020-09-14 16:17:59
開關(guān)電源PCB布線原則及走線技巧
2019-03-06 11:43:16
開關(guān)電源地如何布局走線
2021-03-11 07:56:58
所有的電源(大電流)走線盡可能短、直、粗。在一塊標(biāo)準(zhǔn)PCB板上,最好使走線的每安絕對(duì)最小寬度為15mil(0.381mm)。電感器、輸出電容器和輸出二極管應(yīng)該盡可能靠在一起。這樣可以幫助減少在大開關(guān)電流流過它們時(shí),由開關(guān)電源走線引起的EMI。
2012-11-04 03:55:14
開關(guān)電源的PCB設(shè)計(jì)(布局、排版、走線)規(guī)范
2015-05-21 11:49:28
有一種新概念使您能夠只用兩條引線進(jìn)行4線電阻測(cè)量為什么使用4條線測(cè)量電阻?2x4線電阻測(cè)量是怎樣的?哪種萬用表適合您?
2021-04-09 06:34:22
寬,距電源/地越近,或隔離層的介電常數(shù)越高,特征阻抗就越小。 11、PCB板上的走線可等效為串聯(lián)和并聯(lián)的電容、電阻和電感結(jié)構(gòu)。串聯(lián)電阻的典型值0.25-0.55 ohms/英尺。并聯(lián)電阻阻值通常很高
2014-12-16 09:47:09
有點(diǎn)愜意了,。那要實(shí)現(xiàn)這些功能的前提,就必須要有相應(yīng)的ups電源來支撐。作為支撐ups電源穩(wěn)定工作的PQ型扁平線電感,那就需要滿足外形小巧、損耗低。散熱更好等特點(diǎn),同時(shí)PQ型扁平線電感還需要具備抗干擾性
2022-05-19 09:59:30
本身帶來很多麻煩電腦假如走線欠妥,眾多的電源線就會(huì)像面條一樣纏成一團(tuán),從而影響散熱和吸引塵土。縱然你的機(jī)箱沒有側(cè)透,你也不應(yīng)當(dāng)忽略這一點(diǎn)。走線欠妥的后果,可遠(yuǎn)遠(yuǎn)不止表面難看,如果到處都是笨重的線,且沒有...
2021-12-31 07:16:30
段3mil左右的走線,心想難道是這段走線引起的差異???根據(jù)電容頻率公式:實(shí)際電容的諧振頻率與電感L(此處L包括電容寄生電感以及回路電感)和容值有關(guān), L越大,則諧振頻率越小。結(jié)合此處情況,就是電容PIN到過
2022-12-21 14:52:42
有關(guān),但線過長(zhǎng)會(huì)增大分布電容和分布電感,使信號(hào)質(zhì)量,所以時(shí)鐘IC引腳一般都接RC端接,但蛇形走線并非起電感的作用,相反的,電感會(huì)使信號(hào)中的上升元中的高次諧波相移,造成信號(hào)質(zhì)量惡化,所以要求蛇形線間距最少
2010-10-28 00:05:05
、阻抗匹配 2、濾波電感。對(duì)一些重要信號(hào),如INTEL HUB架構(gòu)中的HUBLink,一共13根,跑233MHz,要求必須嚴(yán)格等長(zhǎng),以消除時(shí)滯造成的隱患,繞線是唯一的解決辦法。一般來講,蛇形走線的線距
2018-11-23 17:02:19
計(jì)算機(jī)板中出現(xiàn),其主要起到一個(gè)濾波電感和阻抗匹配的作用,提高電路的抗干擾能力。計(jì)算機(jī)主機(jī)板中的蛇形走線,主要用在一些時(shí)鐘信號(hào)中,如 PCI - Clk,AGPCIk、IDE、DIMM 等信號(hào)線。二
2023-03-22 10:33:44
請(qǐng)教一下各位pcb板上電源部分布局和走線的有哪些要點(diǎn)哦,可以把主板電源做紋波和噪聲盡可能的小,最好能提供一下實(shí)物的參考layout板學(xué)習(xí)哦,謝謝各位了
2014-10-24 15:08:06
AD18 ,PCB,走線,任意走線,在哪里設(shè)置?
2019-03-07 01:36:59
ad割銅命名,走線怎么走圓弧型
2019-09-04 22:53:39
PCB長(zhǎng)距離走線和短距離加個(gè)過孔走線哪種走線更合理?
2019-09-25 22:11:32
各位大俠 ,請(qǐng)教一個(gè)問題:1.pcb布線時(shí),信號(hào)線,地線,電源線按照什么順序布線?a.是先走信號(hào)線,再走電源線,最后走底線,在鋪地?這樣走的話,感覺電源線比較亂。b. 還是,先走一對(duì)平行的電源線
2019-07-28 23:20:27
在電源內(nèi)縮上來走線可以嗎???
2019-06-13 05:35:05
STM323.3v電源線,地線T字形走線可以嗎?可以這樣處理嗎?
2019-03-01 06:36:02
比如電源走線線寬要加粗(例如20~30mil,第一優(yōu)先),信號(hào)線一般寬度(例如10mli),但有些IC引腳很細(xì),例如8mil左右。這如果選擇8mil線寬走線會(huì)警報(bào)提示不符合10mil寬度,想問下這個(gè)怎么設(shè)置?
2019-04-12 04:58:24
溫度易發(fā)生變化的場(chǎng)合.三線制引線方式與不平衡電橋配合使用,兩根導(dǎo)線分別接在電橋的兩個(gè)橋臂上,另一根導(dǎo)線接在電橋的電源上,消除了引線電阻變化的影響。③四線制 在鉑電阻元件的兩端各連接兩根引線的方式稱為
2018-07-04 13:59:29
>25,以最小化兩個(gè)差分對(duì)信號(hào)之間的串?dāng)_; · 使差分對(duì)的兩信號(hào)走線之間的距離S滿足:S=3H,以便使元件的反射阻抗最小化; · 將兩差分信號(hào)線的長(zhǎng)度保持相等,以消除信號(hào)的相位差; · 避免在差分對(duì)
2018-11-27 10:56:15
當(dāng)走線出現(xiàn)直角拐角時(shí),在拐角處會(huì)產(chǎn)生額外的寄生電容和寄生電感,如圖1所示, 這種不連續(xù)性會(huì)造成反射。 在走線確實(shí)需要直角拐角的情況下,可以采取兩種改進(jìn)方法,一種是將90°拐角變成兩個(gè)45
2018-11-27 10:55:56
蛇形走線,因?yàn)閼?yīng)用場(chǎng)合不同而具不同的作用:(1)如果蛇形走線在計(jì)算機(jī)板中出現(xiàn),其主要起到一個(gè)濾波電感和阻抗匹配的作用,提高電路的抗干擾能力。計(jì)算機(jī)主機(jī)板中的蛇形走線,主要用在一些時(shí)鐘信號(hào)中,如
2019-03-22 06:20:09
高速中的蛇形走線,適合在那種情況?有什么缺點(diǎn)沒,比如對(duì)于差分走線,又要求兩組信號(hào)是正交的。回答:”蛇形走線,因?yàn)閼?yīng)用場(chǎng)合不同而具不同的作用:(1)如果蛇形走線在計(jì)算機(jī)板中出現(xiàn),其主要起到一個(gè)濾波電感
2019-05-09 07:35:35
低阻抗脈沖形成網(wǎng)絡(luò)引線電感的模擬及實(shí)驗(yàn)研究
2018-01-16 18:30:280
評(píng)論
查看更多