cpu時鐘頻率計算公式_CPU頻率計算方法詳解
CPU頻率,就是CPU的時鐘頻率,簡單說是CPU運算時的工作的頻率(1秒內發生的同步脈沖數)的簡稱。單位是Hz,它決定計算機的運行速度。本文主要介紹cpu時鐘頻率計算公式及方法,具體的跟隨小編一起來了解一下。
cpu時鐘頻率簡介
隨著計算機的發展,主頻由過去MHZ發展到了當前的GHZ(1GHZ=10^3MHZ=10^6KHZ= 10^9HZ)。
通常來講,在同系列微處理器,主頻越高就代表計算機的速度也越快,但對于不同類型的處理器,它就只能作為一個參數來作參考。另外CPU的運算速度還要看CPU的流水線的各方面的性能指標。由于主頻并不直接代表運算速度,所以在一定情況下,很可能會出現主頻較高的CPU實際運算速度較低的現象。因此主頻僅僅是CPU性能表現的一個方面,而不代表CPU的整體性能。
說到處理器主頻,就要提到與之密切相關的兩個概念:倍頻與外頻,外頻是CPU的基準頻率,單位也是MHz。外頻是CPU與主板之間同步運行的速度,而且絕大部分電腦系統中外頻也是內存與主板之間的同步運行的速度,在這種方式下,可以理解為CPU的外頻直接與內存相連通,實現兩者間的同步運行狀態;倍頻即主頻與外頻之比。
主頻、外頻、倍頻,其關系式:主頻=外頻×倍頻。早期的CPU并沒有“倍頻”這個概念,那時主頻和系統總線的速度是一樣的。隨著技術的發展,CPU速度越來越快,內存、硬盤等配件逐漸跟不上CPU的速度了,而倍頻的出現解決了這個問題,它可使內存等部件仍然工作在相對較低的系統總線頻率下,而CPU的主頻可以通過倍頻來無限提升(理論上)。我們可以把外頻看作是機器內的一條生產線,而倍頻則是生產線的條數,一臺機器生產速度的快慢(主頻)自然就是生產線的速度(外頻)乘以生產線的條數(倍頻)了。廠商基本上都已經把倍頻鎖死,要超頻只有從外頻下手,通過倍頻與外頻的搭配來對主板的跳線或在BIOS中設置軟超頻,從而達到計算機總體性能的部分提升。購買的時候要盡量注意CPU的外頻。
cpu時鐘頻率計算公式
主頻,也就是CPU的時鐘頻率,用公式表示就是:主頻=外頻×倍頻。
1、CPU的時鐘頻率也就是主頻,簡單地說也就是CPU的工作頻率。
2、一般說來,一個時鐘周期完成的指令數是固定的,所以主頻越高,CPU的速度也就越快了。
3、不過由于各種CPU的內部結構也不盡相同,所以并不能完全用主頻來概括CPU的性能
4、外頻就是系統總線的工作頻率。
5、倍頻則是指CPU外頻與主頻相差的倍數。
6、主頻用公式表示就是:主頻=外頻×倍頻。
CPU頻率計算方法---PLL設置
cpu時鐘頻率和串口波特率的計算公式
S3C44B0的系統時鐘設置公式
Fpllo 為系統的主頻,此處為60MHz
Fin 為晶振的頻率,此處為10MHz
一、通過PLL輸出時鐘脈沖頻率的計算:
a)Fpllo = (m × Fin)/ (p × 2^s)
b)m = (MDIV + 8) , p = (PDIV + 2), s = SDIV
c)20MHz 《 Fpllo 《 66MHz
d)Fpllo * 2s 《 170MHz (s應該盡可能的大)
e)1MHz 《= Fin/p 《 2MHz (最好是Fin/p = 1MHz)
f)如果PLL打開則:Fpllo = Fout
g)這樣計算出MDIV, PDIV, SDIV的值寫入PLLCON寄存器中就可設置Fpllo的輸出頻率。
根據 d)知道s=1
根據 e)知道p=10
再根據 a)就知道了m=120,注意2^s代表2的s次方
再根據 b)知道MDIV=112, PDIV=8, SDIV=1
根據44B0數據手冊5-14頁算出 PLLCON=0X70081
注意:PLLCON的結果不為一!比如P可以取8 取7……
注意:PLLCON寄存器是20位的 各個區域中間有空的
比如MDIV是寄存器里19-12位,PDIV是9-4位兩個中間有11,10位空,如果用2進制算就添0
不過做過硬件的就知道 大可不必只要把MDIV, PDIV, SDIV用WEINDOWS自帶計算機直接由2進制轉換成16進制順序寫就行
比如MDIV=112=0x70, PDIV=8=0x08, SDIV=1=0x1
PLLCON寄存器就是0x70081(看到這 連手冊都不用翻了吧?:))
還得多說一句 不是0x700801,因為SDIV=1=0x1不是0X01,跟PDIV=8=0x08不一樣
非常好我支持^.^
(30) 14.3%
不好我反對
(180) 85.7%
相關閱讀:
- [電子說] STM32H7時鐘I/O響應頻率和定時器最高頻率的測試方法 2023-10-24
- [電子說] 雙路LVDS信號和單路的時鐘頻率有什么關系? 2023-10-18
- [電子說] fpga與dsp通訊怎樣同步時鐘頻率?dsp和fpga通信如何測試? 2023-10-18
- [電子說] 如何捕獲后門路徑信號的跳變? 2023-09-24
- [電子說] 為什么需要debug時鐘頻率 Debug時鐘頻率原理詳解 2023-09-20
- [電子說] 外媒報道稱三星優化Exynos 2200處理器,尚不明確該芯片時鐘頻率是否提高 2023-09-20
- [可編程邏輯] FPGA和ASIC的概念、基本組成及其應用場景 FPGA與ASIC的比較 2023-08-14
- [電子說] 用時鐘頻率精度測量電路進行時間校驗 2023-08-08
( 發表人:陳翠 )