如果您希望在一個嶄露頭角的工程領域中脫穎而出,那么電源完整性(PI)可能適合您。令人印象深刻的DesignCon 2016會議(以及PI訓練營)表明了PI的重要性日益增加。
簡單的解耦 - 上限規則有效的日子已經一去不復返了。當IC工藝達到千兆赫級別時,甚至更低速的電路也需要比以往更多的關注。根據PI領先的研究人員和從業人員之一史蒂夫桑德勒的說法,該領域比SI(信號完整性)落后大約15年。哇 - 談談機遇。
電源完整性包括整個電源系統,從VRM到PCB平面,電容器到芯片本身。我在DesignCon學到了很多東西(雖然大多數情況下,我學到了我不知道的程度),例如:
阻抗匹配PDN(配電網絡)就像你一樣傳輸線(除了我們說毫歐,而不是50Ω)。
PDN阻抗應盡可能平坦。當多個反共振峰被激發時,可能會產生流氓波,推動供電電壓超出規格。
陶瓷帽可以很好;考慮使用受ESR控制的部件。
IC制造商有時會因包裝設計不良而破壞您,因此無法充分解耦。
根據輸出電感評估穩壓器。這是導致良好PDN的關鍵規范之一。
在交叉點出現反共振峰值封裝電感和芯片電容
-
電源
+關注
關注
184文章
17774瀏覽量
250779 -
PCB打樣
+關注
關注
17文章
2968瀏覽量
21743 -
華強PCB
+關注
關注
8文章
1831瀏覽量
27815 -
華強pcb線路板打樣
+關注
關注
5文章
14629瀏覽量
43089
發布評論請先 登錄
相關推薦
評論