技巧1:“新”技能 hierarchies警告尋找
在編譯之后,警告中“hierarchies”這個單詞大家估計都很熟悉了,一看到這個警告,基本上就是例化時出現的問題。一般例化時,要是哪個連線沒引出,沒接上,或者是位寬不匹配就會出這個警告。而我們一般就會定位到例化文件,或者是觀察RTL視圖去尋找,但是工程一大可不是那么好找的啊!
Warning: 1 hierarchies have connectivity warnings - see the Connectivity Checks report folder
解決方法如下:
點擊圖6.1中的圖標,然后在Analysis & Synthesis 文件中找到 connectivity checks,如圖6.2所示,點擊即可查看到說明例化時哪里出現問題。
圖6.1 操作(一)
圖6.2 操作(二)
技巧2:位寬不匹配
在很多對reg變量進行賦值時,往往會遇到位寬不匹配的情況,如圖6.3所示。其中前面括號中的數字代表在程序中所在的行標,說明賦值是32位寬,被賦值為1位寬,也就是將32位寬進行截斷去匹配1位寬。若是在程序中知道確實是賦值reg類型變量是一位一位傳送的,可以不用關注此警告,如圖6.4所示的程序。可以看到確實需要賦值reg變量中的一位即可。若是想消除此警告,可以利用圖6.5所示的修改程序。即將0改成1’b0即可,Quartus中若是對變量不進行賦位數,按32位處理。編譯后的結果如圖6.6所示。
圖6.3 位寬不匹配
圖6.4 源程序
圖6.5修改后的程序
圖6.6編譯后的結果
技巧3:tcl文件的利用
在引腳分配時,往往對于一個浩大的工程來說,引腳數量是很多的,若是一個一個去分配,費時費力,勞民勞財,其實可以利用tcl文件,只需更改幾個信號說明就可以。如圖6.7所示,圖中標注的更改成模塊中所用的信號名字即可。圖6.8是quartus ii中的操作步驟,點擊Tcl scripts,再點擊圖6.9中所出現的位置,即可。圖6.10是pin planner中分配情況。
圖6.7 tcl文件
圖6.8 quartus ii中的操作(一)
圖6.9 quartus ii中的操作(二)
圖6.10 pin planner分配情況
技巧4:jic固化文件的生成
點擊file ---- convert programming file,出現如圖6.11所示的界面。在programming file type中選擇.jic,在configuration device中選擇 EPCS4(這個根據你使用板卡的配置芯片選擇,筆者設計的是EPCS4),然后在選擇圖6.12中的flash loader,點擊device,然后選擇器件類型,筆者設計的是EP3C5芯片。在選擇 sof data,將sof文件加載過來,點擊 generate出現生成成功界面。然后打開工程目錄下中的output files就可以看到所生成的jic文件,如圖6.14所示。然后再進入到編程下載界面,如圖6.15所示,點擊add file,將剛才生成的jic文件加載過來,如圖6.16所示,將原sof文件刪掉,并選擇 program/configure,點擊start即可,然后重新上電觀察效果。
圖6.11 配置界面(一)
圖6.12 配置界面(二)
圖6.13 配置界面(三)
圖6.14 生成的jic文件
圖6.15 下載界面
圖6.16 添加jic文件
-
引腳
+關注
關注
16文章
1193瀏覽量
50411 -
quartus
+關注
關注
16文章
171瀏覽量
74622
發布評論請先 登錄
相關推薦
評論