色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

高速PCB設計當中有什么布線的技巧

PCB線路板打樣 ? 來源:pcb論壇網 ? 作者:pcb論壇網 ? 2020-02-27 17:22 ? 次閱讀

高頻電路往往集成度較高,布線密度大,采用多層板既是布線所必須,也是降低干擾的有效手段。在PCB Layout階段,合理的選擇一定層數的印制板尺寸,能充分利用中間層來設置屏蔽,更好地實現就近接地,并有效地降低寄生電感和縮短信號的傳輸長度,同時還能大幅度地降低信號的交叉干擾等,所有這些方法都對高頻電路的可靠性有利。同種材料時,四層板要比雙面板的噪聲低20dB.但是,同時也存在一個問題,PCB半層數越高,制造工藝越復雜,單位成本也就越高,這就要求在進行PCB設計時,除了選擇合適的層數的PCB板,還需要進行合理的元器件布局規劃,并采用正確的布線規則來完成設計。

1、高頻電路器件管腳間的引線層間交替越少越好

所謂“引線的層間交替越少越好”是指元件連接過程中所用的過孔(Via)越少越好。一個過孔可帶來約0.5pF的分布電容,減少過孔數能顯著提高速度和減少數據出錯的可能性。

2、高頻電路器件管腳間的引線越短越好

信號的輻射強度是和信號線的走線長度成正比的,高頻的信號引線越長,它就越容易耦合到靠近它的元器件上去,所以對于諸如信號的時鐘、晶振、DDR的數據、LVDS線、USB線、HDMI線等高頻信號線都是要求盡可能的走線越短越好。

3、高速電子器件管腳間的引線彎折越少越好

高頻電路布線的引線最好采用全直線,需要轉折,可用45度折線或者圓弧轉折,這種要求在低頻電路中僅僅用于提高銅箔的固著強度,而在高頻電路中,滿足這一要求卻可以減少高頻信號對外的發射和相互間的耦合。

4、注意信號線近距離平行走線引入的“串擾”

高頻電路布線要注意信號線近距離平行走線所引入的“串擾”,串擾是指沒有直接連接的信號線之間的耦合現象。由于高頻信號沿著傳輸線是以電磁波的形式傳輸的,信號線會起到天線的作用,電磁場的能量會在傳輸線的周圍發射,信號之間由于電磁場的相互耦合而產生的不期望的噪聲信號稱為串擾(Crosstalk)。PCB板層的參數、信號線的間距、驅動端和接收端的電氣特性以及信號線端接方式對串擾都有一定的影響。所以為了減少高頻信號的串擾,在布線的時候要求盡可能的做到以下幾點:

(1)在布線空間允許的條件下,在串擾較嚴重的兩條線之間插入一條地線或地平面,可以起到隔離的作用而減少串擾;

(2)當信號線周圍的空間本身就存在時變的電磁場時,若無法避免平行分布,可在平行信號線的反面布置大面積“地”來大幅減少干擾;

(3)在布線空間許可的前提下,加大相鄰信號線間的間距,減小信號線的平行長度,時鐘線盡量與關鍵信號線垂直而不要平行;

(4)如果同一層內的平行走線幾乎無法避免,在相鄰兩個層,走線的方向務必卻為相互垂直;

(5)在數字電路中,通常的時鐘信號都是邊沿變化快的信號,對外串擾大。所以在設計中,時鐘線宜用地線包圍起來并多打地線孔來減少分布電容,從而減少串擾;

(6)對高頻信號時鐘盡量使用低電壓差分時鐘信號并包地方式,需要注意包地打孔的完整性;

(7)閑置不用的輸入端不要懸空,而是將其接地或接電源(電源在高頻信號回路中也是地),因為懸空的線有可能等效于發射天線,接地就能抑制發射。實踐證明,用這種辦法消除串擾有時能立即見效。

5、高頻數字信號的地線和模擬信號地線做隔離

模擬地線、數字地線等接往公共地線時要用高頻扼流磁珠連接或者直接隔離并選擇合適的地方單點互聯。高頻數字信號的地線的地電位一般是不一致的,兩者直接常常存在一定的電壓差,而且,高頻數字信號的地線還常常帶有非常豐富的高頻信號的諧波分量,當直接連接數字信號地線和模擬信號地線時,高頻信號的諧波就會通過地線耦合的方式對模擬信號進行干擾。所以通常情況下,對高頻數字信號的地線和模擬信號的地線是要做隔離的,可以采用在合適位置單點互聯的方式,或者采用高頻扼流磁珠互聯的方式。

6、集成電路塊的電源引腳增加高頻退藕電容

每個集成電路塊的電源引腳就近增一個高頻退藕電容。增加電源引腳的高頻退藕電容,可以有效地抑制電源引腳上的高頻諧波形成干擾。

7、避免走線形成的環路

各類高頻信號走線盡量不要形成環路,若無法避免則應使環路面積盡量小。

8、必須保證良好的信號阻抗匹配

信號在傳輸的過程中,當阻抗不匹配的時候,信號就會在傳輸通道中發生信號的反射,反射會使合成信號形成過沖,導致信號在邏輯門限附近波動。

消除反射的根本辦法是使傳輸信號的阻抗良好匹配,由于負載阻抗與傳輸線的特性阻抗相差越大反射也越大,所以應盡可能使信號傳輸線的特性阻抗與負載阻抗相等。同時還要注意PCB上的傳輸線不能出現突變或拐角,盡量保持傳輸線各點阻抗連續,否則在傳輸線各段之間也將會出現反射。這就要求在進行高速PCB布線時,必須要遵守以下布線規則:

(1)LVDS布線規則。要求LVDS信號差分走線,線寬7mil,線距6mil,目的是控制HDMI的差分信號對阻抗為100+-15%歐姆;

(2)USB布線規則。要求USB信號差分走線,線寬10mil,線距6mil,地線和信號線距6mil;

(3)HDMI布線規則。要求HDMI信號差分走線,線寬10mil,線距6mil,每兩組HDMI差分信號對的間距超過20mil;

(4)DDR布線規則。DDR1走線要求信號盡量不走過孔,信號線等寬,線與線等距,走線必須滿足2W原則,以減少信號間的串擾,對DDR2及以上的高速器件,還要求高頻數據走線等長,以保證信號的阻抗匹配。

保持信號傳輸的完整性,防止由于地線分割引起的“地彈現象”。

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4322

    文章

    23122

    瀏覽量

    398490
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    43087
收藏 人收藏

    評論

    相關推薦

    高速PCB設計EMI防控手冊:九大關鍵步驟詳解

    的關注。據統計,幾乎60%的EMI問題都可以通過優化高速PCB設計來解決。本文將詳細介紹高速PCB設計解決EMI問題的九大規則,幫助工程師們在設計
    的頭像 發表于 12-24 10:08 ?111次閱讀

    高速PCB設計指南

    如今,可以認為大多數PCB存在某種類型的信號完整性問題的風險,這種問題通常與高速數字設計相關。高速PCB設計和布局專注于創建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發表于 10-18 14:06 ?833次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>指南

    專業PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,PCB畫板公司,PCB設計公司,迅安通科技公司介紹

    專業PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,
    發表于 10-13 15:48

    AM62 PCB設計逃逸布線應用說明

    電子發燒友網站提供《AM62 PCB設計逃逸布線應用說明.pdf》資料免費下載
    發表于 09-13 09:58 ?0次下載
    AM62 <b class='flag-5'>PCB設計</b>逃逸<b class='flag-5'>布線</b>應用說明

    AM62x(AMC)PCB設計逃逸布線應用說明

    電子發燒友網站提供《AM62x(AMC)PCB設計逃逸布線應用說明.pdf》資料免費下載
    發表于 09-10 09:57 ?0次下載
    AM62x(AMC)<b class='flag-5'>PCB設計</b>逃逸<b class='flag-5'>布線</b>應用說明

    AM62Px PCB設計迂回布線

    電子發燒友網站提供《AM62Px PCB設計迂回布線.pdf》資料免費下載
    發表于 08-29 10:08 ?0次下載
    AM62Px <b class='flag-5'>PCB設計</b>迂回<b class='flag-5'>布線</b>

    AM62x SiP PCB設計迂回布線

    電子發燒友網站提供《AM62x SiP PCB設計迂回布線.pdf》資料免費下載
    發表于 08-29 09:46 ?0次下載
    AM62x SiP <b class='flag-5'>PCB設計</b>迂回<b class='flag-5'>布線</b>

    PCB設計PCB制板的緊密關系

    。以下是它們之間的關系: PCB設計PCB制板的關系 1. PCB設計PCB設計是指在電子產品開發過程中,設計工程師使用專業的電子設計軟件創建電路板的布局和連接。在
    的頭像 發表于 08-12 10:04 ?539次閱讀

    PCB設計的EMC有哪些注意事項

    是否滿足ESD或者EMI防護設計要求,撇開原理圖設計,PCB設計一般需要我們從PCB布局和PCB布線兩個方面進行審查,接下來為大家介紹關于PCB
    的頭像 發表于 06-12 09:49 ?636次閱讀

    高速pcb布線規則有哪些

    高速pcb布線規則有哪些 高速PCB布線規則 摘要:隨著電子技術的快速發展,
    的頭像 發表于 06-10 17:33 ?889次閱讀

    pcb電源布線規則分享 PCB電源布線的六大技巧

    PCB電源布線是印刷電路板設計中非常重要的一環。電源布線的好壞直接影響到電路的穩定性和性能。本文將介紹幾個PCB電源布線的技巧,幫助大家在設
    發表于 05-16 11:50 ?2055次閱讀

    高速PCB設計,信號完整性問題你一定要清楚!

    隨著集成電路輸出開關速度提高以及PCB板密度增加,信號完整性(英語:Signalintegrity,Sl)已經成為高速數字 PCB設計 必須關心的問題之一。元器件和PCB板的參數、元器
    的頭像 發表于 04-07 16:58 ?573次閱讀

    pcb設計布局布線原則及規則

    一站式PCBA智造廠家今天為大家講講pcb設計布局布線原則及規則有哪些?PCB設計六大布線規則。在PCB設計中,
    的頭像 發表于 01-22 09:23 ?2140次閱讀

    PCB板設計時,鋪銅有什么技巧和要點?

    一站式PCBA智造廠家今天為大家講講PCB板設計時,鋪銅有什么技巧和要點?高速PCB設計當中鋪銅處理方法。在高速
    的頭像 發表于 01-16 09:12 ?1220次閱讀

    分析高速數字PCB設計信號完整性解決方法

    PCB上信號速度高、端接元件的布局不正確或高速信號的錯誤布線都會引起信號完整性問題,從而可能使系統輸出不正確的數據、電路工作不正常甚至完全不工作,如何在PCB板的設計過程中充分考慮信號
    發表于 01-11 15:28 ?596次閱讀
    分析<b class='flag-5'>高速</b>數字<b class='flag-5'>PCB設計</b>信號完整性解決方法
    主站蜘蛛池模板: 国产小视频国产精品| 亚洲精品无码一区二区三区四虎| 欧美内射深插日本少妇| 动漫女生的逼| 无码137片内射在线影院| 久久精品午夜一区二区福利| 国产成A人片在线观看| 亚洲AV无码偷拍在线观看| 奶头被客人吸得又红又肿| 国产最新地址| 东北真实仑乱| 99热国产这里只有精品6| 亚洲男人在线观看| 天天操天天干天天爽| 欧美亚洲精品午夜福利AV| 国产成人久久AV免费看澳门| 最近2019中文字幕免费版视频| 青柠在线观看视频在线高清| 久久9精品区-无套内射无码| 国产精品爽爽久久久久久无码| 亚洲一区免费香蕉在线| 美女强奷到抽搐在线播放| 国产在线精彩视频| 国产精品高清m3u8在线播放| 伊人久久电影院| 欧美精品色视频| 啦啦啦 中文 中国 免费 高清在线| 啊…嗯啊好深男男小黄文| 午夜婷婷一夜七次郎| 日本ccc三级| 欧美一区二区VA毛片视频| 美女露100%全身无遮挡| 久久久精品免费视频| 精品国产成人系列| 国产中文字幕乱码一区| 97精品国产亚洲AV高清| 在线自拍亚洲视频欧美| 中文字幕在线视频观看| 538在线播放| 99九九精品国产高清自在线| 97人妻在线公开视频在线观看|