色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA設計的一些相關經驗

PCB線路板打樣 ? 來源:pcb論壇網 ? 作者:pcb論壇網 ? 2020-01-15 16:51 ? 次閱讀

這里我談談我的一些經驗和大家分享,希望能對IC設計的新手有一定的幫助,能使得他們能少走一些彎路,歡迎討論!

我相信“如果有夢想,就會實現!”

IC工業中有許多不同的領域,IC設計者的特征也會有些不同。在A領域的一個好的IC設計者也許會花很長時間去熟悉B領域的知識。在我們職業生涯的開始,我們應該問我們自己一些問題,我們想要成為怎樣的IC設計者?消費?PC外圍?通信微處理器DSP?等等?

IC設計的基本規則和流程是一樣的,無論啥樣的都會加到其中。HDL,FPGA和軟件等是幫助我們理解芯片的最好工具。IC的靈魂是知識。因此我們遇到的第一個挑戰將是獲得設計的相關信息,然后理解信息并應用它。

但是有些信息不是免費的,我們需要加入一些協會或從如IEEE/ISO等那些組織購買一些文檔。設計者應該有很強的背景知識來很快的理解他們,甚至能改進存在的標準或。一個好的設計者應該應該有足夠的設計技能和工具應用知識并且不斷的積累他們。

例如:8口以太網轉換HUB控制器

需要知識:IEEE802.3標準,包括10MHZ以太網和100MHZ快速以太網。

相關領域:異步傳輸模式(ATM),IEEE802.11無限局域網,IEEE1394,USB等。

HDL,計算機仿真和只能解決ASIC設計流程的數字部分。如果在IC中有任何模擬部分,他將依賴模擬設計者或從另外的廠家購買。甚至一些純數字部分也能從另外一些廠家購買以加速上市時間。那些不是被我們設計的部分稱為IP,包括HDL代碼,網表,硬核。對于我們設計的技術取決于硬核。一些IP是非常貴的,如在USB2.0中的 PHY。一些小的公司沒有足夠的人力和軟件資源來完成有些工作,甚至他們不能在缺貨期預定足夠的晶原,因此涉及服務公司取代了他們的工作。但并不是每個IP都滿足我們的需要,有時我們需要在購買后作一些修改。我們要在設計前決定所要用到的IPs。

在設計開始,設計者必須理解所有相關的標準、規范和算法。但是有許多方法來應用這些規范和算法。最好的結構是快速和最小芯片尺寸的結合。不幸的是,快速的需求常常和最小芯片尺寸的需求是對立的。因此,在HDL編碼工作前規劃一個最優的結構也是一個重要的問題。

例如:1:除法器

除數被固定。最快的方法是查表,但是這個方法需要大的內存。我們可以可以從被除數中不斷的減去除數直到新的被除數比除數小。它會花更多的時間但用最少的硬件。還有許多的方法來構建除法器,每種方法都有他自己的優點和缺點。

2:圖像處理的動態評估器

從前一個圖片中發現最相似的8×8模塊,在整個電影剪輯中。最基本的有全搜索和三步搜索的方法。許多的論文已經討論過優化硬件復雜度和速度的結構,這里我不再祥解釋。

一個好的設計者應該要被實際經驗培訓和不斷的。我們要在每個設計工作中非常小心和耐心。因為一個NRE將會消耗大量的金錢和數周的時間,如果他不小心犯錯,設計者將會對金錢和計劃失敗負責。經驗和小心也許是來完成一個成功的設計項目最好的方法。

以下條款是一些對一個穩步的和成功的設計的建議:(可能有些朋友也指出了其中的部分,我這里只作簡要說明,可能稍有不同)

命名風格:

1不要用關鍵字做信號名;

2不要在中用VERILOG關鍵字做信號名;

3命名信號用含義;

4命名I/O口用盡量短的名字;

5不要把信號用高和低的情況混合命名;

6信號的第一個字母必須是A-Z是一個規則;

7使模塊名、實例名和文件名相同;

編碼風格:記住,一個好的代碼是其他人可以很容易閱讀和理解的。

1盡可能多的增加說明語句;

2在一個設計中固定編碼格式和統一所有的模塊,根從項目領導者定義的格式;

3把全部設計分成適合數量的不同的模塊或實體;

4在一個always/process中的所有信號必須相關;

5不要用關鍵字或一些經常被用來安全綜合的語法;

6不要用復雜邏輯;

7在一個if語句中的所有條件必須相關;

設計風格

1強烈建議用同步設計;

2在設計時總是記住時序問題;

3在一個設計開始就要考慮到地電平或高電平復位、同步或異步復位、上升沿或下降沿觸發等問題,在所有模塊中都要遵守它;

4在不同的情況下用if和case;

5在鎖存一個信號或總線時要小心;

6確信所有寄存器的輸出信號能夠被復位/置位;

7永遠不要再寫入之前讀取任何內部存儲器(如SRAM

8從一個時鐘到另一個不同的時鐘傳輸數據時用數據緩沖,他工作像一個雙時鐘FIFO;

9在VHDL中二維數組可以使用,它是非常有用的。在VERILOG中他僅僅可以使用在測試模塊中,不能被綜合;

10遵守register-in register-out規則;

11像synopsys的DC的綜合工具是非常穩定的,任何bugs都不會從綜合工具中產生;

12確保FPGA版本與ASIC的版本盡可能的相似,特別是SRAM類型,若版本一致是最理想的;

13在嵌入式存儲器中使用BIST;

14虛單元和一些修正電路是必需的;

15一些簡單的測試電路也是需要的,經常在一個芯片中有許多測試模塊;

16除非低功耗不要用門控時鐘;

17不要依靠腳本來保證設計。但是在腳本中的一些好的約束能夠起到更好的性能(例如前向加法器);

18如果時間充裕,通過時鐘做一個多鎖存器來取代用MUX;

19不要用內部tri-state, ASIC需要總線保持器來處理內部tri-state;

20在top level中作pad insertion;

21選擇pad時要小心(如上拉能力,施密特觸發器,5伏耐壓等);

22小心由時鐘偏差引起的問題;

23不要試著產生半周期信號;

24如果有很多函數要修正,請一個一個地作,修正一個函數檢查一個函數;

25在一個計算等式中排列每個信號的位數是一個好習慣,即使綜合工具能做;

26不要使用HDL提供的除法器;

27削減不必要的時鐘。它會在設計和布局中引起很多麻煩,大多數FPGA有1-4個專門的時鐘通道;深圳專業硬件FPGA學習,工程師授課,包教會,詳情聯系郭老師QQ754634522

以上是大家在設計中最好遵守的要點,它可以使你的設計更好。(轉載)

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1629

    文章

    21753

    瀏覽量

    604145
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    43086
收藏 人收藏

    評論

    相關推薦

    賽靈思低溫失效的原因,有沒有別的方法或者一些見解?

    賽靈思低溫失效的原因,有沒有別的方法或者一些見解。就是芯片工作溫度在100°--40°區間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監測了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七臺都不行都是這個,0°
    發表于 12-30 16:28

    針對ZYNQ+ULTRASCALE的FPGA供電的一些疑問求解答

    針對ZYNQ+ULTRASCALE的FPGA供電一些疑問(比如XCZU15EG-FFVB1156I型號): 1:這個芯片的輸出配置可以通過I2C接口進行配置,有個疑問,就是板子在SMT貼片回來以后
    發表于 12-02 08:02

    一些常見的動態電路

    無論是模電還是數電,理論知識相對來說還是比較枯燥,各種電路原理理解清楚不算容易,換種生動形象的方式或許會增加一些趣味性,也更容易理解這些知識。下面整理了一些常見的電路,以動態圖形的方式展示。 整流
    的頭像 發表于 11-16 09:26 ?396次閱讀
    <b class='flag-5'>一些</b>常見的動態電路

    分享一些常見的電路

    理解模電和數電的電路原理對于初學者來說可能比較困難,但通過一些生動的教學方法和資源,可以有效地提高學習興趣和理解能力。 下面整理了一些常見的電路,以動態圖形的方式展示。 整流電路 單相橋式整流
    的頭像 發表于 11-13 09:28 ?330次閱讀
    分享<b class='flag-5'>一些</b>常見的電路

    LED驅動器應用的一些指南和技巧

    電子發燒友網站提供《LED驅動器應用的一些指南和技巧.pdf》資料免費下載
    發表于 09-25 11:35 ?0次下載
    LED驅動器應用的<b class='flag-5'>一些</b>指南和技巧

    FPGA電路設計的一些技巧

    FPGA設計有別于DSP和ARM系統,相比之下較為靈活和自由。主要是設計構思好專用管腳的電路,通用I/O的連接可以自身定義。因而,FPGA電路設計中會有一些獨特的方法能夠參照。 FPGA
    發表于 07-21 20:20

    stm32使用workbench只生成了一些.h和.c文件,然后該如何使用它們?

    使用workbench只生成了一些.h和.c文件,然后該如何使用它們?還需要手動在MDK中建立工程添加標準庫再把這些文件加進去么?哪位有相關開發經驗,請賜教!
    發表于 05-15 07:29

    細談SolidWorks教育版的一些基礎知識

    SolidWorks教育版是款廣泛應用于工程設計和教育領域的三維建模軟件。它具備直觀易用的操作界面和強大的設計功能,為學生提供了個學習和實踐的平臺。在本文中,我們將詳細探討SolidWorks教育版的一些基礎知識,幫助初學者
    的頭像 發表于 04-01 14:35 ?351次閱讀

    國產高端fpga芯片有哪些

    國產高端FPGA芯片有多種,以下是一些知名的國產FPGA芯片,
    的頭像 發表于 03-15 14:01 ?2665次閱讀

    fpga芯片有哪些

    FPGA芯片的種類非常豐富,以下是一些主要的FPGA芯片及其特點。
    的頭像 發表于 03-14 17:35 ?1109次閱讀

    fpga芯片有哪些品牌

    FPGA芯片市場上有多個知名品牌,它們在各自的領域里都有出色的表現。以下是一些主要的FPGA芯片品牌。
    的頭像 發表于 03-14 16:19 ?2500次閱讀

    fpga芯片系列介紹

    FPGA芯片系列眾多,不同廠商會推出各具特色的產品系列以滿足不同的應用需求。以下是一些主要的FPGA芯片系列:
    的頭像 發表于 03-14 16:15 ?1321次閱讀

    關于智能門禁設備做CCC認證申請的一些經驗分享

    CCC認證申請的一些經驗分享。1.了解CCC認證要求:首先,您需要詳細了解CCC認證的規定和要求,包括適用標準、測試項目、申請流程等內容。CCC認證涉及到產品的安
    的頭像 發表于 03-07 17:10 ?550次閱讀
    關于智能門禁設備做CCC認證申請的<b class='flag-5'>一些</b><b class='flag-5'>經驗</b>分享

    一些有關通信電路的資料?

    有關嵌入式之間DSP、ARM、FPGA三者之間和這三款芯片和外部電路之間通信的一些資料,比如說芯片之間的并行通信和芯片和外部電路之間的串行通信,MODBUS、DP、CAN等,一些一些
    發表于 03-03 18:53

    一些無功補償裝置SVG的資料

    一些SVG電路原理和功能碼相關的技術說明書,想了解一些SVG的工作原理和工作過程
    發表于 02-03 10:13
    主站蜘蛛池模板: 欧美一级久久久久久久大| 小小水蜜桃免费影院| 国产一区二区三区国产精品| 午夜福利在线观看6080| 60岁老年熟妇在线无码| 好大好硬好爽好深好硬视频| 亚洲一区二区女搞男| 伦理片在线线手机版韩国免费观看| 99久久就热视频精品草 | 伊人精品在线| 国产亚洲综合视频| 2020最新国产自产精品| 秋霞网站一级一片| 差差差差差差差差免费观看| 日韩人妻无码精品-专区| 国产一区二区无码蜜芽精品| 中文字幕欧美一区| 丝袜美女自摸| 久久久久久久国产精品视频| 亚洲日韩乱码人人爽人人澡人| 国产美女久久久久久久久久久| 亚洲精品久久久久无码AV片软件| 国产无线乱码一区二三区| 亚洲精品国产精品麻豆99| 火影小南被爆羞羞网站| 一个人的HD高清在线观看| 久久伊人在| 亚洲三级视频在线观看| 久久久欧美国产精品人妻噜噜| 最新国产精品福利2020| 狠狠撩色姣姣综合久久| 夜里18款禁用的免费B站动漫| 久久黄视频| 18 japanese宾馆直播| 暖暖 视频 在线 观看 高清| voyeurhit农村夫妻偷拍| 亚洲三级黄色片| 视频一区国产在线第一页| 美女内射视频WWW网站午夜| 国语自产二区高清国语自产拍| 一本色道久久综合一区|