如果一個數字系統的
時鐘頻率達到或者超過50MHz,而且工作在這個頻率之上的電路已經占到了整個
電子系統一定的分量(比如說1/3),這就稱為高速電路。
實際上信號的諧波頻率比信號本身的重復頻率高,是信號快速變化的上升沿與下降沿引發了信號傳輸的非預期結果。因此,通常約定如果走線傳播延時大于20%驅動端的信號上升時間,則認為此類信號是高速信號并可能產生傳輸線效應。
定義了傳輸線效應發生的前提條件,又如何判斷傳播延時是否大于20%驅動端的信號上升時間呢?信號上升時間的典型值一般可通過器件手冊查出,而信號的傳播時間在PCB設計中由實際布線長度和傳播速度決定。例如,“FR4”板上信號傳播速度大約為6in/ns(1in=2.54 cm),但如果過孔多,器件引腳多,速度將降低,高速邏輯器件的信號上升時間大約為0.2ns,則安全的走線長度將不會超過0.24in。
假設“Tr”為信號上升時問,“TD”為信號線傳播延時,有如下經驗法則:如果民≥5TD,信號落在安全區域;如果2TD≥Tr≥5TD,信號落在不確定區域;如果Tr≤2TD,信號落在問題區域。對于落在不確定區域及問題區域的信號,應該使用高速電路設計方法。
與低速情況下的數字設計相比,高速數字設計著重強調了數字電路之間用來傳輸信號的路徑和互連,從發送信號芯片到接收信號芯片間的完整的電流路徑,包括封裝、走線、連接器、插座,以及許多其他的結構。高速數字電路的設計主要研究互連對信號傳播的影響、信號間的相互作用,以及和外界的相互作用。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
相關推薦
如今,可以認為大多數PCB存在某種類型的信號完整性問題的風險,這種問題通常與高速數字設計相關。高速PCB設計和布局專注于創建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
發表于 10-18 14:06
?768次閱讀
專業PCB設計,高速PCB設計,PCB設計外包, PCB Layout,PCB Design,
發表于 10-13 15:48
電子發燒友網站提供《高速PCB信號完整性分析及應用.pdf》資料免費下載
發表于 09-21 14:14
?1次下載
高速PCB信號和電源完整性問題的建模方法研究
發表于 09-21 14:13
?0次下載
電子發燒友網站提供《高速PCB信號完整性分析及硬件系統設計中的應用.pdf》資料免費下載
發表于 09-21 14:11
?2次下載
高速PCB信號完整性設計與分析
發表于 09-21 11:51
?0次下載
電子發燒友網站提供《高速電路PCB的EMC設計考慮.pdf》資料免費下載
發表于 09-21 11:50
?4次下載
電子發燒友網站提供《高速電路PCB及其電源完整性設計.pdf》資料免費下載
發表于 09-21 11:49
?0次下載
電子發燒友網站提供《高速PCB的信號和電源完整性問題研究.pdf》資料免費下載
發表于 09-19 17:38
?0次下載
電子發燒友網站提供《高速PCB電源完整性研究.pdf》資料免費下載
發表于 09-19 17:36
?0次下載
電子發燒友網站提供《PCle Gen 5的高速PCB布局.pdf》資料免費下載
發表于 09-05 11:04
?3次下載
高速pcb與普通pcb的區別是什么 高速PCB(Printed Circuit Board,印刷電路板)與普通
發表于 06-10 17:34
?1763次閱讀
高速pcb布線規則有哪些 高速PCB布線規則 摘要:隨著電子技術的快速發展,高速PCB設計變得越
發表于 06-10 17:33
?850次閱讀
高速pcb的定義是什么 高速PCB(Printed Circuit Board,印刷電路板)是指在高速信號傳輸、高頻應用和高密度布局等方面具
發表于 06-10 17:31
?1560次閱讀
由于 PCB 板的密度越來越高,許多 PCB LAYOUT 工程師在走線的過程中,較容易出現一種失誤,即時鐘信號等高速信號網絡,在多層的 PCB 走線的時候產生了閉環的結果,這樣的閉環
發表于 01-08 15:33
?1478次閱讀
評論