據ZDnet報道,三星宣布,已成功將EUV技術應用于DRAM的生產中。
三星已經出貨了100萬個使用EUV工藝制造的10nm級DDR4 DRAM模塊,并得到了客戶的評估。三星表示,評估工作完成后,將為明年大規模生產新的DRAM鋪平道路。
三星在平澤工廠的EUV專用V2生產線將于下半年開始生產DRAM模塊。該生產線預計將生產4代10nm級DDR5和LPDDR5。
這是平澤工廠除7nm邏輯芯片外又一使用EUV技術生產的芯片,三星稱,EUV技術將使其單個12英寸晶圓的生產效率提升一倍。
三星、英特爾和臺積電等全球半導體制造商預計都將擴大EUV技術在芯片生產中的應用。三星此前曾表示,計劃利用EUV技術生產3nm芯片。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
DRAM
+關注
關注
40文章
2311瀏覽量
183451 -
三星電子
+關注
關注
34文章
15860瀏覽量
180995 -
EUV
+關注
關注
8文章
606瀏覽量
86008
發布評論請先 登錄
相關推薦
三星發布業界首款24Gb GDDR7 DRAM
近日,存儲芯片巨頭三星電子宣布了一項重大突破:成功開發出業界首款24Gb GDDR7 DRAM。這款新品不僅在容量上達到了業界最高水平,更在速度上實現了顯著提升,成為下一代AI計算應用的理想解決方案。
三星電子實現低功耗LPDDR5X DRAM的量產
三星電子于6日正式宣布,其已成功實現業內領先的12納米級低功耗雙倍數據速率動態隨機存儲器(LPDDR5X DRAM)的量產,這款存儲器以驚人的0.65毫米封裝厚度引領行業,同時提供12GB及16GB的存儲容量選項。
三星與海力士引領DRAM革新:新一代HBM采用混合鍵合技術
在科技日新月異的今天,DRAM(動態隨機存取存儲器)作為計算機系統中的關鍵組件,其技術革新一直備受矚目。近日,據業界權威消息源透露,韓國兩大DRAM芯片巨頭——三星和SK海力士,都將在
傳三星電子12nm級DRAM內存良率不足五成
近日,據韓國媒體報道,三星在其1b nm(即12nm級)DRAM內存生產過程中遇到了良率不足的挑戰。目前,該制程的良率仍低于業界一般目標的80%~90%,僅達到五成左右。為了應對這一局面,三星
三星已成功開發16層3D DRAM芯片
在近日舉行的IEEE IMW 2024活動上,三星DRAM部門的執行副總裁Siwoo Lee宣布了一個重要里程碑:三星已與其他公司合作,成功研發出16層3D
三星電子研發16層3D DRAM芯片及垂直堆疊單元晶體管
在今年的IEEE IMW 2024活動中,三星DRAM業務的資深副總裁Lee指出,已有多家科技巨頭如三星成功制造出16層3D DRAM,其中
三星、SK海力士對DRAM和NAND產量持保守態度
在DRAM和NAND芯片的生產上,三星和SK海力士兩大巨頭依然保持謹慎態度。盡管四月份8Gb DDR4 DRAM通用內存的合約價環比上漲,這一上漲主要歸因于地震影響美光內存產能,進而推
三星2025年后將首家進入3D DRAM內存時代
在Memcon 2024上,三星披露了兩款全新的3D DRAM內存技術——垂直通道晶體管和堆棧DRAM。垂直通道晶體管通過降低器件面積占用,實現性能提升;
三星否認MR-RUF方式用于HBM內存生產
實現HBM的關鍵所在為多層DRAM堆疊,市場主要采用兩種鍵合作程: SK海力士旗下的MR-RUF與三星的TC-NCF方案。前者為反流焊接粘附DRAM,后填塑模具填充間隙;后者則為熱壓粘連NCF(非導電薄膜)至各
三星電子成功發布其首款12層堆疊HBM3E DRAM—HBM3E 12H
2024年2月27日 - 三星電子今日宣布,公司成功發布其首款12層堆疊HBM3E DRAM——HBM3E 12H,這是三星目前為止容量最大的HBM產品。
三星在硅谷建立3D DRAM研發實驗室
三星電子,全球領先的存儲芯片制造商,近日宣布在美國設立新的研究實驗室,專注于開發新一代3D DRAM技術。這個實驗室將隸屬于總部位于美國硅谷的Device Solutions America (DSA),負責
三星正在研發新型LLW DRAM存儲器
近日,三星宣布正在研發一種新型的LLW DRAM存儲器,這一創新技術具有高帶寬和低功耗的特性,有望引領未來內存技術的發展。
傳三星/SK海力士已開始訂購DRAM機群工藝和HBM相關設備
數據顯示,首爾半導體操作 DRAM晶圓及HBM相關設備的定單數量有所上升。其中三星電子已開始擴大其HBM生產能力,并啟動大規模HBM設備采購;此外,三星和SK海力士計劃加強
評論