為了盡量減小單板設計的串擾問題,PCB設計完成之后一般要對線間距3W規則進行一次規則檢查。一般的處理方法是直接設置線與線的間距規則,但是這種方法的一個弊端是差分線間距(間距設置大小不滿足3W規則的設置)也會DRC報錯,產生很多DRC報告,難以分辨,如圖12-23所示。
圖12-23 DRC報告
如何解決這個問題呢?可以利用Altium Designer的高級規則編輯功能,對差分線進行過濾。
(1)按快捷鍵“DR”,進入PCB規則及約束編輯器,新建一個間距規則,并把優先級設置到第一位。
(2)如圖12-24所示,在“Where The First Object Matches”處選擇“Custom Query”,進入用戶自定義界面,然后再選擇“查詢助手......”,自定義幫助菜單。
圖12-24 規則的設置
(3)PCB規則及約束編輯器中存在高級工具菜單欄,包含“+”“-”“*”等。這些可用于編輯高級規則,這其實和編寫C語言代碼類似。由于高級代碼的使用頻率較低,在此不做說明,如果讀者想了解可以參考Altium Designer的官方文檔,弄清楚每一個代碼的含義再進行編輯。在此,在自定義代碼編輯框中輸入“istrack>(InDifferentialPairClass('All Differential Pairs'))”,表示的含義是不包含差分走線的導線。
(4)在“Where The Second Object Matches”處適配“IsTrack”,那么整個規則的含義表述為除了差分線之外的導線和導線之間的距離。
(5)按快捷鍵“TDR”,重新運行DRC,可以得到如圖12-25所示的結果,差分線之間的間距只有8.6mil,不滿足設計的3W規則12mil,但是不再進行報錯。
圖12-25 走線間距規則報告
(以上內容轉載于凡億教育)
-
pcb
+關注
關注
4319文章
23080瀏覽量
397521 -
altium
+關注
關注
47文章
945瀏覽量
118109 -
可制造性設計
+關注
關注
10文章
2065瀏覽量
15534 -
華秋DFM
+關注
關注
20文章
3494瀏覽量
4457 -
可制造性設計分析
+關注
關注
4文章
866瀏覽量
5768
發布評論請先 登錄
相關推薦
評論