5月14日, Cadence宣布基于中芯國際14nm工藝的10Gbps多協議PHY研發成功,這是行業首個SMIC FinFET工藝上有成功測試芯片的多協議SerDes PHY IP。
據介紹,該多協議SerDes PHY IP具有很強的靈活性,在保證PPA不損失的情況下對設計進行了簡化。它采用了Cadence經過大量量產驗證的Torrent架構,可以有效的幫助客戶降低產品風險,縮短產品上市時間。
圖 1 測試芯片和實際運用場景模擬演示
這個PHY IP可以在單個macro上運行多種協議,支持從 1Gbps 到 10.3125Gbps的連續速率,適用于PCIe (Gen 1/2/3),USB 3.1 (Gen1/2),Display Port Tx v1.4,Embedded DisplayPort Tx v1.4b,JESD204b(max 10.3215Gbps),10GBase-R,XFI,SFP+,RXAUI,XAUI,QSGMII/SGMII,以及 SATA 3 (Gen 1/2/3) 等協議。PCS支持PIPE 4.2接口。
Cadence多協議SerDes PHY IP的主要特性包括,獨立鏈路的多協議支持、支持PCIe L1 sub-states、片上終端電阻自動校準、支持SRIS和內部SSC生成、支持多達16 通道(lanes)、支持分叉模式(bifurcation)、支持內外部時鐘源動態檢測、SCAN,BIST,串/并行環回功能。
這個多協議SerDes PHY IP可以快速、輕松地集成到SoC系統中,可以與Cadence 或第三方PIPE兼容的控制器進行無縫對接。多協議SerDes PHY IP為高要求運用的客戶提供了一個低成本、多功能、低功耗的解決方案。不僅為SoC集成商提供卓越的性能與靈活性,同時能夠滿足高性能的設計要求。
除了10G多協議 SerDesPHY IP,Cadence 在2019年9月還發布了SMIC14nm工藝的DDR PHY IP,它采用SMIC自有標準庫單元,支持DDR3/4/LPDDR3/4/X協議,最高速度可達4266Mbps。SMIC14nm DDR PHY IP 已經通過了各項功能和性能的驗證,并且已經運用在多個客戶的產品設計上。
Cadence表示,未來還會推出更多SMIC先進工藝的IP,以滿足客戶多樣化的需求。
責任編輯:gt
-
芯片
+關注
關注
459文章
52464瀏覽量
440106 -
控制器
+關注
關注
114文章
17088瀏覽量
184024 -
多協議
+關注
關注
0文章
24瀏覽量
10534 -
PCB打樣
+關注
關注
17文章
2977瀏覽量
22524 -
可制造性設計
+關注
關注
10文章
2065瀏覽量
16070 -
可制造性設計分析
+關注
關注
4文章
866瀏覽量
5991
發布評論請先 登錄
當控制器遇上“協議外交官”:CC\\-Link IE轉Modbus RTU的能源數據握手
無縫對接CCLink IE轉DeviceNet:讓控制器通信不再難
Cadence推出HBM4 12.8Gbps IP內存系統解決方案
告別協議沖突!Modbus轉Profinet助力風速風向儀無縫對接
多協議·高兼容·低成本——宏集Berghof PLC多主站解決方案全解

Dockcase推出USB-C 10Gbps 擴展塢
AN4754-將Microchip橋接控制器與外部以太網PHY搭配使用

從高速PCB來看10GE光模塊的協議
10Gbps傳輸速率高速線纜,對于不同長度的線纜,TLK1101E和ONET1191P是否需要做信號調節?
PLC 與伺服無縫對接:Profinet 轉 EtherCAT 網關模塊配置深度剖析

使用C2000 EtherCAT從站控制器的SMI進行以太網PHY配置

TUSB1042I USB Type-C? 10Gbps 2:1線性轉接驅動器開關數據表

評論