“Simulation”。將“-L UVM”開關添加到位于“compilation”選項卡下的 xsim.compile.xvlog.more_options 以及位于“Elaboration”選項卡下的 xsim.elaborate.xelab_more_options(請參閱以下截屏)。此開關是使用預編譯的 UVM 庫所必需的。" />

色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Vivado仿真器中的通用驗證方法學(UVM)支持

YCqV_FPGA_EETre ? 來源:FPGA開發圈 ? 2020-06-03 16:12 ? 次閱讀

Vivado 集成設計環境支持將通用驗證方法學 (UVM) 應用于Vivado 仿真器

Vivado 提供了預編譯的 UVM V1.2 庫。

請遵循以下步驟創建示例設計測試案例,以便在工程模式下使用 UVM。

本文隨附了 1 個簡單示例,可供您下載解壓使用。

1. 在 Vivado 2019.2 中創建新 RTL 工程。

2. 單擊“Add Directories”以將“src”和“verif”目錄添加至該工程中。指定 UVM 驗證文件僅用于仿真 (Simulation Only)。

3. 選擇工程所需的器件/開發板,然后單擊“Next”。

4. 檢查“Project Summary”,然后單擊“Finish”。

5. 使用來自“src”和“verif”目錄的新增源代碼創建工程后,請轉至“Settings”->“Simulation”。將“-L UVM”開關添加到位于“compilation”選項卡下的 xsim.compile.xvlog.more_options 以及位于“Elaboration”選項卡下的 xsim.elaborate.xelab_more_options(請參閱以下截屏)。此開關是使用預編譯的 UVM 庫所必需的。

此外,還可通過 Tcl 控制臺 (TclConsole) 設置下列屬性:

set_property -name {xsim.compile.xvlog.more_options} -value {-L uvm} -objects [get_filesets sim_1]

set_property -name {xsim.elaborate.xelab.more_options} -value {-L uvm} -objects [get_filesets sim_1]

6. 添加以上開關后,請確保已選中“adder_4_bit_tb_top.sv”文件作為頂層模塊,然后運行仿真。
仿真應可正常完成運行,但 Vivado“Hierarchy”視圖中的“Sources”窗口將顯示這些文件上的語法錯誤。

您可忽略“Hierarchy”視圖和Vivado Text Editor 中的有關 UVM 的語法錯誤,因為 UVM 支持是在 Vivado 2019.2 中專為仿真器新增的。

對應 HSV 的 UVM 支持將于后續版本中提供。

以下是非工程/批量模式下的 UVM 使用步驟:

a, 調用 Vivado 2019.2:

source/Xilinx/Vivado/2019.2/settings64.sh

b, 要以非工程模式運行仿真,請從當前工作目錄切換至“run”文件夾。

cd ./Adder_4_bit/run

c, 要在Vivado 中運行獨立仿真,可運行 run_xsim.csh(在 Linux 上)和 run_xsim.bat(在 Windows 上),或者也可在 Linux/Windows 中使用以下命令來運行 run.tcl。

Vivado –mode batch –source run.tcl

d, 完成仿真后,可以在 shell 中或命令提示符中查看 UVM 測試結果,如下所示:

工程模式和非工程模式的目錄結構:

“src”和“verif”文件夾包含設計和驗證環境相關的文件。

在非工程模式下,“Run”文件夾是運行仿真的位置。

UVM_test 則用于在 XSIM 中以“工程模式”運行仿真。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 仿真器
    +關注

    關注

    14

    文章

    1019

    瀏覽量

    83865
  • Vivado
    +關注

    關注

    19

    文章

    815

    瀏覽量

    66750

原文標題:開發者分享 | Vivado 仿真器中的通用驗證方法學(UVM)支持

文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    Vivado Design Suite用戶指南:邏輯仿真

    電子發燒友網站提供《Vivado Design Suite用戶指南:邏輯仿真.pdf》資料免費下載
    發表于 01-15 15:25 ?0次下載
    <b class='flag-5'>Vivado</b> Design Suite用戶指南:邏輯<b class='flag-5'>仿真</b>

    教學驗證丨BUCK電路仿真驗證

    實驗的可靠性。 為便于進行比較測試實驗,控制部分統一采用攜帶PPEC芯片的控制。本次測試我們將被控部分(真實BUCK功率電路板和載入BUCK拓撲的EasyGo實時仿真器NetBox)的參數配置調整一致,通過在
    發表于 09-05 10:47

    光耦仿真器簡介

    電子發燒友網站提供《光耦仿真器簡介.pdf》資料免費下載
    發表于 08-28 11:45 ?0次下載
    光耦<b class='flag-5'>仿真器</b>簡介

    TI磁感應仿真器功能簡介

    電子發燒友網站提供《TI磁感應仿真器功能簡介.pdf》資料免費下載
    發表于 08-28 09:48 ?0次下載
    TI磁感應<b class='flag-5'>仿真器</b>功能簡介

    隔離認證標準揭秘:光耦合與光耦仿真器

    電子發燒友網站提供《隔離認證標準揭秘:光耦合與光耦仿真器.pdf》資料免費下載
    發表于 08-27 10:49 ?0次下載
    隔離認證標準揭秘:光耦合<b class='flag-5'>器</b>與光耦<b class='flag-5'>仿真器</b>

    仿真器的使用方法有哪些

    仿真器是一種用于模擬和測試電子系統、軟件或硬件的工具。它可以幫助工程師在實際硬件或軟件部署之前,對設計進行驗證和調試。 仿真器的基本概念 仿真器是一種軟件或硬件工具,用于模擬和測試電子
    的頭像 發表于 08-22 09:16 ?1011次閱讀

    請問StarFive VisionFive2支持勞特巴赫的仿真器嗎?

    1、StarFive VisionFive2支持勞特巴赫的仿真器嗎? 2、VisionFive2當前可以支持哪些仿真器? 2、賽昉官方能否提供支持
    發表于 05-21 07:48

    用ST-LINK仿真器IAR調試STM8板子,仿真器總是報錯如何解決?

    Thu Feb 23, 2017 13:48:17: Failed to get execution status: SWIM error [30004]: Comm timeout ,之前沒用過STM8,新買仿真器仿真器總是出現這個錯誤,如何解決
    發表于 05-08 07:46

    安裝哪個版本的CCS可以支持這種舊的MSP430仿真器

    近日拿出早已塵封的古董MSP430F149最小開發板和舊的利爾達430仿真器出來弄弄. ! 安裝了IAR不同版本,均無法支持這種舊的仿真器仿真器已經通過FET-Pro430-Lit
    發表于 04-15 08:33

    fpga仿真器是什么?它有哪些優勢?

    FPGA仿真器是一種用于模擬FPGA(現場可編程門陣列)硬件行為的軟件工具。它通過模擬FPGA內部的邏輯電路、時序和接口等,幫助工程師在FPGA設計過程中進行功能驗證和性能測試。FPGA仿真器在FPGA開發流程
    的頭像 發表于 03-15 15:15 ?1885次閱讀

    fpga原型驗證平臺與硬件仿真器的區別

    FPGA原型驗證平臺與硬件仿真器在芯片設計和驗證過程各自發揮著獨特的作用,它們之間存在明顯的區別。
    的頭像 發表于 03-15 15:07 ?1188次閱讀

    fpga驗證uvm驗證的區別

    FPGA驗證UVM驗證在芯片設計和驗證過程中都扮演著重要的角色,但它們之間存在明顯的區別。
    的頭像 發表于 03-15 15:00 ?1725次閱讀

    fpga仿真器接口定義

    FPGA(Field-Programmable Gate Array,現場可編程門陣列)仿真器接口的定義主要依賴于仿真器的具體設計和所支持的通信協議。在FPGA的設計和仿真過程
    的頭像 發表于 03-15 14:01 ?1349次閱讀

    UVM手把手教程系列(二)Phase機制簡單介紹

    UVM的phase,按照其是否消耗仿真時間($time打印出的時間)的特性,可以分成兩大類
    的頭像 發表于 02-29 09:26 ?1487次閱讀
    <b class='flag-5'>UVM</b>手把手教程系列(二)Phase機制簡單介紹

    光耦仿真器的優勢有哪些

    光耦仿真器與業內最常見的光耦合引腳對引腳兼容,有助于無縫集成到現有設計,同時提供相同的信號行為。
    的頭像 發表于 01-30 15:07 ?591次閱讀
    主站蜘蛛池模板: 久久视频精品3线视频在线观看| 帝王被大臣们调教高肉| 欧美乱妇狂野欧美在线视频| 护士们的母狗| 孕妇高潮抽搐喷水30分钟| 校园高h肉耽文| 特黄AAAAAAA片免费视频| 女仆乖H调教跪趴| 男人插曲女人身体视频| 麻豆精品无码久久久久久久久| 久99视频精品免费观看福利| 国产亚洲精品久久久久久禁果TV | 亚州综人网| 小SB几天没做SAO死了H| 2019天天射干网站| 最新国产三级在线不卡视频| 3d无遮挡h肉动漫在线播放| 最新果冻传媒在线观看免费版| 大学生宿舍飞机china free| 九九热视频这里只有精| 日韩一区二区三区精品| 善良的小峓子2在钱免费中文字| 色婷婷亚洲五月| 尤物久久99国产综合精品| 2023国产精品一卡2卡三卡4卡 | chinese情侣自拍啪hd| china男士同性视频tv| 国内极度色诱视频网站| 久久精品热在线观看30| 麻豆精品2021最新| 小女生RAPPER入口| chinesedaddy80老年人| 精品国产在线观看福利| 麻豆三级电影| 天天摸夜添狠狠添高| 99RE6这里只有精品国产AV| A级韩国乱理伦片在线观看| 东日韩二三区| 久久综合丁香激情久久| 人妻少妇69式99偷拍| 秋霞在线看片无码免费|