極小尺寸下,芯片物理瓶頸越來越難以克服,但每到關鍵時刻,總有新技術將看似走向終點的摩爾定律推一把,而小芯片正在將芯片性能進化引向更具經濟效益的未來。
解決節點進化成本控制不住的問題
在近幾年先進節點走向10nm、7nm、5nm,問題就不再只是物理障礙了,節點越進化,微縮成本越高,能扛住經濟負擔的設計公司越來越少。到了5nm節點,設計總成本已經飆高到逾5億美元,相當于逾35億人民幣。
而守住摩爾定律,關乎利潤最大化,如果研發和生產成本降不下來,那么對于芯片巨頭和初創公司來說都將是糟糕的經濟負擔。
基于小芯片(Chiplet)的模塊化設計,正是其中解決成本問題的一個極為關鍵的構想。小芯片也正成為AMD、英特爾、臺積電、Marvell、Cadence等芯片巨頭為摩爾定律續命的共同選擇之一。
知名市場研究機構Omdia預測,小芯片將在2024年全球市場規模擴大到58億美元,較2018年的6.45億美元增長9倍。而長遠來看,2035年小芯片市場規模有望增至570億美元。
像搭積木一樣的小芯片技術
傳統系統單芯片做法是每一個組件放在單一裸晶上,造成功能越多,硅芯片尺寸越大。小芯片的做法是將大尺寸的多核心設計分散到個別微小裸芯片,比方處理器、模擬組件、存儲器等,再用立體堆棧的方式,以封裝技術做成一顆芯片,類似樂高積木概念。
小芯片技術,就是模塊化,搭積木一樣的芯片技術。將大的芯片分成N顆小的芯片,而這些小芯片可以單獨運行,也可以通過一定的技術連接起來成為一個整體,共同運行。
如果在小芯片技術之下,這顆芯片或許可以分成CPU小芯片,GPU小芯片、NPU小芯片、Modem小芯片、DSP小芯片等等各種小顆芯片。
這種新型的小芯片設計方法,不僅能大大簡化芯片設計復雜度,還能有效降低設計和生產成本。更重要的是,小芯片技術可以針對不同的模塊進行工藝的調整。
獨特優勢加速市場延伸
①開發速度更快:在服務器等計算系統中,電源和性能由CPU核心和緩存支配。通過將內存與I/O接口組合到一個單片I/O芯片上,可減少內存與I/O間的瓶頸延遲,進而幫助提高性能。
②研發成本更低:因為小芯片是由不同的芯片模塊組合而成,設計者可在特定設計部分選用最先進的技術,在其他部分選用更成熟、廉價的技術,從而節省整體成本。而采用更成熟制程的I/O模塊有助于整體良率的提升,進一步降低晶圓代工成本。綜合來看,CPU核心越多,小芯片組合的成本優勢越明顯。
③能靈活滿足不同功能需求:隨著小芯片的優勢逐漸顯露,它正被微處理器、SoC、GPU和可編程邏輯設備(PLD)等更先進和高度集成的半導體設備采用。
④市場延伸速度加倍:微處理器是小芯片最大的細分市場,支持小芯片的微處理器市場份額預計從2018年的4.52億美元增長到2024年的24億美元;計算領域將成為小芯片的主要應用市場,今年有望占據小芯片總收入的96%。
英特爾:Lakefield處理器與Foveros 3D封裝技術
在ISSCC 2020上,英特爾在今年2月的SESSION 8中介紹了10nm與22FFL混合封裝的Lakefield處理器,采用的是英特爾的Foveros 3D封裝技術,封裝尺寸為12 X 12 X 1毫米。Lakefield作為英特爾首款采用了Foveros技術的產品,能夠在指甲大小的封裝中取得性能、能效的優化平衡。
Foveros封裝技術改變了以往將不同IP模塊放置在同一2D平面上的做法,改為3D立體式堆疊。做個類比,傳統的方式是將芯片設計為一張煎餅,而新的設計則是將芯片設計成1毫米厚的夾心蛋糕。這樣可以提升靈活性,并且不需要整個芯片都采用最先進的工藝,成本也可以更低。
英特爾針對互聯標準的挑戰,首先提出了高級接口總線(Advanced Interface Bus,AIB)標準。在DARPA的CHIPS項目中,英特爾將AIB標準開放給項目中的企業使用。AIB是一種時鐘轉發并行數據傳輸機制,類似于DDR DRAM接口。
目前,英特爾免費提供AIB接口許可,以支持廣泛的小芯片生態系統,包括設計方法或服務供應商、代工廠、封裝廠和系統供應商。此舉將加速AIB標準的快速普及,有望在未來成為類似ARM的AMBA總線的業界標準。
AMD:使用小芯片技術的EYPC Zen架構CPU芯片
AMD研究人員最近提出了一種方案,獨立小芯片的可以經過設計,芯片網絡需要遵守簡單的規則,就能基本消除死鎖難題。
這些規則規定了數據進入和離開芯片的問題,限制了移動的方向,如果能夠徹底解決這個問題,那么小芯片將為未來計算機設計的發展帶來新的動力。
AMD大獲成功的Epyc同樣使用類似的思路,在此次的ISSCC上,AMD在SESSION 2中介紹了使用小芯片架構的高性能服務器產品及性價比的優勢。
作為英特爾的死對頭,AMD自然也不甘示弱,在當下,AMD其實已經為我們帶來了使用Chiplets技術的EYPC Zen架構CPU芯片,包括在2018年發布的服務器端Naples CPU芯片和剛剛結束的Computex 2019上發布的7nm Ryzen桌面級CPU。
在AMD EPYC CPU芯片的基板上,8個CPU Chiplets圍繞著1個中心I/O Chiplet。I/O Chiplet使用14nm工藝,而CPU Chiplets則使用7nm工藝。
和英特爾的不同點在于,Epyc使用的是2.5D架構的封裝,英特爾使用的是3D堆疊封裝。
臺積電:聯合ARM發布小芯片系統
在去年六月初于日本京都舉辦的VLSI Symposium期間,臺積電展示了自己設計的一顆小芯片“This”。
基本參數上,This采用7nm工藝,4.4x6.2mm(27.28 mm2),CoWos(晶圓級封裝),雙芯片結構,其一內置4個Cortex A72核心,另一內置6MiB三緩。
This的標稱最高主頻為4GHz,實測最高居然達到了4.2GHz(1.375V)。同時,臺積電還開發了稱之為LIPINCON互連技術,信號數據速率8 GT/s。
臺積電還與高效能運算的領導廠商Arm共同發表業界首款采用臺積電CoWoS封裝解決方案并獲得硅晶驗證的7nm小芯片系統,其中內建Arm多核心處理器。
此款概念性驗證的小芯片系統展現在7nmFinFET制程及4GHz Arm核心的支持下打造高效能運算的系統單芯片之關鍵技術。
想全面實現需面臨的挑戰
①最終目標是在內部或從多個其他供應商那里獲得優質且可互操作的小芯片,這種模型仍在研究中。
②第三方die-to-die的互連技術正在興起,但還遠遠不夠。
③某些die-to-die的互連方案缺乏設計支持。
④代工廠和OSAT將扮演主要角色,但是要找到具有IP和制造能力的供應商并不簡單。
⑤設備的類型和數量正在不斷增加,并非所有產品都會采用基于小芯片的方法。在某些情況下,單片模具將是成本最低的選擇。
⑥并非所有公司都有內部組件,有一些是能夠獲得的,還有一些則還未準備好。當前面臨的挑戰是找到必要的零件并將其集成,這將花費時間和資源。
結尾:
業界需要有不同的選擇,傳統的解決方案有時無法滿足這些選擇,小芯片卻提供了各種可能性和潛在的解決方案。
商業化的小芯片至少還有幾年的時間。它們已經在少數的應用中得到了證明,隨著時間的推移,很大一部分芯片行業會朝這個方向發展。
責任編輯:gt
-
芯片
+關注
關注
455文章
50714瀏覽量
423156 -
英特爾
+關注
關注
61文章
9949瀏覽量
171694 -
臺積電
+關注
關注
44文章
5632瀏覽量
166414
發布評論請先 登錄
相關推薦
評論