色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

CMOS集成電路設計中邏輯門電路分析

西西 ? 來源:博客園 ? 作者:陽光&技術 ? 2020-07-21 06:00 ? 次閱讀

邏輯門(Logic Gates)是集成電路設計的基本組件。通過晶體管或MOS管組成的簡單邏輯門,可以對輸入的電平(高或低)進行一些簡單的邏輯運算處理,而簡單的邏輯門可以組合成為更復雜的邏輯運算,是超大規模集成電路設計的基礎。

最基本的邏輯門有三種,即“與”、“或”、“非”,其符號如下圖所示:

CMOS集成電路設計中邏輯門電路分析

至于它們的邏輯作用這里不再列出了,免得大家說編劇我灌水,為了顯得我能勉強高逼格一點,我們仔細看看邏輯門芯片中有哪些信息值得我們關注,Follow me!

如果你仔細觀察過74HC系列與、或、非邏輯器件數據手冊(datasheet)的邏輯原理圖(Logic Diagram),我們會發現上面三個門會是下圖那樣的:

CMOS集成電路設計中邏輯門電路分析

我們利用以前教材上的知識來化簡一下這三個組合邏輯,如下所示:

CMOS集成電路設計中邏輯門電路分析

果然還是“與”、“或”、“非”邏輯,有心人可能立馬就發現其中的奧秘:這些邏輯全都被表達成“與非”、“或非”!原來以前在學校做的那些將邏輯表達式化成“與非”、“或非”的題目在這里就有呀,真是學以致用呀,我太興奮了,我太有才了,我太…

打住,今天我來這不是讓你來做這些簡單的表達式化簡,而是想問你們兩個問題:

(1)為什么這么簡單且基本得不能再基本的邏輯運算要做得這么復雜?或者換句話說,為什么學校的書本上有那么多將邏輯表達式化成“與非”、“或非”的題目?

(2)為什么插入那么多非門?好像不要錢似的!

這兩個問題涉及到集成電路的設計,我們首先來看看在CMOS集成電路設計中是如何將這三個邏輯設計出來的,如下圖所示的“非門”邏輯構造:

CMOS集成電路設計中邏輯門電路分析

上面帶圓圈的是PMOS晶體管,下面是NMOS晶體管,從開關的角度來看,PMOS管相當于PNP三極管,輸入為“1”時截止,輸入為“0”時導通;而NMOS則相當于NPN三極管,輸入為“1”時導通,輸入為“0”時截止(這個比喻可能不太合適,但你可以這么去理解這個開關行為,因為相對于MOS管,可能更多人對三極管更熟悉,如果不是的話,可以忽略這個比喻)。

當輸入為“0”時,下面的NMOS截止,而上面的PMOS導通將輸出拉為高電平,即輸出“1”。當輸入為“1”時,上面的PMOS截止,而下面的NMOS導通將輸出拉為低電平,即輸出“0”,很明顯,這就是個“非門”邏輯。

OK,我們再看看“與非門”邏輯的結構:

CMOS集成電路設計中邏輯門電路分析

當上圖中的任何一個輸入(A或B)為低時,都將有一只PMOS導通,從而將輸出Y拉高,因此該電路是“與非門”邏輯,那么“與門”邏輯就是在“與非門”后面加一級“非門”了,如下圖所示:

CMOS集成電路設計中邏輯門電路分析

有些人就會叫起來:編劇你腦殘了,這不是亂蓋嗎?我下面設計的電路不是更省邏輯嗎?

CMOS集成電路設計中邏輯門電路分析

你自己看看,只有當輸入A與B都為高電平時,輸出Y才被上拉為高電平,而只要有任何一個輸入為低電平時,輸出Y就被拉為低電平,不是嗎?我太有才了!你們電子制作站微信訂閱號的老師水平真是太差了!

但是,對MOS管有較深理解的人都會知道,NMOS可以高效傳輸低電平,而PMOS可以高效傳輸高電平,兩者配合可以達到軌對軌輸出,而相反卻不可以(會有損耗),因此你設計的邏輯電路從書本上看是合格的,但實際應用中不會有這種電路。

這樣你發現了什么沒有?在CMOS集成電路設計中,構建一個“與門”邏輯竟然比“與非門”邏輯還要多花費兩個MOS晶體管,CMOS門在本質上是反相位的,也就是說每一個基本的邏輯門都自帶了一個邏輯非,所以說,在學校里老師讓你將復雜的表達式化成“與非”或“或非”邏輯,不僅僅是讓你考試拿分的一道題,而是在CMOS集成電路設計當中,用“與非”、“或門”這樣的設計可以充分地利用CMOS門本身的“邏輯非”。

這么一個“與門”邏輯與“與非門”邏輯之間的差距雖然僅有兩個MOS管,但是在成千上萬的大規模集成電路設計時(如奔騰處理器),省下來的面積就非常可觀了。

下面是“或非門”邏輯的結構,讀者有興趣可以推導一下

CMOS集成電路設計中邏輯門電路分析

你可能認為這只是巧合而已,那你可以看看更復雜的邏輯芯片的邏輯原理圖,大多數都是用“與非門”、“或非門”、“非門”,當然,有些也不是,畢竟只是上層的邏輯原理框圖,但是底層的CMOS實現肯定是一樣的

這樣第一個問題就已經解答了,那么第二個問題呢?首先要說的是:插入的非門肯定是要花錢的,但是既然這么做,就一定有道理。有人說輸入插入非門是為了整形,輸出插入非門是為了增強帶負載能力,難道“與非門”或“或非門”的帶負載能力會比“非門”差?都是一樣的構造,只有“非門”可以對輸入電平進行整形?

其實插入“非門”的主要目的是為了提升速度,即優化邏輯門的延時!蝦米?編劇你這次又被我抓到了吧?我插入兩個非門就多了兩級邏輯,不就更慢了嗎?地球人都知道呀!

But,我只想告訴你,這只是一般人的想法(我們是高逼格的人JJ),大多數人都會認為每一級邏輯都有一個“門延時”,因此會通過計算總的邏輯級數來計算總的延時,也就是說,邏輯級數越少的電路就是速度最快的,然而,門延時實際上取決于電氣努力(這個不好解釋,知道這個名詞就行了),所以采用較少的邏輯級數往往會導致更大的延時(這有點類似時序邏輯的“流水線”結構)。

CMOS集成電路設計里有一個“最優級數”的概念,不是這個專業的不需要深究,我們只舉個最簡單的例子就可以說明白這個問題,如下圖所示:

CMOS集成電路設計中邏輯門電路分析

這三個“非門”邏輯當中哪個延時最小呢?你可能認為是第一個,但實際上第二個方案是延時最小的,這就解釋了:為什么這些廠家都不要錢似的插入“非門”邏輯了吧?插入這么多的“非門”就是為了獲得更快的速度,然后賣個更好的價錢,正所謂:天下熙熙,皆為利來;天下攘攘,皆為利往,這個道理永遠是正確的,在集成電路設計里也不例外。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 邏輯門
    +關注

    關注

    1

    文章

    142

    瀏覽量

    24081
  • MOS管
    +關注

    關注

    108

    文章

    2420

    瀏覽量

    67010
  • 晶體管
    +關注

    關注

    77

    文章

    9701

    瀏覽量

    138385
  • 或非門
    +關注

    關注

    0

    文章

    21

    瀏覽量

    15375
收藏 人收藏

    評論

    相關推薦

    cmos和非門電路的輸入端電阻模式是什么

    CMOS和非門電路的輸入端電阻模式涉及多個方面,包括電阻的作用、連接方式以及如何影響電路性能。以下是對CMOS和非門電路輸入端電阻模式的詳細
    的頭像 發表于 10-01 17:30 ?893次閱讀

    哪種門電路的輸出端可以并聯使用

    門電路是數字邏輯電路的基本組成部分,它們用于實現基本的邏輯運算,如與(AND)、或(OR)、非(NOT)、異或(XOR)等。在數字電路設計
    的頭像 發表于 07-30 15:11 ?1205次閱讀

    TTL門電路CMOS有什么特點及區別

    TTL(晶體管-晶體管邏輯)和CMOS(互補金屬氧化物半導體)是兩種常見的數字邏輯電路技術,它們在電子設計和計算機科學領域中具有廣泛的應用。 一、TTL門電路的特點 工作原理 TTL
    的頭像 發表于 07-30 14:54 ?2737次閱讀

    怎么判斷cmos門電路的輸出狀態

    CMOS(互補金屬氧化物半導體)是一種廣泛使用的集成電路技術,它利用了兩種類型的晶體管:N型和P型。CMOS門電路是數字邏輯電路的基本構建塊
    的頭像 發表于 07-30 14:52 ?1470次閱讀

    cmos門電路多余輸入端的處理方法

    一、引言 CMOS(互補金屬氧化物半導體)門電路是現代數字電子系統中廣泛使用的關鍵組件。它們以其低功耗、高噪聲容限和易于集成等優點而著稱。然而,在設計CMOS
    的頭像 發表于 07-30 14:50 ?3554次閱讀

    CMOS集成電路的定義及特點?CMOS集成電路的保護措施有哪些?

    CMOS(互補金屬氧化物半導體)集成電路是一種廣泛使用的半導體技術,用于構建各種電子電路集成電路。
    的頭像 發表于 05-28 15:32 ?2206次閱讀

    專用集成電路設計流程是什么 專用集成電路的特點有哪些

    ,需求分析是專用集成電路設計流程的第一步。在這個階段,設計團隊與客戶合作,明確需求和功能要求。團隊需要深入了解應用場
    的頭像 發表于 05-04 17:20 ?1841次閱讀

    專用集成電路包括什么系統組成 專用集成電路包括什么功能組成

    )不同,專用集成電路被設計用于執行特定的功能和任務。以下是專用集成電路的系統組成和功能組成的詳細介紹: 系統組成: 邏輯單元:這是專用集成電路的核心組成部分,主要由
    的頭像 發表于 05-04 15:45 ?1896次閱讀

    專用集成電路的設計流程有哪些 專用集成電路包括什么功能和作用

    應用需求進行優化的特點,具備了更高的性能、更低的功耗和更小的尺寸。 專用集成電路的設計流程主要包括需求分析、系統設計、電路設計、物理設計、驗證測試和制造流程。 需求分析:在這一階段,首
    的頭像 發表于 05-04 15:02 ?879次閱讀

    專用集成電路設計流程包括 專用集成電路的特點包括

    專用集成電路(ASIC)設計流程是指將特定應用需求轉化為硅芯片的過程。下面將詳細介紹ASIC設計流程,并進一步探討ASIC的特點。 一、ASIC設計流程: 需求分析:確定設計要求和功能需求。 架構
    的頭像 發表于 05-04 15:00 ?647次閱讀

    簡述專用集成電路設計的基本要求有哪些

    專用集成電路(ASIC)設計是指根據特定的功能需求,為特定的應用領域設計和制造的集成電路。專用集成電路設計的基本要求包括以下幾個方面: 一、功能需求:在進行專用集成電路設計之前,必須明
    的頭像 發表于 04-19 14:45 ?907次閱讀

    cmos或非門電路與ttl或非門電路邏輯功能

    本文就CMOS或非門電路和TTL或非門電路邏輯功能進行了詳細講解。首先介紹了CMOS和TTL兩種電路
    的頭像 發表于 02-22 11:19 ?3594次閱讀

    數字電路邏輯門電路分類

    數字電路邏輯門電路分類 數字電路是計算機系統的重要組成部分,它們由
    的頭像 發表于 02-04 09:14 ?3745次閱讀

    什么是TTL和CMOS集成電路

    TTL和CMOS集成電路各有其優點和適用場景,因此選擇哪種更好取決于實際需求和應用場景。
    的頭像 發表于 02-03 10:19 ?1580次閱讀

    TTL和CMOS邏輯門電路的幾點認識

    ,有什么常用的電路推薦? TTL和CMOS門都有推挽輸出電路:其輸出通過一個ON晶體管MOSFET保持在HIGH或LOW幾乎所有的數字邏輯都使用這種
    發表于 01-28 15:38
    主站蜘蛛池模板: 亚洲看片网站| 国产精品欧美久久久久天天影视| 国产毛A片啊久久久久久A| 色综合久久久久久| 国产人妻麻豆蜜桃色69| 艳鉧动漫1~6全集观看在线| 伦理片 a在线线版韩国| WWW国产亚洲精品久久久日本| 帅小伙和警官同性3p| 娇妻让壮男弄的流白浆 | 国内精品视频一区二区在线观看 | 永久午夜福利视频一区在线观看| 伦理片天堂eeuss影院2o12| 八妻子秋霞理在线播放| 亚洲 欧美 日韩 卡通 另类| 久久婷婷五月综合色丁香| 被老总按在办公桌吸奶头| 亚洲精品理论电影在线观看 | 果冻传媒独家原创在线观看| 2020最新国产自产精品| 色偷偷7777www| 久久re6热在线视频精品66| 把她带到密室调教性奴| 亚洲精品第二页| 暖暖日本手机免费完整版在线观看| 国产3级在线观看| 中文字幕亚洲无线码在线| 色偷偷综合网| 男男gaygay拳头| 嗨嗨快播电影| 穿白丝袜边走边尿白丝袜| 影音先锋av电影| 午夜福利合集1000在线| 免费精品一区二区三区在线观看| 国产精品毛片在线视频| 99热在线播放| 伊人香蕉在线播放视频免费| 色综合久久天天影视网| 男人一进一出桶女人视频| 金瓶梅 快播| 国产露脸150部国语对白|