9月25日消息 據wccftech報道,臺灣半導體制造公司(TSMC)在2nm半導體制造節點的研發方面取得了重要突破:臺積電有望在2023年中期進入2nm工藝的試生產階段,并于一年后開始批量生產。
目前,臺積電的最新制造工藝是其第一代5納米工藝,該工藝將用于為iPhone 12等設備構建處理器。
臺積電的2nm工藝將采用差分晶體管設計。該設計被稱為多橋溝道場效應(MBCFET)晶體管,它是對先前FinFET設計的補充。
臺積電第一次作出將 MBCFET 設計用于其晶體管而不是交由晶圓代工廠的決定。三星于去年 4 月宣布了其 3nm 制造工藝的設計,該公司的 MBCFET 設計是對 2017 年與 IBM 共同開發和推出的 GAAFET 晶體管的改進。三星的 MBCFET 與 GAAFET 相比,前者使用納米線。這增加了可用于傳導的表面積,更重要的是,它允許設計人員在不增加橫向表面積的情況下向晶體管添加更多的柵極。
IT之家了解到,臺積電預計其 2 納米工藝芯片的良率在 2023 年將達到驚人的 90%。若事實如此,那么該晶圓廠將能夠很好地完善其制造工藝,并輕松地于 2024 年實現量產。三星在發布 MBCFET 時表示,預計 3nm 晶體管的功耗將分別比 7nm 設計降低 30% 和 45% 并將性能提高 30%。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
相關推薦
在近日于舊金山舉行的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業臺積電揭曉了其備受期待的2納米(N
發表于 12-19 10:28
?115次閱讀
12月17日消息,在于舊金山舉行的 IEEE 國際電子器件會議 (IEDM) 上,全球晶圓代工巨頭臺積電公布了其備受矚目的2納米(N
發表于 12-18 16:15
?83次閱讀
近日,在舊金山舉辦的IEEE國際電子器件會議(IEDM)上,全球領先的晶圓代工企業臺積電揭示了其備受期待的2納米(N
發表于 12-18 10:35
?208次閱讀
下),同時其晶體管密度是上一代3nm制程的1.15倍。這些顯著優勢主要得益于臺積電的全柵極(Gate-All-Around, GAA)納米片
發表于 12-16 09:57
?145次閱讀
臺灣半導體制造巨頭臺積電(TSMC)在半導體技術領域的領先地位再次得到強化,據投資銀行瑞銀集團(UBS)最新發布的報告顯示,臺積
發表于 07-04 09:32
?495次閱讀
N3E工藝的批量生產預期如期進行,其缺陷密度與2020年量產的N5工藝相當。臺積
發表于 05-17 09:17
?953次閱讀
關于為何推遲1.4納米工廠建設,臺積電供應鏈分析認為,由于2納米和A16(1.6
發表于 04-30 09:55
?384次閱讀
臺積電已經明確了2nm工藝的量產時間表。預計試生產將于
發表于 04-11 15:25
?664次閱讀
據悉,臺積電已明確其2nm工藝的量產時間表,計劃在2024
發表于 04-11 14:36
?450次閱讀
)架構量產暖身,預計寶山P1、P2及高雄三座先進制程晶圓廠均于2025年量產,并吸引蘋果、英偉達、AMD及高通等客戶爭搶產能。臺
發表于 03-25 11:03
?937次閱讀
臺積電熊本廠開幕 計劃年底量產 臺積電熊本第一廠今天
發表于 02-24 19:25
?1189次閱讀
臺積電推出更先進封裝平臺,晶體管可增加到1萬億個。
發表于 02-23 10:05
?1268次閱讀
1納米尺寸的芯片制造面臨著物理極限的挑戰,可能導致晶體管的性能下降甚至失效。作為半導體行業的重要參與者之一,臺積電已經宣布開始研發1
發表于 01-22 14:18
?875次閱讀
據悉,2024年臺積電的第二代3nm工藝(稱為N3E)有望得到更廣泛運用。此前只有蘋果有能力訂購
發表于 01-03 14:15
?863次閱讀
為達成此目標,公司正加緊推進N2和N2P級別的2nm制造節點研究,并同步發展A14和A10級別的1.4nm加工工藝,預計到2030年可以實現
發表于 12-28 15:20
?627次閱讀
評論