色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

深度解讀提高芯片計(jì)算的密度晶體管堆疊技術(shù)

電子設(shè)計(jì) ? 來(lái)源:機(jī)器之心 ? 作者:機(jī)器之心 ? 2021-01-06 16:31 ? 次閱讀

兩種晶體管一起造——英特爾正在研究的晶體管堆疊技術(shù)將大幅度提高芯片的計(jì)算密度。 目前我們所熟知的臺(tái)積電、三星、英特爾、格芯、中芯國(guó)際等芯片代工廠量產(chǎn)的先進(jìn)工藝普遍采用基于多柵鰭型場(chǎng)效應(yīng)晶體管(FinFET)結(jié)構(gòu)。在 5 納米及以下的制程時(shí),更先進(jìn)的技術(shù)節(jié)點(diǎn)面臨的發(fā)熱和漏電將變得難以控制,人們必須尋找全新的工藝,堆疊晶體管設(shè)計(jì)正在成為重要方向。

o4YBAF_1dAiAXN5nAAJToXSa6Pc408.png

NMOS 和 PMOS 組件通常是并列出現(xiàn)在芯片上的。英特爾現(xiàn)在已經(jīng)找到了讓它們彼此堆疊的方法,這可以大幅度降低電路尺寸。 當(dāng)今幾乎所有電子設(shè)備的算力本質(zhì)都是兩種晶體管的組合——NMOS 和 PMOS。當(dāng)電壓信號(hào)輸入時(shí),其中一個(gè)打開則另一個(gè)會(huì)被關(guān)閉,兩者放在一起時(shí),只有 bit 變化才有電流,這種設(shè)計(jì)顯著降低了能耗。這種晶體管組合自 1959 年以來(lái)幾乎沒有變化,但隨著芯片制造制程的不斷提升,電路正在不斷被縮小,它們之間的距離也在不斷靠近。 在本周 IEEE 國(guó)際電子設(shè)備會(huì)議(IEDM)上,英特爾展示了一種全新的方式:將 NMOS 和 PMOS 對(duì)堆疊起來(lái),該方案有效地將簡(jiǎn)單 CMOS 電路的占位面積減少了一半,這意味著未來(lái) IC 的晶體管密度可能直接翻倍。

pIYBAF_1dB6ACTASAAIW8FpU2m8446.png

這種設(shè)計(jì)被廣泛認(rèn)為會(huì)首先被應(yīng)用于下一代制程晶體管即 nanosheet、nanoribbon(納米薄片)、nanowire(圓柱體納米線),或被稱為全環(huán)繞柵極晶體管(Gate-All-Around FET)的方法上,這可能是常規(guī)架構(gòu)計(jì)算機(jī)通向摩爾定律的最后一步。nanosheet 的溝道區(qū)域不會(huì)是像目前 FinFET 等方式,由垂直硅鰭片構(gòu)成晶體管主要部分,而是由多層、水平、幾納米厚的片層堆疊在一起構(gòu)成。

pIYBAF_1dDSATja9AAidI2xlIjQ092.png

CMOS 設(shè)備已經(jīng)從平面發(fā)展到 FinFET,馬上就將在 3nm 制程節(jié)點(diǎn)上轉(zhuǎn)為 nanosheet。進(jìn)一步縮小的電路需要堆疊NMOS 和 PMOS。 英特爾的工程師打算使用這些組件來(lái)構(gòu)建最簡(jiǎn)單的 CMOS邏輯電路,即逆變器(inverter)。它需要由兩個(gè)晶體管組成,兩個(gè)電源連接,一個(gè)輸入和一個(gè)輸出連接。即使是像今天晶體管并排放置的設(shè)計(jì)中,這種布局也已非常緊湊了。但通過(guò)堆疊晶體管,調(diào)整互聯(lián),逆變器的面積還可以減半。 英特爾用于構(gòu)建堆疊式 nanosheet 的方法被稱為自對(duì)準(zhǔn)工藝,因?yàn)樗梢栽趯?shí)際上相同的步驟中構(gòu)建兩種組件。這是至關(guān)重要的一點(diǎn),因?yàn)榧偃绯霈F(xiàn)第二種步驟的話(例如在互相分離的晶片上制造兩種組件再粘合),可能會(huì)導(dǎo)致無(wú)法對(duì)準(zhǔn),進(jìn)而失敗。 從本質(zhì)上講,晶體管堆疊技術(shù)是對(duì) nanosheet 晶體管制造方式的修改。它從硅和硅鍺的重復(fù)層開始,隨后將其雕刻成一個(gè)較高的窄鰭,然后蝕刻掉硅鍺,留下一組懸浮的 nanosheet。通常,所有的 nanosheet 都會(huì)形成單獨(dú)的晶體管。但是在新方法中,為了形成一個(gè) NMOS 器件,頂部的兩個(gè) nanosheet 被連接到了磷摻雜的硅上,而底部的兩個(gè) nanosheet 被連接到了硼摻雜的硅鍺上以產(chǎn)生 PMOS。 「完整的『集成流程』當(dāng)然會(huì)更加復(fù)雜,但英特爾的研究者們正希望讓工藝盡可能地簡(jiǎn)單,」英特爾高級(jí)研究員、組件研究主管 Robert Chau 表示。「集成流程不能太復(fù)雜,因?yàn)檫@將影響到制造具有堆疊CMOS 芯片的實(shí)用性。這是一個(gè)非常實(shí)際的流程,可產(chǎn)生可觀的結(jié)果。」

pIYBAF_1dEiAJ5beAAGquNXmQi8817.png

逆變器由兩個(gè)彼此疊置的晶體管組成,它們的某些部分和互連點(diǎn)是公用的。 「一旦你掌握了這種方法,接下來(lái)要做的就是追求性能了,」Chau 說(shuō)道。這可能將涉及改進(jìn)的 PMOS 組件,目前它在驅(qū)動(dòng)電流的能力上落后于 NMOS。解決這個(gè)問(wèn)題的答案可能在于在晶體管通道中引入「應(yīng)變」,其思路是讓硅晶格變形,從而為電載荷創(chuàng)造更快的通路(此處為孔洞)。英特爾早在 2002 年就將應(yīng)變方法引入其芯片。在另一項(xiàng) IEDM 的研究中,英特爾展示了一種在 nanoribbon 晶體管中產(chǎn)生壓縮應(yīng)變和拉伸應(yīng)變的方法。 除了英特爾之外,其他頂尖芯片工廠和研究機(jī)構(gòu)也在尋求堆疊式的 nanosheet 設(shè)計(jì),當(dāng)然有些時(shí)候類似的方法會(huì)被命名為互補(bǔ) FET 或納米薄片場(chǎng)效應(yīng)晶體管(CFET)。比利時(shí)研究組織 Imec 率先提出了 CFET 概念,并于去年 6 月在 IEEE VLSI 研討會(huì)上報(bào)告了構(gòu)建它們的過(guò)程。不過(guò),Imec 組件并非完全由 nanosheet 晶體管構(gòu)成——它的底層由 FinFET 組成,頂層是單個(gè) nanosheet。 來(lái)自臺(tái)灣省的半導(dǎo)體研究中心(Taiwan Semiconductor Research Institute, TSRI)研究人員提出了另一種 CFET 的生產(chǎn)方法,其 PMOS 和 NMOS 需要用不同的 nanosheet 制造出來(lái)。英特爾的電路在三個(gè) nanosheet PMOS 上有兩個(gè) NMOS,相比之下更接近于堆疊組件的概念。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5710

    瀏覽量

    235435
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    9953

    瀏覽量

    171705
  • 逆變器
    +關(guān)注

    關(guān)注

    283

    文章

    4715

    瀏覽量

    206716
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    9684

    瀏覽量

    138105
  • 場(chǎng)效應(yīng)晶體管

    關(guān)注

    6

    文章

    363

    瀏覽量

    19495
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    晶體管與場(chǎng)效應(yīng)的區(qū)別 晶體管的封裝類型及其特點(diǎn)

    晶體管與場(chǎng)效應(yīng)的區(qū)別 工作原理 : 晶體管晶體管(BJT)基于雙極型晶體管的原理,即通過(guò)控制基極電流來(lái)控制集電極和發(fā)射極之間的電流。
    的頭像 發(fā)表于 12-03 09:42 ?184次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場(chǎng)效應(yīng)晶體管(MOSFET)類型,它們?cè)诙鄠€(gè)方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點(diǎn)、應(yīng)用場(chǎng)景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?3155次閱讀

    晶體管計(jì)算機(jī)和電子計(jì)算機(jī)有什么區(qū)別

    晶體管計(jì)算機(jī)和電子計(jì)算機(jī)作為計(jì)算機(jī)發(fā)展史上的兩個(gè)重要階段,它們?cè)诙鄠€(gè)方面存在顯著的區(qū)別。以下是對(duì)這兩類
    的頭像 發(fā)表于 08-23 15:28 ?1684次閱讀

    晶體管計(jì)算機(jī)的誕生和特點(diǎn)

    晶體管計(jì)算機(jī)的誕生標(biāo)志著計(jì)算機(jī)技術(shù)的一個(gè)重要里程碑,它不僅推動(dòng)了計(jì)算機(jī)硬件的革新,還促進(jìn)了計(jì)算機(jī)軟件技術(shù)的發(fā)展。以下是對(duì)
    的頭像 發(fā)表于 08-23 15:06 ?2087次閱讀

    GaN晶體管的應(yīng)用場(chǎng)景有哪些

    GaN(氮化鎵)晶體管,特別是GaN HEMT(高電子遷移率晶體管),近年來(lái)在多個(gè)領(lǐng)域展現(xiàn)出廣泛的應(yīng)用場(chǎng)景。其出色的高頻性能、高功率密度、高溫穩(wěn)定性以及低導(dǎo)通電阻等特性,使得GaN晶體管
    的頭像 發(fā)表于 08-15 11:27 ?895次閱讀

    芯片晶體管深度和寬度有關(guān)系嗎

    一、引言 有關(guān)系。隨著集成電路技術(shù)的飛速發(fā)展,芯片晶體管作為電子設(shè)備的核心元件,其性能的優(yōu)化和制造技術(shù)的提升成為了行業(yè)關(guān)注的焦點(diǎn)。在晶體管的眾多設(shè)計(jì)參數(shù)中,
    的頭像 發(fā)表于 07-18 17:23 ?672次閱讀

    芯片中的晶體管是怎么工作的

    1947年,當(dāng)時(shí)貝爾實(shí)驗(yàn)室的約翰·巴丁、沃爾特·布拉頓和威廉·肖克利共同發(fā)明了點(diǎn)接觸晶體管。這一發(fā)明標(biāo)志著電子學(xué)領(lǐng)域的一次革命,因?yàn)樗鼮殡娮釉O(shè)備提供了一種體積小、功耗低、可靠性高的開關(guān)元件。隨后,晶體管技術(shù)不斷進(jìn)步,從
    的頭像 發(fā)表于 07-18 14:58 ?1293次閱讀

    如何提高晶體管的開關(guān)速度,讓晶體管快如閃電

    咱們今天講講電子世界的跑步選手——晶體管。這小東西在電子產(chǎn)品里就像是繼電賽跑的選手,開關(guān)的速度決定了電子設(shè)備的快慢。那么,如何才能提高晶體管的開關(guān)速度呢?來(lái)一探究竟。如果把晶體管比作一
    的頭像 發(fā)表于 04-03 11:54 ?682次閱讀
    如何<b class='flag-5'>提高</b><b class='flag-5'>晶體管</b>的開關(guān)速度,讓<b class='flag-5'>晶體管</b>快如閃電

    蘋果M3芯片晶體管數(shù)量

    蘋果M3芯片晶體管數(shù)量相當(dāng)可觀,相比前代產(chǎn)品有了顯著的提升。這款芯片搭載了高達(dá)250億個(gè)晶體管,比M2芯片多出50億個(gè),這樣的設(shè)計(jì)使得M3
    的頭像 發(fā)表于 03-11 16:45 ?897次閱讀

    M3芯片有多少晶體管

    M3芯片晶體管數(shù)量根據(jù)不同的版本有所差異。具體來(lái)說(shuō),標(biāo)準(zhǔn)版的M3芯片擁有250億個(gè)晶體管,這一數(shù)量相比前代產(chǎn)品M2有了顯著的提升,使得M3芯片
    的頭像 發(fā)表于 03-08 15:43 ?1068次閱讀

    什么是達(dá)林頓晶體管?達(dá)林頓晶體管的基本電路

    達(dá)林頓晶體管(Darlington Transistor)也稱為達(dá)林頓對(duì)(Darlington Pair),是由兩個(gè)或更多個(gè)雙極性晶體管(或其他類似的集成電路或分立元件)組成的復(fù)合結(jié)構(gòu)。通過(guò)這種結(jié)構(gòu),第一個(gè)雙極性晶體管放大的電流
    的頭像 發(fā)表于 02-27 15:50 ?5318次閱讀
    什么是達(dá)林頓<b class='flag-5'>晶體管</b>?達(dá)林頓<b class='flag-5'>晶體管</b>的基本電路

    Si晶體管的類別介紹

    硅(Si)晶體管是現(xiàn)代電子學(xué)的基本構(gòu)建模塊,它們?cè)?b class='flag-5'>計(jì)算機(jī)、通信系統(tǒng)、消費(fèi)電子產(chǎn)品以及電力管理中扮演著至關(guān)重要的角色。硅作為半導(dǎo)體材料的優(yōu)勢(shì)在于其豐富的資源、成熟的加工技術(shù)以及相對(duì)低廉的成本。根據(jù)
    的頭像 發(fā)表于 02-23 14:13 ?687次閱讀
    Si<b class='flag-5'>晶體管</b>的類別介紹

    晶體管加偏置的理由

    晶體管偏置電阻的計(jì)算主要是為了確定適當(dāng)?shù)幕鶚O電流以確保晶體管正常工作和線性放大。
    的頭像 發(fā)表于 02-05 15:06 ?803次閱讀
    <b class='flag-5'>晶體管</b>加偏置的理由

    晶體管計(jì)算機(jī)的主要物理元件為

    晶體管計(jì)算機(jī)是一種由晶體管組成的計(jì)算機(jī)系統(tǒng)。晶體管是一種半導(dǎo)體器件,用于控制和放大電流。它是電子技術(shù)
    的頭像 發(fā)表于 02-02 10:28 ?966次閱讀

    有什么方法可以提高晶體管的開關(guān)速度呢?

    有什么方法可以提高晶體管的開關(guān)速度呢? 電子行業(yè)一直在尋求提高晶體管速度的方法,以滿足高速和高性能計(jì)算需求。下面將詳細(xì)介紹幾種可以
    的頭像 發(fā)表于 01-12 11:18 ?1260次閱讀
    主站蜘蛛池模板: gogogo在线观看| 男女久久久国产一区二区三区| 色噜噜狠狠色综合欧洲| 97伦理97伦理2018最新| 久久久久999| 亚洲乱码AV久久久久久久| 国产精品久久人妻无码网站一区L| 青青伊人国产| FREECHINESE东北女人真爽| 猫咪av永久最新域名| 中文字幕成人| 久久久精品日本一区二区三区| 一二三四中文字幕在线看| 狠狠色丁香婷婷久久综合五月| 性xxx免费| 国产乱人视频在线观看| 无码欧美喷潮福利XXXX| 国产精品成人自拍| 神马电影院午 夜理论| 日本19xxxx撤尿| 99久久精品互换人妻AV| 美艳人妻在厨房翘着屁股| 2021国产精品国产精华| 脔到她哭H粗话HWWW男男动漫| 中国比基尼美女| 麻豆官网入口| 51久久成人国产精品麻豆| 免费的黄直播| 99热在线精品免费全部my| 嗯好舒服嗯好大好猛好爽| 99热这里只有的精品| 欧美一区二区激情视频| 百性阁论坛首页| 日韩在线av免费视久久| 国产91青青成人a在线| 特级毛片全部免费播放免下载| 国产精品久久久久久久久99热| 羞羞答答dc视频| 蝴蝶中文娱乐| 在线观看亚洲免费视频| 美女18毛片免费视频|