色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

DAC輸出在高阻抗模式中被加電的問題分析

454398 ? 來源:德州儀器 ? 作者:Rahul Prakash ? 2020-10-23 15:11 ? 次閱讀

該篇將分析對象限定為一個DAC,其中的輸出緩沖器在正常模式下被加電:零量程或中量程。文章將分析一下DAC輸出在高阻抗模式中被加電的情況。同時提出一個針對加電毛刺脈沖的數學模型,隨后給出一個盡可能減少此毛刺脈沖的電路板級解決方案。

原理

圖1:DAC8760高精度DAC輸出級

這個分析與沒有加電毛刺脈沖減少 (POGR) 電路的DAC有關。第一部分列出了影響加電毛刺脈沖的因素。當DAC在電源斜升期間加電至高阻抗模式時,這個加電毛刺脈沖也可被視為一個在DAC的電壓輸出 () 引腳上逐步累積形成的瞬態電荷。這個電荷積聚是由電源引腳,通過芯片內部和外部的寄生電容,到引腳的電容耦合造成的。需要注意的是,與加電毛刺脈沖相比(第一部分),這個毛刺脈沖本質上說是AC毛刺脈沖。因此,它的幅度取決于電源斜升時間。在大多數多電源芯片中,數字電源和基準引腳有一個到引腳比較弱的寄生路徑。因此,這些引腳不是造成加電/斷電毛刺脈沖的主導原因。

圖2:高精度DAC輸出級模型

DAC輸出級中的NFET/PFET晶體管的尺寸要遠遠大于其它開關,這是因為這個輸出級被設計用于特定的負載驅動。因此,這些FET的寄生電容要遠高于其它片上組件的寄生電容。圖1顯示的是一個典型高精度DAC輸出級 (DAC8760) 的簡化圖。在這個圖中,假定輸出級和芯片的數字內核分別具有單獨的電源。反饋節點上放置的二極管用來保護增益/斷電網絡中的晶體管。

數學分析

如圖所見,進入引腳的主要寄生電容是VOUT 結合線、引線和輸出FET的寄生電容的組合值。在這個假設下,DAC輸出引腳可被建模為一個簡單的電容分壓器。圖2中的經簡化模型在反饋節點和VREF/AGND之間使用2個二極管。由于這些二極管代表了一個FET(圖1),在以后的分析中,這些二極管上的壓降可被忽略不計。

被放置在反饋節點與VREF/GND之間的反饋電阻器RFB) 和FET限制了毛刺脈沖數量級的上限和下限。在這個條件下,可被觀察到的最大加電/斷電毛刺脈沖被限制在VREF和GND之間。

盡可能減少加電/斷電毛刺脈沖

圖3:DAC8760 VOUT加電毛刺脈沖,無負載。

讓我們來深入研究一下盡可能減少加電/斷電毛刺脈沖的一些方法。在方程式 (1) 和 (2) 中,我們看到這些方程式中的某些項是常量。例如,寄生電容是器件寄生效應的函數。電源電壓由應用需求決定。斜升時間由電源設計確定。剩下的數據項只有相對于電源的負載阻抗和VREF的排序。這就形成了減少加電/斷電毛刺脈沖的2個主要方法:電源排序與負載。

電源排序

圖4:數據表技術規格示例

電源排序是指以特定的順序,用不同的電源為芯片加電/斷電。對于DAC8760來說,由于加電/斷電毛刺脈沖直接與VREF成比例,在AVDD/AVSS之后為VREF加電可以極大地減少這個毛刺脈沖。這個解決方案可以在對電源和基準電壓進行單獨控制時使用。

外部阻性負載

方程式 (1) 中的分母由一個電容數據項 (CPARP + CPARN + CL) 和一個電導數據項 (1/RL) 組成。這就形成了幾個盡可能減少毛刺脈沖的方法:增加電容負載 (CL)、或者減少阻性負載 (RL)。增加電容負載會對整個系統的帶寬產生不利影響。它還會影響輸出放大器的穩定性。因此,不建議使用這個方法來實現毛刺脈沖最小化。

在選擇使用一個小值阻性負載時,方程式 (4) 可以將加電/斷電毛刺脈沖數量級減少到mV以下級別。這會導致大電流流經輸出緩沖器,從而使精度技術規格降級,比如說偏移、增益、線性等。因此,要根據數據表技術規格來選擇引腳上的阻性負載。例如,DAC8760數據表規定了負載為1k?時的精度參數(圖4)。

圖5:DAC8760 加電毛刺脈沖 – RL = 500K?

結論

加電/斷電毛刺脈沖對系統十分有害。它們的影響只有在系統設計好、進行測試時才會顯現出來。因此,有一點很關鍵,那就是通過仔細檢查組件,并使用這篇文中給出的技巧來設計系統,以盡可能減少這些毛刺脈沖。我們已經討論了形成這些毛刺脈沖的根本原因,并且提出了一個盡可能減少這些毛刺脈沖的板級解決方案。
編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 二極管
    +關注

    關注

    147

    文章

    9662

    瀏覽量

    166823
  • dac
    dac
    +關注

    關注

    43

    文章

    2299

    瀏覽量

    191204
  • 晶體管
    +關注

    關注

    77

    文章

    9705

    瀏覽量

    138463
  • 毛刺脈沖
    +關注

    關注

    0

    文章

    2

    瀏覽量

    4609
收藏 人收藏

    評論

    相關推薦

    DAC8552輸出阻抗可以設置,這樣有什么意義?

    DAC8552輸出阻抗可以設置,這樣有什么意義?
    發表于 12-26 07:34

    DAC38RF84 SYNC信號上就是,為什么?

    在調試DAC38RF84時遇到了問題,芯片一上,即使不配置DAC38RF84寄存器,甚至不供給時鐘,兩個通道的SYNC就是。按我的理解,204B協議中SYNC信號應該是接收方發送
    發表于 12-13 08:38

    用MSP430控制DAC8531,DAC8531輸出的電壓只有十幾毫伏,問題出在哪?

    我用MSP430控制DAC8531,CLK(黃色clk,藍色DIN)和DIN用示波器測得如圖,先輸出八位,再輸出低八位,在clk下降沿傳出數據(上升沿傳出數據我也試過),
    發表于 12-11 07:52

    DAC161S997上幾次后發現電路就無法輸出4ma,為什么?

    請教一個關于DAC161S997的問題,我的電路是按照手冊上推薦的畫的,目前有一個現象,焊接好后電路輸出正常,4——20ma都可以輸出,但是上幾次后發現電路就無法
    發表于 12-05 07:38

    請問DAC8760校零怎么給輸出負值?

    是:數據0=0.7V;數據65535=10.7V(設置0-10V輸出)。電流也是這個關系。試了5個板子都是一樣,請問專家這個問題一般出在哪里。 2:DAC8760有校零寄存器,這個寄存器里寫0-32678以內的數都可以。我要寫負
    發表于 11-29 08:22

    DAC3162EVM的輸入阻抗不是阻態,怎么連接比較器和DAC呀?

    利用一個比較器生成43M 5V的方波,輸入到DAC中,但比較器需要后接阻態的芯片,DAC3162EVM的輸入阻抗不是阻態,該怎么連接比
    發表于 11-21 06:22

    DAC3174 DAC1 DAC2模擬輸出信號不同步是怎么回事?

    采用默認寄存器狀態模式,NORMAL Dual Sync模式。上后對DAC進行復位后即使用默認狀態開始工作。
    發表于 11-20 06:24

    OPA2134的輸出阻抗是多少?輸出模式是推挽嗎?

    請教OPA2134的輸出阻抗是多少?輸出模式是推挽嗎?
    發表于 09-23 06:43

    DAC輸出需要一個低通平濾波器,這個濾波器該怎么設計?

    專家們早上好,菜鳥問一個問題, DAC輸出需要一個低通平濾波器,這個濾波器該怎么設計。DAc是對20H到20KHZ的正弦波輸出
    發表于 09-19 07:19

    DAC5682Z的輸出阻抗是多少?

    )的輸入阻抗為5K歐姆,與DAC輸出阻抗或者LC低通濾波器的輸入輸出阻抗相比較,是否可以看著為阻。 3、
    發表于 09-04 06:10

    DAC輸出如何加大帶載能力?

    您好,項目中使用一個DAC輸出任意波(不含負電壓),由于DAC帶載能力只有幾ma,所以打算在后級增加一路運放,電壓跟隨,電流輸出在300-500mA,電壓上升/下降時間越快越好(空載
    發表于 08-09 07:30

    DAC11001B電壓輸出數模轉換器(DAC)數據表

    電子發燒友網站提供《DAC11001B電壓輸出數模轉換器(DAC)數據表.pdf》資料免費下載
    發表于 07-19 10:42 ?0次下載
    <b class='flag-5'>DAC</b>11001B<b class='flag-5'>高</b>電壓<b class='flag-5'>輸出</b>數模轉換器(<b class='flag-5'>DAC</b>)數據表

    什么是推挽輸出模式,什么是開漏輸出模式?

    (一個NPN型和一個PNP型)來實現輸出。當輸入信號為高電平時,NPN型晶體管導通,PNP型晶體管截止,輸出端呈現低阻抗的高電平;當輸入信號為低電平時,NPN型晶體管截止,PNP型晶體管導通,
    的頭像 發表于 07-09 14:22 ?2801次閱讀

    輸入阻抗輸出阻抗的概念

    在電子學和電路理論中,阻抗是一個核心的概念,它描述了電路對電流的阻礙作用。在電路分析和設計中,我們經常遇到輸入阻抗輸出阻抗這兩個概念。它們分別代表了電路在輸入端和
    的頭像 發表于 05-28 14:33 ?3601次閱讀

    IAR輸出在4線阻抗測量測試中出現亂碼的原因是什么?

    我想問一下,IAR輸出在4線阻抗測量測試中出現亂碼的原因是什么?IAR中使用的例程。謝謝。
    發表于 01-11 07:19
    主站蜘蛛池模板: 伊人久99久女女视频精品免| 久久天天躁狠狠躁夜夜呲| 色偷偷综合网| 久久天堂视频| 国产露脸150部国语对白| 99re这里只有精品国产| 亚洲精品AV无码喷奶水糖心| 人妻仑乱少妇88MAV| 伦理片在线线249| 狠狠鲁 我喜欢| 古风H啪肉NP文| 99热在线精品视频| 曰本xxⅹ孕妇性xxx| 亚洲an天堂an在线观看| 日本人作爰啪啪全过程| 美女网站免费看| 久久久久久久免费| 好硬好湿好大再深一点动态图| 国产AV亚洲一区精午夜麻豆 | 伦理片午夜在线视频| 国产亚洲精品久久久久久一区二区| 99视频这里只有精品| 在线视频中文字幕| 亚洲色图另类小说| 亚洲风情无码免费视频| 无码一区二区在线欧洲| 日日干夜夜啪蕉视频| 欧美视频 亚洲视频| 免费国产久久拍久久爱| 就操成人网| 久久精品免费看网站| 幻女FREE性俄罗斯学生| 国产免费看片| 国产毛片视频网站| 国产浮力草草影院CCYY| 高h全肉图| 冈本视频黄页正版| 夫妻主vk| 国产成人无码视频一区二区三区 | 国产真实露脸乱子伦| 国产午夜一级淫片|