色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IP例化和幾個基于FPGA芯片實現(xiàn)的Demo工程

電子設(shè)計 ? 來源:電子設(shè)計 ? 作者:電子設(shè)計 ? 2020-12-24 12:58 ? 次閱讀

本文接續(xù)上一篇《FPGA雜記基礎(chǔ)篇》,繼續(xù)為大家分享IP例化和幾個基于FPGA芯片實現(xiàn)的Demo工程。

IP例化

IP即是一個封裝好的模塊,集成在相應(yīng)的開發(fā)環(huán)境里面,以安路的TD軟件為例,不同系列的芯片集成了不同的IP模塊,可以通過軟件例化調(diào)用。

以下是安路TD4.6.5集成的EF3L40CG332B的相關(guān)IP。

1.1 PLL&RAM

以例化PLL和RAM為例,實現(xiàn)兩個異步雙口 RAM。

讀寫時鐘都設(shè)置 100Mhz, 兩個 RAM 為 RAMA 和RAMB, 深度為 1024,位寬為 8bit,寫入數(shù)據(jù)為 8bit,100Mhz 持續(xù)數(shù)據(jù)流, 當(dāng) RAMA被寫入 1024 字節(jié)數(shù)據(jù)后切換到寫 RAMB, RAMB 被寫入 1024 字節(jié)后切換 RAMA。以此循環(huán)類推。

當(dāng) RAMA 被寫入 1024 字節(jié)時, 給讀時序提供一個啟動信號讀取 RAMA 的數(shù)據(jù), 讀取完 RAMA 的 1024 字節(jié)數(shù)據(jù)時, 切換讀 RAMB 以此類推。

這個工程的工程結(jié)構(gòu)如下圖:

首先EF3L40CG332B_DEV開發(fā)板提供了25Mhz的晶振時鐘輸入到EF3L40CG332B的時鐘管腳。

想要得到100Mhz的讀寫速率,需要先用PLL得到倍頻時鐘。

在tools目錄下點擊IP Generator進(jìn)入IP core頁面,并選擇PLL,輸入時鐘填入板子晶振25Mhz。

輸出時鐘填入所需要的100Mhz,并從C0輸出。

設(shè)置完成后,生成的module聲明如下(完整模塊可參考代碼)

再生成ram的IP模塊。

在IP core中選擇RAM。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1635

    文章

    21837

    瀏覽量

    608351
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    51568

    瀏覽量

    429788
收藏 人收藏

    評論

    相關(guān)推薦

    如何理解芯片設(shè)計中的IP

    描述語言(如Verilog、VHDL)編寫的電路設(shè)計,也可以是完成的電路板或者甚至是一些特定算法和技術(shù)。IP的使用大大提高了芯片設(shè)計的效率,避免了從頭開始設(shè)計所有功能模塊。下面詳細(xì)解釋芯片IP
    的頭像 發(fā)表于 02-08 10:43 ?303次閱讀

    使用IP核和開源庫減少FPGA設(shè)計周期

    /prologue-the-2022-wilson-research-group-functional-verification-study/),70% 的 FPGA 項目落后于計劃,12% 的項目落后計劃 50% 以上。 為此,很多FPGA廠商都在自己EDA工具里嵌入
    的頭像 發(fā)表于 01-15 10:47 ?290次閱讀
    使用<b class='flag-5'>IP</b>核和開源庫減少<b class='flag-5'>FPGA</b>設(shè)計周期

    FPGA驅(qū)動AD芯片實現(xiàn)芯片通信

    概述:?利用FPGA實現(xiàn)AD芯片的時序,進(jìn)一步實現(xiàn)與AD芯片數(shù)據(jù)的交互,主要熟悉FPGA對時序圖
    的頭像 發(fā)表于 12-17 15:27 ?587次閱讀
    <b class='flag-5'>FPGA</b>驅(qū)動AD<b class='flag-5'>芯片</b>之<b class='flag-5'>實現(xiàn)</b>與<b class='flag-5'>芯片</b>通信

    Verilog說明

    Verilog說明 1.什么是模塊?為什么要? 模塊
    的頭像 發(fā)表于 12-17 11:29 ?836次閱讀
    Verilog<b class='flag-5'>例</b><b class='flag-5'>化</b>說明

    多平臺FPGA工程快速移植與構(gòu)建

    作為一名FPGA工程師,經(jīng)常需要在多個FPGA設(shè)備之間移植項目,核心的問題是IP的管理和移植,今天通過安裝和使用 FuseSoC 在多個 AMD F
    的頭像 發(fā)表于 11-20 16:12 ?1383次閱讀
    多平臺<b class='flag-5'>FPGA</b><b class='flag-5'>工程</b>快速移植與構(gòu)建

    FPGA里面化了8個jesd204B的ip核同步接收8塊AFE芯片的信號,怎么連接設(shè)備時鐘和sysref到AFE和FPGA

    各位有人用過AFE58JD48嗎,我在FPGA里面化了8個jesd204B的ip核同步接收8塊AFE芯片的信號,怎么連接設(shè)備時鐘和sysref到AFE和
    發(fā)表于 11-18 07:51

    IP5385_DEMO開發(fā)資料

    IP5385_DEMO開發(fā)設(shè)計資料
    發(fā)表于 10-08 09:22 ?21次下載

    基于VB6.0 實現(xiàn) CAN信號收發(fā) Demo

    本文主要講的是,基于TSMaster實現(xiàn)TOSUN系列CAN/CANFD,LIN設(shè)備的操作。主要給大家介紹在TSMaster軟件里如何實現(xiàn)CAN信號收發(fā)Demo工程。本文關(guān)鍵詞:CAN
    的頭像 發(fā)表于 07-27 08:21 ?946次閱讀
    基于VB6.0 <b class='flag-5'>實現(xiàn)</b> CAN信號收發(fā) <b class='flag-5'>Demo</b>

    分享幾個FPGA實現(xiàn)的小型神經(jīng)網(wǎng)絡(luò)

    今天我們分享幾個FPGA實現(xiàn)的小型神經(jīng)網(wǎng)絡(luò),側(cè)重應(yīng)用。
    的頭像 發(fā)表于 07-24 09:30 ?1451次閱讀
    分享<b class='flag-5'>幾個</b>用<b class='flag-5'>FPGA</b><b class='flag-5'>實現(xiàn)</b>的小型神經(jīng)網(wǎng)絡(luò)

    FPGA芯片HDMI接入方案及源碼

    DIGILENT提供的(輸出也是),下面以AMD-Xilinx 7系列FPGA,一步一步搭建一個HDMI輸入DEMO. Digilent 提供了使用其提供的DEMO
    發(fā)表于 07-16 19:25

    FPGAIP軟核使用技巧

    FPGAIP軟核使用技巧主要包括以下幾個方面: 理解IP軟核的概念和特性 : IP軟核是指用硬件描述語言(如VHDL或Verilog)描述
    發(fā)表于 05-27 16:13

    如何利用Tcl腳本在Manage IP方式下實現(xiàn)IP的高效管理

    在Vivado下,有兩種方式管理IP。一種是創(chuàng)建FPGA工程之后,在當(dāng)前工程中選中IP Catalog,生成所需
    的頭像 發(fā)表于 04-22 12:22 ?995次閱讀
    如何利用Tcl腳本在Manage <b class='flag-5'>IP</b>方式下<b class='flag-5'>實現(xiàn)</b>對<b class='flag-5'>IP</b>的高效管理

    fpga芯片的主要特點包括 fpga芯片上市公司

    FPGA芯片的主要特點包括以下幾個方面: 高性能和實時性:FPGA芯片由數(shù)百萬個邏輯單元組成,因此具有并行處理能力,其運(yùn)行速度遠(yuǎn)超單片機(jī)和D
    的頭像 發(fā)表于 03-14 16:46 ?1351次閱讀

    fpga工程師前景如何

    FPGA工程師的前景看起來相當(dāng)積極和廣闊。隨著5G通信、物聯(lián)網(wǎng)、邊緣計算和人工智能等技術(shù)的快速發(fā)展,FPGA工程師的需求將進(jìn)一步增加。FPGA
    的頭像 發(fā)表于 03-14 16:32 ?3663次閱讀

    fpga芯片的區(qū)別

    FPGA(現(xiàn)場可編程門陣列)與芯片之間的主要區(qū)別體現(xiàn)在以下幾個方面。
    的頭像 發(fā)表于 03-14 15:57 ?2279次閱讀
    主站蜘蛛池模板: 国产亚洲精品香蕉视频播放 | 久久强奷乱码老熟女 | 99久久久久国产精品免费 | 粉嫩无套白浆第一次jk | 欧美激情视频在线观看一区二区三区 | 日日撸影院在线 | 亚洲 欧美 中文字幕 在线 | 欧美亚洲另类丝袜自拍动漫 | 久久精品视频免费 | 欧美精品一区二区三区四区 | 午夜理论片YY4399影院 | 国偷自产AV一区二区三区健身房 | 日本久久高清视频 | 亚洲m男在线中文字幕 | 我和妽妽在厨房里的激情区二区 | 国产嫩草影院精品免费网址 | 亚洲欧美日韩国产另类电影 | 一个人的HD高清在线观看 | 男人一进一出桶女人视频 | 嫩草影院久久国产精品 | 日本不卡免免费观看 | 成人AV无码一二二区视频免费看 | 久久精品视频在线看99 | 久久6699精品国产人妻 | 中文字幕在线观看国产 | 亚洲一卡二卡三卡四卡2021麻豆 | 视频成人永久免费下载 | 99久久精品国产免费 | 手机在线观看无码日韩视频 | 办公室丝袜老师在线观看 | 啪啪漫画无遮挡全彩h网站 啪啪漫画无遮挡全彩h同人 | 欧美尤物射精集锦 | 午夜片神马影院福利 | 亚洲精品AV无码重口另类 | 日本邪恶全彩工囗囗番海贼王 | 小776 论坛| 国产AV国片精品无套内谢无码 | 亚洲青青青网伊人精品 | 国产全部视频列表支持手机 | 99手机在线视频 | 边做边爱播放3免费观看 |