Verilog代碼設計之時分復用
#FPGA #ASIC #Verilog
復用雖好,但也要適時、適度。
硅農
FPGA零基礎學習:數字通信中的電壓標準
#FPGA #FPGA #數字電路 #電壓標準
現在數字通信系統中,I/O電壓標準包括早期的TTL標準,CMOS標準,LVTTL標準,LVCMOS標準,RS232,RS485標準以及HSTL(High Speed Transceiver Logic)標準和較新的LVDS(Low-Voltage Differential Signal)等標準。不同的標準支持的器件不同,支持的傳輸速度不同,支持的噪聲容限也不同。從另一個方面來看,I/O標準的進步反映了數字系統的進步。在實際中……
FPGA技術江湖
#FPGA #FPGA #數字視頻信號處理 #系統設計
視頻信號由一系列連續的圖像組成。對視頻信號的處理已經成為數字圖像處理領域中重要的一部分。例如機器人模式識別的過程就是一個視頻信號處理的過程,電視制導導彈識別目標就是充分利用視頻信號處理技術不斷判斷目標是否和預先設定目標圖像一致。本篇將講解如何用 FPGA 技術實現基本的視頻信號處理。本篇的例子可以作為各位大俠進行視頻信號處理時的一個參考,也可以在這個基礎上根據需要進行擴展。
FPGA技術江湖
我都不好意思說
#開源EDA
EDAGit(商業合作方)
通信系統中的信道編碼技術
#FPGA #FPGA #5G #信道編碼
通信系統是為了將信源信息高效、可靠地傳送到接收端。有擾通信信道的噪聲會對傳輸信息產生干擾,從而可能降低通信可靠性。所以,通信系統設計的中心問題是在隨機噪聲干擾下如何有效而可靠地傳輸信息。本文主要介紹了通信系統模型、信道編碼發展歷程、LDPC碼和Polar碼,對于信道編碼技術做了概述。對于從事相關行業的人員,可進一步深入研究,了解編解碼原理,特別是基于FPGA開發出具有自主知識產權的IP功能模塊。
科學文化人
基于Verilog的“自適應”形態學濾波算法實現
#FPGA #FPGA #數字圖像處理 #形態學濾波
針對不同的使用場景涉及到腐蝕、膨脹、開閉運算等處理,本文實現了一個通用的算法IP,只需要修改模板窗口大小和工作模式(腐蝕or膨脹)參數即可,達到“自適應”目的,避免重復低效的工作。
FPGA自習室
從Verilog到SpinalHDL
#FPGA #SpinalHDL
“小家碧玉”未嘗不是絕代佳人。
似猿非猿的FPGA
FF
#FPGA # FDCE# FDRE
瓜大三哥
探索Vitis HPC開發之資源導覽
#FPGA #Xilinx #Vitis #FPGA #HPC
本文是XUP Vitis的Compute Acceleration教程的內容概覽以及部分踩坑記錄,希望可以幫助到小伙伴可以在本地體驗實現一個計算加速Demo,對Vitis開發優化有個大概的了解。
小白倉庫
#FPGA #RISC-V #Chisel #FPGA #SOC
簡要性的導覽chipyard官方手冊內容,以及安裝開發環境需要注意的的一些地方,最后運行幾個簡單的官方Demo,希望能對RISC-V有興趣的小伙伴有所啟發幫助
小白倉庫
跨時鐘域那點事兒
#FPGA #SpinalHDL
每一個做數字邏輯的都繞不開跨時鐘域處理,談一談SpinalHDL里用于跨時鐘域處理的一些手段方法。
似猿非猿的FPGA
ZYNQ架構最全分析
#FPGA #ZYNQ#FPGA#ARM#
本文介紹了架構最全分析
ZYNQ
VSCode:WaveForm在手,時序我有
#FPGA #時序圖
從事數字邏輯設計的小伙伴總是要與時序圖打交道,這里推薦一款“優雅"的時序圖繪制插件:Waveform。
似猿非猿的FPGA
“最強”硬核游戲機-基于FPGA硬解游掌機樣機展示(GameGirl)
#FPGA #硬解 #掌機 #游戲機 #FPGA
“最強”硬核游戲機-基于FPGA硬解游掌機樣機展示(GameGirl),以FPGA為核心實現硬解NES SNES等經典游戲機
OpenFPGA
FPGA、Zynq 和 Zynq MPSoC簡析及架構分析
#FPGA #FPGA #ZYNQ #MPSoc
Zynq MPSoC是Zynq-7000 SoC(之后簡稱Zynq)的進化版本。Zynq是賽靈思發布的集成PL(FPGA)和PS設計的最早的一代產品。如圖2.1所示,在相對較高層次對比了三種器件。Zynq MPSoC的PS部分比Zynq的PS部分面積更大,也更復雜。本章,將介紹這三種器件的特點.
OpenFPGA
什么是CORDIC算法
#FPGA #FPGA #CORDIC算法
介紹CORDIC算法基本原理、移位-加法算法、伸縮因子推導、在圓坐標系、線性坐標系和雙曲線坐標系下的CORDIC公式及統一的通用方程。CORDIC可用于求解三角函數、反三角函數、開方等,在工程中,可用于生成DDS,求解I、Q信號的模及相位。
科學文化人
前端
從時鐘結構上解決multi clock之間的balance矛盾
#前端 #CTS #時鐘 #結構
給出了時鐘結構設計的一個小方法,能夠避免在CTS階段多時鐘之間的balance矛盾,消除CTS-1902警告,有利于減小clock skew,從而加快時序收斂。
IC小迷弟
ARM系列 --中斷(一)
#前端 #ARM
探究ARM中斷
老秦談芯
ARM系列 -- 中斷(二)
#前端 #ARM
探究ARM中斷
老秦談芯
ARM系列 -- 中斷(三)
#前端 #ARM
探究ARM中斷
老秦談芯
【一】基于Montgomery算法的高速、可配置RSA密碼IP核硬件設計系列
#前端 #RSA #蒙哥馬利 #IP設計
主要基于FPGA進行相關的硬件設計,也可以采用ASIC,對于硬件初學者來說,是一個很值得學習的地方,包括第八部分相關的加法器的實現;一些算法的硬件實現;一些隨機數的產生;抵抗側信道攻擊的算法;SOC相關的AXI總線等;一些密碼學的相關知識,如大數模乘、模冪。相關的軟件的使用,如Vivado,Verdi,VCS等,語言的掌握,如Verilog,Python,SystemVerilog,C等
摸魚范式
“硬件加速方法”第四輪MOOC將于2月26日開放
#前端 EDA#芯片#
“芯動力——硬件加速設計方法”是目前MOOC課程中少有的幾門講授工業界主流ASIC、SOC設計技術的課程,于2019年12月在“中國大學MOOC”平臺上線,迄今已經完成了三輪授課,選課人數逾6000多人。課程前三輪好評度為4.8星。第四輪課程即將于2月26日開課,歡迎對數字芯片設計與FPGA設計技術感興趣的同學選課!本輪依然會為成績最高分的同學送出獎品,具體獎品請后續關注課程公告。
網絡交換FPGA
驗證
IC驗證er一起學點設計模式(1)---單例模式
#驗證 #SV #UVM #面向對象
眾所周知,目前IC驗證行業使用最主流的語言是SystemVerilog,這個語言有一個重要特點就是它是面向對象的語言。對于面向對象的語言,想要把代碼寫得更“牛逼”,其實就繞不開一個概念叫“設計模式”。
杰瑞IC驗證
后端
記一次項目中的急中生智
#后端 calibre
一次項目中的往事
白話IC
淺談 RISC-V 軟件開發生態之 IDE
#嵌入式 #RISC-V #開源生態
一些關于 RISC-V 開發的軟件生態相關,主要是關于 RISC-V 的開發 IDE 的一些思考
strongwong
致力于建立知識、人的聯系
責任編輯:lq6
-
編碼
+關注
關注
6文章
940瀏覽量
54814 -
視頻信號
+關注
關注
2文章
101瀏覽量
23928 -
數字通信
+關注
關注
1文章
143瀏覽量
22489 -
代碼設計
+關注
關注
0文章
4瀏覽量
6178
原文標題:IC技術圈期刊 2021年第2期
文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論