色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

避免PCB中出現串擾的方法

GLeX_murata_eet ? 來源:村田中文技術社區 ? 作者:村田中文技術社區 ? 2021-03-11 14:22 ? 次閱讀

在高速PCB設計的學習過程中,串擾是一個需要大家掌握的重要概念。它是電磁干擾傳播的主要途徑,異步信號線,控制線,和IO口走線上,串擾會使電路或者元件出現功能不正常的現象。

串擾(crosstalk)

指當信號在傳輸線上傳播時,因電磁耦合而對相鄰的傳輸線產生的不期望的電壓噪聲干擾。這種干擾是由于傳輸線之間的互感和互容引起的。PCB板層的參數、信號線間距、驅動端和接收端的電氣特性及線端接方式對串擾都有一定的影響。

克服串擾的主要措施是:

加大平行布線的間距,遵循3W規則;

在平行線間插入接地的隔離線;

減小布線層與地平面的距離。

3W規則

為了減少線間串擾,應保證線間距足夠大,當線中心間距不少于3倍線寬時,則可保持70%的電場不互相干擾,稱為3W規則。如要達到98%的電場不互相干擾,可使用10W的間距。

注:在實際PCB設計中,3W規則并不能完全滿足避免串擾的要求。

避免PCB中出現串擾的方法

為避免PCB中出現串擾,工程師可以從PCB設計和布局方面來考慮,如:

1. 根據功能分類邏輯器件系列,保持總線結構被嚴格控制。

2. 最小化元器件之間的物理距離。

3. 高速信號線及元器件(如晶振)要遠離I/()互連接口及其他易受數據干擾及耦合影響的區域。

4. 對高速線提供正確的終端。

5. 避免長距離互相平行的走線布線,提供走線間足夠的間隔以最小化電感耦合。

6. 相臨層(微帶或帶狀線)上的布線要互相垂直,以防止層間的電容耦合。

7. 降低信號到地平面的距離間隔。

8. 分割和隔離高噪聲發射源(時鐘、I/O、高速互連),不同的信號分布在不同的層中。

9. 盡可能地增大信號線間的距離,這可以有效地減少容性串擾。

10. 降低引線電感,避免電路使用具有非常高阻抗的負載和非常低阻抗的負載,盡量使模擬電路負載阻抗穩定在loQ~lokQ之間。因為高阻抗的負載將增加容性串擾,在使用非常高阻抗負載的時候,由于工作電壓較高,導致容性串擾增大,而在使用非常低阻抗負載的時候,由于工作電流很大,感性串擾將增加。

11. 將高速周期信號布置在PCB酌內層。

12. 使用阻抗匹配技術,以保BT證信號完整性,防止過沖。

13. 注意對具有快速上升沿(tr≤3ns)的信號,進行包地等防串擾處理,將一些受EFTlB或ESD干擾且未經濾波處理的信號線布置在PCB的邊緣。

14. 盡量采用地平面,使用地平面的信號線相對于不使用地平面的信號線來說將獲得15~20dB的衰減。

15. 信號高頻信號和敏感信號進行包地處理,雙面板中使用包地技術將獲得10~15dB的衰減。

16. 使用平衡線,屏蔽線或同軸線。

17. 對騷擾信號線和敏感線進行濾波處理。

18. 合理設置層和布線,合理設置布線層和布線間距,減小并行信號長度,縮短信號層與平面層的間距,增大信號線間距,減小并行信號線長度(在關鍵長度范圍內),這些措施都可以有效減小串擾。

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4324

    文章

    23148

    瀏覽量

    399043
  • 串擾
    +關注

    關注

    4

    文章

    189

    瀏覽量

    26970
  • 電場
    +關注

    關注

    2

    文章

    173

    瀏覽量

    20470

原文標題:高速PCB設計的串擾知識你都掌握了嗎?

文章出處:【微信號:murata-eetrend,微信公眾號:murata-eetrend】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    ADC電路的怎么解決?

    ,ADC是SAR型 18位單通道全差分輸入的ADC。ADC的后端是MCU,MCU將數字信號處理之后再畫到顯示屏上顯示實時波形。 調試發現顯示的信號有,表現為某一路信號懸空之后,相鄰的那一路信號上就會出現噪聲。將采樣的時間延
    發表于 01-07 06:15

    使用TMUX1109做ADC差分同步采樣,出現了很嚴重的怎么解決?

    各位工程師好!我在使用TMUX1109做ADC差分同步采樣,現在出現了很嚴重的問題,我軟件是在每次通道切換完成后100us才開始采樣的,但是每個通道的波形始終有
    發表于 11-29 11:09

    ADS1263通道之間信號出現怎么解決?

    間隔為300us,經測試發現,每個通道之間的波形會出現相互,比如通道2,3為一組的差分信號,當幅度稍大時,通道4,5組成的差分輸入中也存在通道2,3一樣的波形,只是幅度比較小,麻煩各位幫我看下是哪里的問題。
    發表于 11-29 06:32

    DAC61416通道間出現的原因?怎么解決?

    在使用DAC61416輸出方波電壓時,先在Toggle引腳輸入PWM信號,以便實現方波電壓輸出,但輸出電壓之前,每個通道先置零,且置零的時間不同,然后就出現通道間的;圖中是相鄰4通道波形,奇怪的是
    發表于 11-25 08:35

    博眼球還是真本事?參考平面不完整信號反而好

    的老演員1: 也可以從電磁場的角度來描述,繼續請出我們的老演員2: 那怎么做好傳輸線之間PCB設計呢,尤其更加敏感的微帶線。參
    發表于 11-11 17:27

    博眼球還是真本事?參考平面不完整信號反而好

    改善的設計方法據說有兩種:很多人知道的方法:信號線之間通過“包地”改善……幾乎只有高速先
    的頭像 發表于 11-11 17:26 ?260次閱讀
    博眼球還是真本事?參考平面不完整信號<b class='flag-5'>串</b><b class='flag-5'>擾</b>反而好

    PCB常見的15種電路效應,你知道幾種?

    的情況下。吊橋效應可能導致信號、電磁干擾和信號失真或延遲等問題。減少吊橋效應的措施合理規劃PCB布局,盡量保持信號線路的直線布置,避免出現
    的頭像 發表于 10-18 08:02 ?589次閱讀
    <b class='flag-5'>PCB</b>常見的15種電路效應,你知道幾種?

    高頻電路設計中的問題

    在高頻電路的精密布局中,信號線的近距離平行布線往往成為引發“”現象的潛在因素。,這一術語描述的是未直接相連的信號線間因電磁耦合而產生的不期望噪聲信號,它如同電路中的隱形干擾源,
    的頭像 發表于 09-25 16:04 ?321次閱讀

    信號的介紹

    信號(Crosstalk)是指在信號傳輸過程中,一條信號線上的信號對相鄰信號線產生的干擾,這種干擾是由于電磁場耦合或直接電容、電感耦合引起的。根據耦合類型和位置的不同,信號主要
    的頭像 發表于 09-12 08:08 ?1389次閱讀
    信號的<b class='flag-5'>串</b><b class='flag-5'>擾</b>介紹

    緩解ADC存儲器方法

    電子發燒友網站提供《緩解ADC存儲器方法.pdf》資料免費下載
    發表于 09-06 10:15 ?0次下載
    緩解ADC存儲器<b class='flag-5'>串</b><b class='flag-5'>擾</b>的<b class='flag-5'>方法</b>

    PCB線路板制造中常見的錯誤有哪些,如何避免?

    一站式PCBA智造廠家今天為大家講講避免常見pcb設計錯誤的方法有哪些?避免常見PCB設計錯誤的方法
    的頭像 發表于 06-07 09:15 ?521次閱讀

    M9航空接口3芯如何減少

    德索工程師說道要減少M9航空接口3芯的,首先需要深入了解產生的原因。通常是由于電磁耦
    的頭像 發表于 04-26 16:11 ?421次閱讀
    M9航空接口3芯如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>

    嵌入式開發中引起的原因是什么?

    電路布線常會有的風險,最后簡單說明幾個減小串方法,常見增大走線間距、使兩導體的有風險
    發表于 03-07 09:30 ?1865次閱讀
    嵌入式開發中引起<b class='flag-5'>串</b><b class='flag-5'>擾</b>的原因是什么?

    產生的原因是什么

    ,也稱為串音干擾,是指由于線路之間的電磁耦合導致的信號和噪聲的傳播。可以引起信號質量下降、數據錯誤和系統性能受限,因此在高速數字設計和高密度電路布局中需要特別關注和管理。 在通
    的頭像 發表于 02-04 18:17 ?1995次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>產生的原因是什么

    PCB設計中,如何避免

    PCB設計中,如何避免? 在PCB設計中,避免
    的頭像 發表于 02-02 15:40 ?1882次閱讀
    主站蜘蛛池模板: 久久精品手机观看| 男人叼女人| 黑色丝袜美女被网站| 国产色综合久久无码有码| 国产品无码一区二区三区在线| 国产电影一区二区三区| 国产午夜精品自在自线之la | 亚欧洲乱码视频一二三区| 丫鬟粗大狠狠贯穿h| 杨幂视频1分11未删减在线观看| 在线电台收听| CHINA末成年VIDEO学生| 单亲妈妈3韩国电影免费观看| 国产精品免费大片| 久草在线福利资站免费视频 | 国产成人精品免费视频大全办公室| 国产精品女上位在线观看| 九九热在线视频| 男人桶女人j的视频在线观看 | 国产精品久久久久久久AV下载| 黄色免费在线网址| 男人插曲女人身体视频| 深夜草逼逼| 亚洲综合视频| NANANA在线观看高清影院| 国产精品久久人妻无码蜜| 久久国产精品永久网站| 欧美肥胖女人bbwbbw视频| 天天插天天射天天干| 在线va无卡无码高清| 第一会所欧美无码原创| 久草青青在线| 热の中文 AV天堂| 亚洲人成伊人成综合网久久久| 99视频精品全部免费观看| 国产精品嫩草影院| 美女被艹网站| 校园纯肉H教室第一次| 97色伦亚洲自偷| 国产色婷婷精品人妻蜜桃成熟时| 麻豆一区二区三区蜜桃免费|