色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
电子发烧友
开通电子发烧友VIP会员 尊享10大特权
海量资料免费下载
精品直播免费看
优质内容免费畅学
课程9折专享价
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何搭建一個加法器的UVM驗證平臺

電子工程師 ? 來源:CSDN技術社區 ? 作者:Andy_ICer ? 2021-04-15 14:10 ? 次閱讀

因為最近事情還挺多的,有一段時間沒有更新了,然后想想還是再積累一下再寫新的文章,結果就一個月過去了。。。。所以避免拖延癥繼續發作還是寫一篇一直想寫的文章吧。

最近自己嘗試搭建一個簡單的驗證平臺,入門就先從簡單開始!

1 RTL設計

a349cdea-9dac-11eb-8b86-12bb97331649.png

RTL就是一個帶時序的1bit加法器,然后驗證是否功能正確。理論上的正確功能應該是輸入數據a和數據b之后的下個周期輸出結果sum等于a+b。

2 UVM驗證平臺建立

將整個UVM驗證平臺分為4個部分agent、env、test、tb,逐層遞進,關于層次大小結構圖可以看這篇文章,下圖是整個驗證平臺的hierarchy。

AndyICer,公眾號:Andy的ICer之路路由器的System Verilog驗證平臺

a365804e-9dac-11eb-8b86-12bb97331649.png

2.1 agent

2.1.1 add_seq_item

首先建立一個transaction,即建立一個數據包。

a3c01dc4-9dac-11eb-8b86-12bb97331649.png

2.1.2 add_seq

建立一個sequence,用來發送transaction。發送transaction的方式有兩種,一種是用start_item()和finish_item(),另外一種是用`uvm_do()的宏。但是兩種方法的原理是一樣的。

法一:

a3e61088-9dac-11eb-8b86-12bb97331649.png

法二:

a43d3ee4-9dac-11eb-8b86-12bb97331649.png

2.1.3 add_sequencer

建立一個sequencer用于與其他模塊通信

a47c69de-9dac-11eb-8b86-12bb97331649.png

2.1.4 add_driver

driver模塊進行給DUT傳輸數據,reset phase進行DUT復位,main phase進行激勵輸入。

a4a39c34-9dac-11eb-8b86-12bb97331649.png

2.1.5 add_monitor

monitor模塊接收DUT發來的數據,并通過TLM通信發送給scoreboard。

a4cc8b76-9dac-11eb-8b86-12bb97331649.png

2.1.6 add_if

定義一個Interface,里面包含有兩個clocking block,定義了driver和monitor接口的輸入輸出方向。

a51c36e4-9dac-11eb-8b86-12bb97331649.png

2.2 env

2.2.1 add_scoreboard

建立scoreboard,進行硬件結果和軟件結果的對比。

a55c977a-9dac-11eb-8b86-12bb97331649.png

2.2.2 add_reference_model

這里的邏輯比較簡單,就沒有使用到reference model了,但是還是保留有這個模塊。

a59e980a-9dac-11eb-8b86-12bb97331649.png

2.2.3 add_env

env就是把agent、scoreboard、reference model都build并connect起來。

a5c67cc6-9dac-11eb-8b86-12bb97331649.png

2.3 test

test是驗證環境的頂層,頂層中將env建立好并將configure也建立好,在頂層中進行設置。

a602a980-9dac-11eb-8b86-12bb97331649.png

a65e3516-9dac-11eb-8b86-12bb97331649.png

2.4 Testbench

將硬件DUT和軟件驗證環境聯系起來,形成一個完成的測試平臺。

a6e00622-9dac-11eb-8b86-12bb97331649.png

a72d59e0-9dac-11eb-8b86-12bb97331649.png

3 驗證結果

可以看出驗證功能正確,并且通過對于driver和monitor時序的調整可以控制輸出結果的時序,大家也可以嘗試搭建一個驗證平臺,對于UVM會有一個更加直觀的感受。

a74f997e-9dac-11eb-8b86-12bb97331649.png

編輯:lyn

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 加法器
    +關注

    關注

    6

    文章

    183

    瀏覽量

    30624
  • UVM
    UVM
    +關注

    關注

    0

    文章

    182

    瀏覽量

    19441

原文標題:一個加法器的UVM驗證平臺設計

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。

收藏 0人收藏

    評論

    相關推薦
    熱點推薦

    數字電路—14、加法器

    能對兩1位二進制數進行相加而求得和及進位的邏輯電路稱為半加器。 能對兩1位二進制數進行相加并考慮低位來的位,即相當于31位二進制數相加,求得和及進位的邏輯電路稱為全加器。
    發表于 03-26 11:15

    運算放大電路入門教程

    運算放大器——4種基本運放電路(同相放大、反相放大、加法器、差分放大電路)
    發表于 02-28 15:02 ?1次下載

    想用同相加法器實現-1.4v到0變為0到2.5v左右的輸出,請問用什么運放比較好?

    我想用同相加法器實現-1.4v到0變為0到2.5v左右的輸出,請問用什么運放比較好。呵呵,后面接跟隨器再接ADC
    發表于 09-25 06:48

    用opa2228制作了同向加法器,可輸出出現了震蕩怎么解決?

    請問下,我用opa2228制作了同向加法器,可輸出出現了震蕩(其中正向輸入的兩信號分別是峰峰值為1.36V頻率4kHZ的正弦波,和
    發表于 09-20 06:58

    LM258反向加法器輸出信號出現斷點怎么解決?

    LM258反向加法器輸出信號出現斷點的問題,求各位老師解答 電路圖如下: 采用正負5V供電 輸入輸出如下: 上面是輸出,下面是輸入。輸入兩樣的正弦信號,輸出信號出現斷點是怎么回事呢? 發現輸入大信號出現上述現象,小信號
    發表于 09-20 06:49

    用OPA27做同相加法器Vo=Vi1+Vi2時遇到的疑問求解

    用OPA27做同相加法器Vo=Vi1+Vi2的時候,函數發生器給Vi1輸入頻率為1kHZ,Vpp=1V的正弦波,而Vi2接地時,沒有輸出。然后稍作改動,成了Vo=-(Vi1+Vi2),如下圖所示
    發表于 09-12 06:31

    實現兩頻率正弦波相加的加法器的芯片選取有什么特殊要求嗎?opa2320可以嗎?

    實現兩頻率正弦波相加的加法器的芯片選取有什么特殊要求嗎?opa2320可以嗎?
    發表于 09-11 08:30

    LM7171實際電路搭建出來測試,完全沒有波形輸出,為什么?

    最近要做一個設計,要用到加法器電路,在Multism中仿真,最開始用OPA350 仿真的波形如圖: 但是實際電路搭建出來測試,從示波器上看明顯有2us的誤差延時。(輸出正弦為50KHz
    發表于 09-11 07:04

    加法運放電路實驗報告數據分析

    加法運放電路實驗報告的數據分析主要包括對實驗結果的觀察、與理論值的對比以及誤差原因的分析。以下是基于常見加法運放電路實驗的數據分析示例:
    的頭像 發表于 09-03 10:03 ?1711次閱讀

    用OPA454做了簡單的加法器電路,電壓有明顯降低是怎么回事?

    小弟最近碰到問題,我用OPA454做了簡單的加法器電路:運放反相端接3V電壓源和
    發表于 08-30 07:00

    加法器是時序邏輯電路嗎

    意味著,對于給定的輸入,組合邏輯電路的輸出是確定且立即的,沒有時間延遲(除了傳播延遲)。加法器就是這樣種電路,它將兩或多個二進制數相加,并立即產生和的結果,不需要考慮之前的狀態或時間信息。 相比之下,時序邏輯
    的頭像 發表于 08-28 11:05 ?1310次閱讀

    用單電源運放實現加法器混音左右聲道,輸出經功放后有較明顯沙沙聲,怎么解決?

    左右聲道經過加法器混音的原理示意圖如下: 運放選擇的是LME49726,5V電源是從DCDC 18V經過78M05后得到的,然后從這個5V經過1117-2.5得到2.5V電源。 問題:經過這個
    發表于 08-28 06:13

    用OPA2134做加法器的時候,在2M到4M之間信號有放大,在4M以后信號又衰減了,是什么原因?

    請問我在用OPA2134這款芯片做加法器的時候,頻率在2M以前是好的,在2M到4M之間信號有放大,在4M以后信號又衰減了,請問這是什么原因?
    發表于 08-22 07:51

    請問全差分運算放大器能像般運算放大器樣設計加法器嗎?

    全差分運算放大器能像般運算放大器樣設計加法器嗎?
    發表于 08-09 06:26

    GS8522加法器電路迷之短路

    嘗試只焊第級的運放和周圍電阻,現象相同。電路仿真使用OPA2140代替GS8522時仿真測試結果正常。 對此我不明白的是,此電路的功能為加法器,第級由兩電壓跟隨器組成(使用芯片G
    發表于 07-05 16:39
    主站蜘蛛池模板: 城中村快餐嫖老妇对白 | 国产精品久久久久婷婷五月色婷婷 | 被肉日常np快穿高h 被肉日常np高h | 2019久久视频这里有精品15 | 亚洲国产欧美在线人成aaaa20 | 97视频在线免费 | 国产乱码免费卡1卡二卡3卡四卡 | 女张腿男人桶羞羞漫画 | 4455永久在线毛片观看 | 欧美乱码卡一卡二卡四卡免费 | 久久99免费视频 | 99影视久久电影网久久看影院 | 甜性涩爱全集在线观看 | 找老女人泻火对白自拍 | 蜜臀AV熟女人妻中文字幕 | 亚洲高清国产拍精品5g | av av在线| 国产美女裸身网站免费观看视频 | 少妇高潮A片特黄久久精品网 | 色噜噜色啪在线视频 | 67194成在线观看免费 | 午夜影院和视费x看 | 女人高潮了拔出来了她什么感觉 | 暖暖 免费 高清 日本视频5 | 色婷婷五月综合久久中文字幕 | 国产AV一区二区三区传媒 | 花蝴蝶高清影视视频在线播放 | 香蕉99久久久久成人麻豆 | 高清一区二区亚洲欧美日韩 | 国产视频成人 | 成品片a免人看免费 | 国产午夜一级鲁丝片 | 色欲AV亚洲永久无码精品麻豆 | 乱淫67194| 吻嘴胸全身好爽床大全 | 好爽好深太大了再快一点 | 成人国产精品视频频 | 狠狠人妻久久久久久综合九色 | 国产欧美无码亚洲毛片 | 亚洲高清无在码在线电影 | 国产精品免费视频能看 |

    電子發燒友

    中國電子工程師最喜歡的網站

    • 2931785位工程師會員交流學習
    • 獲取您個性化的科技前沿技術信息
    • 參加活動獲取豐厚的禮品