作者:馬翔;馮正和;陳雅琴
隨著通信技術的快速發展,各種新業務的層出不窮,無線通信以其方便、靈活、易于組網等特點獲得了廣泛的應用。其中特別是擴頻通信技術由于其抗干擾、抗多徑的突出優點,獲得了各方的青睞,無線擴頻產品的開發研制已成為國內外通信界的一個熱點。同時擴頻通信技術也已經超出了無線通信的領域,在一些“有線 ”的領域內得到了充分應用,如電力線通信系統等。
HARRIS公司的HSP3824直接序列擴頻基帶處理器是其24GHz天線芯片組的一部分,它包含了全雙工或半雙工收發機的所有功能。該芯片的最突出特點是靈活,其數據率、擴頻比、調制方式以及PN碼等都可以根據需要而動態調整,也可以通過設置HSP3824內部寄存器來實現大量的應用,為設計提供了較大的靈活性。實踐證明該芯片可靠易用,是開發擴頻通信產品的良好選擇。
1 HSP3824主要功能和特點
HSP3824是HARRIS(Intersil)公司開發的用于直接序列擴頻通信的基帶處理器。其基本功能是將接收到的基帶數據擾碼、調制、直接序列擴頻輸出至中頻調制?;蚍粗?,將中頻解調后的信號經A/D變換、解擴、解調、解擾后得到基帶數據并輸出。
它的主要特點如下[1]:
完全的直接序列擴頻基帶處理器(DSSS基帶處理器);
處理增益最高12dB;
可編程PN碼11、13、15、16位可選;
可編程數據率,最高達4Mbps;
適合于PCMCIA板應用的TQFP封裝;
調制方式DBPSK、DQPSK可選;
支持半雙工、全雙工操作;
內置A/D轉換器;
低功耗,某些模塊在不工作時可置為SLEEP狀態。
HSP3824內置57個寄存器,這些寄存器的值決定了它的工作狀態,外部控制器可對這些寄存器進行讀寫。通過正確配置寄存器,可實現HSP3824的各種功能,且可以動態調整。
除了基本的發送、接受模塊之外,HSP3824還包括8位的測試總線,用于測試芯片的內部信號,實時反映芯片的工作情況;輸入信號強度檢測和信道空檢測(CCA)可避免數據阻塞,優化網絡傳輸;還可以由外部控制端口設置為各種功耗模式。
2 HSP3824內部結構及使用要點
2.1 內部結構及外部接口
HSP3824可大體上分為三部分:控制、發送及接收。相應地對外分別提供三個數字端口與控制器相連,即控制端口 (CONTROL_PORT)、發送端口(TX_PORT)及接收端口(RX_PORT),且這三個端口可分別獨立工作或同時工作。此外,還具有一個測試端口(TEST_PORT),供外部控制器監控HSP3824的工作狀態。
HSP3824的內部結構簡圖如圖1所示。
IIN:接收到的I路模擬信號;
QIN:接收到的Q路模擬信號;
RSSI:接收信號強度檢測(模擬信號);
IOUT:I路輸出擴頻基帶數字信號;
QOUT:路輸出擴頻基帶數字信號;
HSP3824外部端口如圖2所示。除四個數字端口外,還有模擬輸入(ANALOG INPUTS)、A/D參考電壓(A/D REFERENCE)及省電模式控制信號(POWER DOWN SIGNALS)等接口。需要強調的是每個數字端口都有其嚴格的時序關系,只有在滿足時序的條件下HSP3824才能正常工作。其中尤其是控制端口,是設置并保證HSP3824良好工作狀態的關鍵。
2.2 控制端口時序圖
為確保HSP3824按照設計者的要求正確工作,關鍵的一點是實現HSP3824內部控制寄存器的正確讀寫。這些內部寄存器包括發送/接收PN 碼長度寄存器,發送/接收PN碼字寄存器,調制/解調方式寄存器等57個,存儲了HSP3824正常工作所需的全部參數及一些內部狀態。因此在每次重新上電時,都必須首先由外部控制器通過HSP3824的控制端口實現這些寄存器的正確配置,之后才能正常工作。在正常工作時,也可通過該控制端口讀出內部寄存器的值,供控制器分析、監控系統運行狀態,還可以在需要時通過改變寄存器的配置來調整HSP3824的工作方式。
要實現內部寄存器的正確讀寫,必須滿足HSP3824控制端口要求的時序關系。其時序分為讀寫兩種,分別如圖3及圖4所示。
其中,各數據線的含義及作用如下:
SCLK:數據時鐘,HSP3824在它的上升沿采樣或送出數據,由它決定了讀寫操作的速度。需要引起注意的是SCLK應提前SD幾個周期就準備好,且SCLK的速度不能大于1/2倍的系統主時鐘MCLK。
SD:串行輸入/輸出的數據,包括寄存器的地址和值。在每次讀/寫一個寄存器時,SD的前8位都應該是地址,后8位為數據,且均是低位在前。
AS:區分數據線SD上送的信號是寄存器的地址還是數值,AS=1表示SD為地址,AS=0表示SD為數值。
R/:表示對于HSP3824而言,控制端口進行的是讀還是寫操作,RS=0為寫操作,RS=1為讀操作。
為使能信號,只有在=0時控制端口才能進行讀寫。
2.3 應注意的關鍵問題及其解決
HSP3824內部寄存器的讀寫除要求滿足以上條件外,還必須滿足如圖5所示的HSP3824主時鐘MCLK和數據時鐘SCLK之間的時序關系[2]。
從圖中可以看出此條件要求很高,特別是因為SCLK是由外部控制器給出,而MCLK是由一個晶振送給HSP3824的工作時鐘,兩者之間沒有任何邏輯上的關系。因此必須采取一些額外的措施來解決此問題。
在硬件上,可增加如圖6所示的電路。其中DCLK由外部控制器提供,由晶振提供。利用的反相信號CLK的上升沿(即MCLK的下降沿)觸發DCLK,輸出SCLK。同時CLK再經過一級反相器,得到MCLK。圖中的D觸發器和反相器都需要選擇快速的74F系列。這樣得到的MCLK和SCLK才能滿足圖5所示的條件。同時,可以在軟件上采取些措施,如每寫一個寄存器之后馬上讀該寄存器,并與預期值比較,若不符則重新寫入,否則繼續下一個寄存器的讀寫。通過以上兩方面的措施,可確保寄存器的正確配置。
HSP3824的工作速度由MCLK決定,這個工作速度可以很高(高達44MHz)。因此,在確定的工作速度下,必須要求MCLK無抖動,特別是無毛刺,否則HSP3824會產生誤動,致使工作狀態不正常。可通過在MCLK送入HSP3824之前串接一個小電阻,對地并接一個小電容來防止毛刺的干擾。
3 利用HSP3824實現擴頻通信的應用舉例
在HARRIS公司研制的24GHz天線芯片組中包括與HSP3824配套使用的中頻調制解調器、頻率綜合器、上下變頻器及雙工器等芯片。但其價格昂貴,不適用于現有的工程項目。故筆者僅利用了HSP3824芯片,自行設計了其它相關電路,實現擴頻通信模塊。其中利用單片機89C52作為控制器,控制整個系統工作狀態及實現基帶數據處理;利用EPROM及D/A變換器構成直接數字頻率綜合器(DDS),實現中頻調制解調;其它外圍電路包括地址鎖存器、靜態RAM、EEPROM及其它輔助電路。系統框圖如圖7所示。
在圖7中,計算機完成兩個功能。其一是模擬以后實際工程中的數據采集單元或控制中心,利用它的RS232接口與89C52通信[3],提供或接受數據;另一個功能就是用作將來在現場調整一些參數的設置,包括擴頻碼長度的選擇、對應的擴頻碼、數據率、功率等。其中對擴頻碼及其長度,通信的數據率這幾個參數的調整,實際上是改變HSP3824內部寄存器的設置。其工作流程主要是工作人員通過計算機的人機界面設定滿足實際條件的參數,利用計算機的串行通信口遵循RS232C協議,將命令傳達至89C52。單片機利用這些收到的參數去修改HSP3824內部對應的寄存器,同時將這些參數存儲在 EEPROM中。之后系統將一直維持這些選定的參數設置,直至下一次被修改。
以直接序列擴頻通信基帶處理器HSP3824為核心設計了擴頻通信模塊,并使之工作在較低頻率及數據率上,實踐證明其外圍電路簡單,性能可靠。同時也說明HSP3824具有廣泛的應用領域,其處理的數據率可以從低至幾千,到高達幾十兆;并且對它的控制簡單、靈活,可動態調整若干參數,實現最有效的應用;若結合其測試功能及輸入信號強度檢測和信道空檢測功能,可以設計出功能更強大、更靈活、可靠的產品。但它也有其固有的缺點,主要是擴頻碼長較短,不能獲得較高的擴頻增益,限制了系統的抗噪聲及抗多徑效應的能力。以上優缺點需要設計人員綜合考慮,以充分發揮其功能,設計出最佳的產品。
責任編輯:gt
-
處理器
+關注
關注
68文章
19259瀏覽量
229653 -
封裝
+關注
關注
126文章
7873瀏覽量
142894 -
無線通信
+關注
關注
58文章
4564瀏覽量
143496
發布評論請先 登錄
相關推薦
評論