色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

淺談Chiplet帶來了哪些新的變化

旺材芯片 ? 來源:SiP與先進封裝技術 ? 作者:Suny LI ? 2021-05-07 13:53 ? 次閱讀

引 子

1958年9月12日,溫和的巨人杰克?基爾比(Jack Kilby)發明了集成電路,當時沒有人知道,這項發明會給人類世界帶來如此大的改變。

42年后,基爾比因為發明集成電路獲得了2000年諾貝爾物理學獎,“為現代信息技術奠定了基礎”是諾獎給予基爾比的中肯評價。

科學技術的進步往往是由一連串夢想而推動的,集成電路自然也不例外。

基爾比這位身高兩米,性格溫和穩重的TI工程師的夢想就是:“用硅一種材料來制作電路所需的所有器件”。

集成電路發明7年后,Intel創始人戈登?摩爾提出了他的預言式夢想:“集成電路上的器件數量每隔十八個月將翻一番”,這就是我們今天所熟知的摩爾定律。

最終,他們都實現了自己的夢想,推動了科技的巨大進步。兩個偉大的夢想疊加在一起,也造就了今天的半導體產業。

“所有的器件都可以在一個硅片上集成,器件數量將以指數方式增長”,這就是我們對兩個偉大的夢想的總結。六十多年后的今天,整個集成電路產業的發展依然以它們為基石!

c71c734e-ae96-11eb-bf61-12bb97331649.jpg

從同構到異構

事物的發展有其出現、發展、成熟、終結的過程,技術的發展也是如此。

基爾比曾經認為,在一種材料上做出所有電路需要的器件才是電路微型化的出路,只需要一種半導體材料就能將所有電子器件集成起來,今天,我們稱之為同構集成 Homogeneous integration。在這篇文章里,我們重點討論的則是另一個技術:異構集成 Heterogeneous integration。

首先,我們了解一下從同構到異構的發展過程。

從基爾比開始,人類就致力于在硅片上制作出電路所需要的所有器件,在摩爾定律的推動下,硅片上的器件數量以指數方式增長。今天,在一平方毫米的硅片上可集成的器件數量輕松超過一億只,主流芯片都集成了百億量級的晶體管

同構集成技術的發展已經如此成熟,同樣不可避免地會經歷走向終結的過程,在同構集成逐漸成熟并難以再持續發展的過程中,人類必須尋找一種新的集成方式來延續,這就是異構集成。

異構集成中有一個重點概念我們需要理解,這就是Chiplet,Chiplet意為小芯片,就是將現有的大芯片切割成小芯片,然后再進行集成。為什么要將大芯片切割成Chiplet,這就是我們下面要講述的Chiplet技術帶來的新“四化”。

除了大芯片切割為Chiplet,芯片上的器件數量也不再以指數方式增長,也就是摩爾定律終將走向終結。筆者認為:“器件將以多種方式集成,系統空間內的功能密度將持續增長”。關于摩爾定律的終結、系統空間、功能密度等詳細內容請參看即將出版的新書《基于SiP技術的微系統》。

c739e564-ae96-11eb-bf61-12bb97331649.jpg

Chiplet技術的出現帶來了芯片設計的新變化,我們簡單描述為:IP芯片化、集成異構化、集成異質化、IO增量化,簡稱為新“四化”。

Chiplet技術

Chiplet顧名思義就是小芯片,我們可以把它想象成樂高積木的高科技版本。首先將復雜功能進行分解,然后開發出多種具有單一特定功能,可進行模塊化組裝的“小芯片”(Chiplet),如實現數據存儲、計算、信號處理、數據流管理等功能,并以此為基礎,建立一個“小芯片”的集成系統。

簡單來說,Chiplet技術就是像搭積木一樣,把一些預先生產好的實現特定功能的芯片裸片(die)通過先進的集成技術封裝在一起形成一個系統級芯片,而這些基本的裸片就是Chiplet。

Chiplet芯片可以使用更可靠和更便宜的技術制造。較小的硅片本身也不太容易產生制造缺陷。此外,Chiplet芯片也不需要采用同樣的工藝,不同工藝生產制造的Chiplet可以通過SiP技術有機地結合在一起。

1. IP芯片化

IP(Intelligent Property)是具有知識產權核的集成電路的總稱,是經過反復驗證過的、具有特定功能的宏模塊,可以移植到不同的半導體工藝中。到了SoC階段,IP核設計已成為ASIC電路設計公司FPGA提供商的重要任務,也是其實力的體現。對于芯片開發軟件,其提供的IP核越豐富,用戶的設計就越方便,其市場占用率就越高。目前,IP核已經變成SoC系統設計的基本單元,并作為獨立設計成果被交換、轉讓和銷售。

IP核對應描述功能行為的不同分為三類,即軟核(Soft IP Core)、固核(Firm IP Core)和硬核(Hard IP Core)。

當IP硬核是以硅片的形式提供時,就變成了Chiplet。

c770b346-ae96-11eb-bf61-12bb97331649.png

我們可以這么理解:SiP中的Chiplet就對應于SoC中的IP硬核。Chiplet 就是一個新的 IP 重用模式,就是硅片級別的IP重用。

設計一個SoC系統級芯片,以前的方法是從不同的 IP 供應商購買一些 IP,軟核、固核或硬核,結合自研的模塊,集成為一個 SoC,然后在某個芯片工藝節點上完成芯片設計和生產的完整流程。

有了Chiplet以后,對于某些 IP,就不需要自己做設計和生產了,而只需要買別人實現好的硅片,然后在一個封裝里集成起來,形成一個 SiP。所以 Chiplet 可以看成是一種硬核形式的 IP,但它是以芯片的形式提供的。因此,我們稱之為IP芯片化。

2. 集成異構化

HeteroStructure Integration

在半導體集成中,Heterogeneous 是異構異質的含義,在這里我們將其分為異構HeteroStructure和異質HeteroMaterial兩個層次的含義。

在這篇文章中,異構集成HeteroStructure Integration主要指將多個不同工藝單獨制造的芯片封裝到一個封裝內部,以增強功能性和提高工作性能,可以對采用不同工藝、不同功能、不同制造商制造的組件進行封裝。

c77d5dee-ae96-11eb-bf61-12bb97331649.png

例如上圖所示:將7nm、10nm、28nm、45nm的Chiplet通過異構集成技術封裝在一起。

通過異構集成技術,工程師可以像搭積木一樣,在芯片庫里將不同工藝的Chiplet小芯片組裝在一起。

3. 集成異質化

HeteroMaterial Integration

近年來集成硅(CMOS和BiCMOS)射頻技術已經在功率上取得巨大的進步,同時也將頻率擴展到了100GHz左右。然而還有眾多應用只能使用像磷化銦(InP)和氮化鎵(GaN)這樣的化合物半導體技術才能實現。磷化銦能提供最大頻率為1太赫茲的晶體管,具備高增益和高功率,以及超高速混合信號電路。而氮化鎵能使器件具備大帶寬、高擊穿電壓、以及高達100GHZ的輸出功率。

因此將不同材料的半導體集成為一體——即異質集成HeteroMaterial Integration,可產生尺寸小、經濟性好、設計靈活性高、系統性能更佳的產品

如下圖所示,將Si、GaN、SiC、InP生產加工的Chiplet通過異質集成技術封裝到一起,形成不同材料的半導體在同一款封裝內協同工作的場景。

c7aaab64-ae96-11eb-bf61-12bb97331649.png

在單個襯底上橫向集成不同材料的半導體器件(硅和化合物半導體)以及無源元件(包括濾波器天線)等是Chiplet應用中比較常見的集成方式。

需要讀者注意的是,目前不同材料的多芯片集成主要采用橫向平鋪的方式在基板上集成,對于縱向堆疊集成,則傾向于堆疊中的芯片采用同種材質,從而避免了由于熱膨脹系統等參數的不一致而導致的產品可靠性降低,如下圖所示。

c7bd90ee-ae96-11eb-bf61-12bb97331649.png

4. IO增量化

如果說前面的“三化”是Chiplet技術的優勢,那么,IO增量化則給Chiplet帶來了挑戰。IO增量化體現在水平互聯(RDL)的的增量化,同時也體現在垂直互聯(TSV)的增量化。

在傳統的封裝設計中,IO數量一般控制在幾百或者數千個,Bondwire工藝一般支持的IO數量最多數百個,當IO數量超過一千個時,多采用FlipChip工藝。在Chiplet設計中,IO數量有可能多達幾十萬個,為什么會有這么大的IO增量呢?

我們知道,一塊PCB的對外接口通常不超過幾十個,一款封裝對外的接口為幾百個到數千個,而在芯片內部,晶體管之間的互聯數量則可能多達數十億到數百億個。越往芯片內層深入,其互聯的數量會急劇增大。Chiplet是大芯片被切割成的小芯片,其間的互聯自然不會少,經常一款Chiplet封裝的硅轉接板超過100K+的TSV,250K+的互聯,這在傳統封裝設計中是難以想象的。

由于IO的增量化,Chiplet的設計也對EDA軟件提出了新的挑戰,Chiplet技術需要EDA工具從架構探索、芯片設計、物理及封裝實現等提供全面支持,以在各個流程提供智能、優化的輔助,避免人為引入問題和錯誤。

Cadence、Synopsys、Siemens EDA(Mentor)等傳統的集成電路EDA公司都相繼推出支撐Chiplet集成的設計仿真驗證工具。

總 結

從基爾比開始,同構集成技術經過六十多年的發展,已經相當成熟,并逐漸走向極致,同時,摩爾定律以指數增長的趨勢也難以為繼,人類必須尋找一種新的集成方式來進行延續,這就是異構集成。

異構集成以更靈活的方式讓功能單位在系統空間進行集成,并讓系統空間的功能密度持續增長,只是這種增長不再以指數方式增長。

異構集成的單元可稱之為Chiplet,Chiplet技術給集成電路產業帶來了新的變化,該技術既有新的優勢也帶來了新的挑戰。

總結一下,Chiplet帶給集成技術的新變化就是:IP芯片化、集成異構化、集成異質化、IO增量化,我們稱之為Chiplet技術帶來的新“四化”。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    456

    文章

    50892

    瀏覽量

    424339
  • 集成電路
    +關注

    關注

    5388

    文章

    11563

    瀏覽量

    362086
  • 芯片設計
    +關注

    關注

    15

    文章

    1021

    瀏覽量

    54921
  • IP
    IP
    +關注

    關注

    5

    文章

    1710

    瀏覽量

    149626
  • EDA技術
    +關注

    關注

    12

    文章

    173

    瀏覽量

    36924

原文標題:干貨 | Chiplet帶來的新變化

文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    解鎖Chiplet潛力:封裝技術是關鍵

    如今,算力極限挑戰正推動著芯片設計的技術邊界。Chiplet的誕生不僅僅是技術的迭代,更是對未來芯片架構的革命性改變。然而,要真正解鎖Chiplet技術的無限潛力, 先進封裝技術 成為了不可或缺
    的頭像 發表于 01-05 10:18 ?127次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝技術是關鍵

    GPT誕生兩周年,AIPC為連接器帶來什么新變化

    GPT即將迎來誕生2周年,AIPC帶動PC市場逐步回暖,為連接器行業帶來了什么樣的新變化
    的頭像 發表于 11-28 10:39 ?191次閱讀

    Chiplet技術有哪些優勢

    Chiplet技術,就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內存等,分別制造成獨立的小芯片。
    的頭像 發表于 11-27 15:53 ?370次閱讀

    IMEC組建汽車Chiplet聯盟

    來源:芝能智芯 微電子研究中心imec宣布了一項旨在推動汽車領域Chiplet技術發展的新計劃。 這項名為汽車Chiplet計劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發表于 10-15 13:36 ?283次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯盟

    Primemas選擇Achronix eFPGA技術用于Chiplet平臺

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的領導者 Achronix Semiconductor Corporation 和使用Chiplet 技術開發創新 SoC Hub
    的頭像 發表于 09-18 16:16 ?545次閱讀

    在CLA中調試,看變量的變化,基本上在C語言調試界面下,變量數據的更新要晚3步左右?

    在CLA中調試,看變量的變化,基本上在C語言調試界面下,變量數據的更新要晚3步左右?為調試帶來了不便 有沒有什么設置的能解決這個問題?
    發表于 08-19 07:06

    西門子EDA創新解決方案確保Chiplet設計的成功應用

    這些要求,因此,多芯片集成(如Chiplet設計)成為了一種新的趨勢。 ? Chiplet設計 帶來的挑戰及行業解決方案 Chiplet設計帶來了
    的頭像 發表于 07-24 17:13 ?608次閱讀

    Chiplet技術的出現帶來了芯片設計的三大新趨勢

    1958年9月12日,溫和的巨人杰克?基爾比(Jack Kilby)發明了集成電路,當時沒有人知道,這項發明會給人類世界帶來如此大的改變。
    的頭像 發表于 03-18 13:41 ?672次閱讀
    <b class='flag-5'>Chiplet</b>技術的出現<b class='flag-5'>帶來了</b>芯片設計的三大新趨勢

    Chiplet是否也走上了集成競賽的道路?

    Chiplet會將SoC分解成微小的芯片,各公司已開始產生新的想法、工具和“Chiplet平臺”,旨在將這些Chiplet橫向或縱向組裝成先進的SiP(system-in- package)形式。
    的頭像 發表于 02-23 10:35 ?942次閱讀
    <b class='flag-5'>Chiplet</b>是否也走上了集成競賽的道路?

    什么是Chiplet技術?

    什么是Chiplet技術?Chiplet技術是一種在半導體設計和制造中將大型芯片的不同功能分解并分散實現在多個較小和專用的芯片(Chiplets)上的方法。這些較小的芯片隨后通過高速互連方式集成到一個封裝中,共同實現全功能的芯片系統。
    的頭像 發表于 01-25 10:43 ?2217次閱讀
    什么是<b class='flag-5'>Chiplet</b>技術?

    Chiplet技術對英特爾和臺積電有哪些影響呢?

    Chiplet,又稱芯片堆疊,是一種模塊化的半導體設計和制造方法。由于集成電路(IC)設計的復雜性不斷增加、摩爾定律的挑戰以及多樣化的應用需求,Chiplet技術應運而生。
    的頭像 發表于 01-23 10:49 ?931次閱讀
    <b class='flag-5'>Chiplet</b>技術對英特爾和臺積電有哪些影響呢?

    Chiplet對英特爾和臺積電有何顛覆性

    Chiplets(芯片堆疊)并不新鮮。其起源深深植根于半導體行業,代表了設計和制造集成電路的模塊化方法。為了應對最近半導體設計復雜性日益增加帶來的挑戰,chiplet的概念得到了激發。以下是有關chiplet需求的一些有據可查的
    的頭像 發表于 01-19 09:45 ?656次閱讀

    2023年Chiplet發展進入新階段,半導體封測、IP企業多次融資

    電子發燒友網報道(文/劉靜)半導體行業進入“后摩爾時代”,Chiplet新技術成為突破芯片算力和集成度瓶頸的關鍵。隨著技術的不斷進步,先進封裝、IC載板、半導體IP等環節廠商有望不斷獲益
    的頭像 發表于 01-17 01:18 ?2199次閱讀
    2023年<b class='flag-5'>Chiplet</b>發展進入新階段,半導體封測、IP企業多次融資

    Chiplet成大芯片設計主流方式,開啟IP復用新模式

    電子發燒友網報道(文/吳子鵬)Chiplet又稱“小芯片”或“芯粒”,它是將一個功能豐富且面積較大的芯片裸片(die)拆分成多個芯粒(chiplet)。Chiplet技術讓芯片從設計之初就按
    的頭像 發表于 01-12 00:55 ?2139次閱讀

    什么是Chiplet技術?Chiplet技術有哪些優缺點?

    Chiplet技術是一種將集成電路設計和制造的方法,其中一個芯片被分割成多個較小的獨立單元,這些單元通常被稱為“chiplets”。每個chiplet可以包含特定的功能塊、處理器核心、內存單元或其他
    的頭像 發表于 01-08 09:22 ?5230次閱讀
    主站蜘蛛池模板: 4k岛国精品午夜高清在线观看| 国产午夜精品久久理论片| 国产亚洲精品久久久999密臂| 亚洲 欧美 国产 伦 综合| 果冻传媒AV精品一区| 与邻居换娶妻子2在线观看| 免费观看男生桶美女私人部位| 操他射他影院| 亚洲成年人在线观看| 蜜桃视频一区二区| 国产精品成人影院在线观看| 亚洲另类欧美综合在线| 嫩草电影网嫩草影院| 国产免费高清mv视频在线观看| 在线观看免费亚洲| 三级色视频| 久久久久国产| 帝王受PLAY龙椅高肉NP| 亚洲免费在线观看| 欧美午夜免费观看福利片| 国产在线精品亚洲第1页| 97在线视频免费播放| 亚洲成人免费| 欧美国产成人在线| 和老外3p爽粗大免费视频| 阿v天堂2017在无码| 亚洲欧美国产双大乳头| 日本邪恶少女漫画大全| 久久亚洲高清观看| 国产国拍亚洲精品av麻豆| 最新无码国产在线视频2020| 天美传媒麻豆精品| 男人插曲女人下生免费大全| 国产内射AV徐夜夜| 被老头下药玩好爽| 最近免费中文MV在线字幕| 翁熄性放纵交换01| 青青涩射射| 美女内射视频WWW网站午夜| 好男人的视频在线观看| 贵妃高h荡肉呻吟np杨玉环|