下面給出一個基于阻塞賦值和非阻塞賦值的多級觸發器級聯實例,要求將輸入數據延遲 3 個時鐘周期再輸出,并給出對應的 RTL 級結構圖和仿真結果。
(1)基于 D觸發器的阻塞賦值語句代碼如下:
module pipeb1 (q3, d, clk);
output [7:0] q3;
input [7:0] d;
input clk;
reg [7:0] q3, q2, q1;
always @(posedge clk)
begin
q1 = d;
q2 = q1;
q3 = q2;
end
endmodule
上述代碼綜合后能得到所期望的邏輯電路嗎? 答案是否定的, 根據阻塞賦值語句的執行過程可以得到執行后的結果是 q1 = d;q2 = d。實際只會綜合出一個寄存器,如圖 8-33 所示,并列出下面的警告信息,而不是所期望的三個。其中的主要原因就是采用了阻塞賦值,首先將 d 的值賦給 q1,再將q1 的值賦給q2,依次到q3,但是 q1、q2、q3 的值在賦值前其數值已經全部被修改為當前時刻的 d 值,因此上述語句等效于 q3=d,這和圖 8-33 所示的 RTL 結構是一致的。
(2) 如何才能得到所需要的電路呢?如果把 always 塊中的兩個賦值語句的次序顛倒后再進行分析:先把 q2 的值賦于 q3、再把 q1 的值賦于 q2,最后把 d 賦于q1。這樣在先賦值再修改,可以使得 q2,q3 的值都不再是 d 的當前值。修改后的代碼如下所列。
module pipeb2 (q3, d, clk);
output [7:0] q3;
input [7:0] d;
input clk;
reg [7:0] q3, q2, q1;
always @(posedge clk)
begin
q3 = q2;
q2 = q1;
q1 = d;
end
endmodule
文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。
責任編輯:haq
-
FPGA
+關注
關注
1635文章
21837瀏覽量
608349 -
電路圖
+關注
關注
10368文章
10726瀏覽量
535516 -
Verilog
+關注
關注
28文章
1355瀏覽量
110843
原文標題:FPGA學習:verilog中阻塞的理解與例子
文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論