色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA和雙GA3816處理器實現(xiàn)數(shù)字通用信號處理系統(tǒng)的設計

電子設計 ? 來源:電子元器件應用 ? 作者: 班曉東;張修社 ? 2021-05-22 15:29 ? 次閱讀

引言

當前信號處理的發(fā)展趨勢是可重構、可擴展的通用信號處理系統(tǒng)。即通過靈活的軟件編程來適應處理問題的變化和算法的發(fā)展,通過簡單的硬件擴展來適應規(guī)模處理的變化,以提高信號處理系統(tǒng)的可編程能力和升級能力。而采用具備強大處理能力的ADSP-TS201S芯片可以對大量的數(shù)據(jù)作實時處理。TS201S可在600 MHz的內(nèi)核時鐘下完成每秒48億次乘累加(MAC)運算和每秒36億次浮點運算(FLOP),具有比同類處理器高出50%~100%的處理能力。它內(nèi)部集成了24 MB的存儲器,其片內(nèi)大存儲量與高達33.6 Gb/s的內(nèi)部帶寬是提高性能的關鍵。TS201S的外部64位數(shù)據(jù)總線和32位地址總線時鐘最高可達125 MHz。

本文通過GA3816、FPGADSP構建了一個高速、通用、可擴展的多功能信號處理平臺,該信號處理平臺經(jīng)過動態(tài)配置GA3816處理芯片可實現(xiàn)一些信號處理領域常用的運算,也可以通過對DSP、FPGA芯片的編程來實現(xiàn)一些其它算法,所以該平臺能夠廣泛的應用于信號處理等領域。

1 系統(tǒng)設計

1.1 系統(tǒng)硬件結構

本通用信號處理平臺主要由雙TS201、雙stratix系列FPGA和雙GA3816處理器構成,同時使用了一些RAM、FLASH和SDRAM器件來存儲系統(tǒng)中的數(shù)據(jù)和程序。系統(tǒng)與外部進行通信接口主要采用CPCI總線接口。本設計采用DSP結合FPGA的方式。這種方式最大的優(yōu)點就是結構靈活,有較強的通用性,適合模塊化設計,并能夠提高效率,同時,其開發(fā)周期較短,系統(tǒng)容易維護和擴展,所以,這種結構目前比較流行。圖1是該系統(tǒng)的結構框圖。

基于FPGA和雙GA3816處理器實現(xiàn)數(shù)字通用信號處理系統(tǒng)的設計

1.2 系統(tǒng)功能

此信號處理板的體系結構可以概括為三個處理陣列、兩條板級接口總線和一條板內(nèi)總線。三個處理陣列指的是GA3816處理陣列、DSP處理陣列和FPGA處理陣列。兩條板級接口總線是指CP-CI總線和用戶自定義總線。一條板內(nèi)總線是指DSP總線。

用戶自定義總線可由兩個DSP處理器的兩個鏈路口和一組由FPGA引出的備份信號線構成,包括時鐘線、控制線和數(shù)據(jù)線。該總線可以針對不同應用環(huán)境,由用戶自己根據(jù)需要加以定義。DSP和FPGA通過自定義總線與外部系統(tǒng)進行通信,而DSP通過鏈路口可以與外部系統(tǒng)實現(xiàn)程序加載以及數(shù)據(jù)互傳,F(xiàn)PGA則通過備份信號線實現(xiàn)與外部系統(tǒng)的數(shù)據(jù)傳輸。

DSP總線主要是為DSP處理陣列提供一條內(nèi)部互聯(lián)和與FPGA處理陣列互聯(lián)的通道。通過這條總線,DSP1和DSP2可以相互共享存儲空間,并且二者可通過此總線共享板上的FLASH存儲器和SDRAM,并分別將二者作為自己的程序存儲器和內(nèi)存擴展。系統(tǒng)復位后,DSP通過FLASH進行程序加載。

目前,PCI總線接口的設計有兩種方法,一種是利用專用的PCI接口芯片來設計。另一種是利用FPGA可編程器件進行設計。由于用FPGA比較復雜,開發(fā)難度較大。為此,本系統(tǒng)將PCI控制器軟核嵌入到FPGA中,從而控制本板對外的CPCI總線。本板則通過CPCI總線或自定義總線接收待處理的數(shù)據(jù),并在FPGA巾對將待處理數(shù)據(jù)分配給GA3816處理通道和DSP處理通道。當這兩個處理通道的處理結果反送到FPGA后,義在FP-GA中進行數(shù)據(jù)交換或者通過CPCI總線作為本板級處理器的輸出。此外,兩片F(xiàn)PGA中也有大量的硬件資源,可以針對不同應用場合,通過固件編程使其成為專用處理器,或組成FPGA處理陣列。而兩個FPGA器件之間的64位雙向信號線則可以使兩個FPGA器件之間的數(shù)據(jù)傳輸更為方便和快捷。

系統(tǒng)中的兩個RAM器件可分別直接和兩個FPGA器件進行通信,并可通過FPGA分別作為兩個GA3816處理陣列的片外存儲器,也可作為板上的程序或者數(shù)據(jù)緩存。因為對于一般的運算來說,GA3816的處理速度要高于TS201的處理速度(對于1024點的復數(shù)FFT運算來說,GA3816的速度為12.8μs,而主頻為300 MHz的TS201則為32.78μs),所以在系統(tǒng)所需實現(xiàn)的功能中,如果GA3816芯片可以實現(xiàn)就直接用它來實現(xiàn)(如FFT、FIR等),GA3816不能實現(xiàn)的功能則可根據(jù)需要在TS201和FPGA中編程實現(xiàn)。在FPGA中對GA3816芯片進行配置可以實現(xiàn)GA3816的不同處理功能以及運算模式,從而滿足不同應用場合中GA3816芯片的不同數(shù)據(jù)處理功能。

1.3 時鐘模塊

ADSP TS201S的系統(tǒng)輸入時鐘SCLK同時也是TS201S的外部接口時鐘,為與外部器件兼容,SCLK不應取得太高。一般可取內(nèi)核時fCCLK為fSCLK與SCLKRAT的積,P-BUS的工作時鐘fSOCCLK為fCCLK/2,鏈路口時鐘fLxCLK為fCCLK/CR(CR為LCTLxREGlSTER的設置值),若SPD位設置為100,則取fLxCLK=fCCLK/4。這樣,將時鐘信號再經(jīng)過時鐘驅動后分別送入兩個FPGA,再由FPGA的鎖相環(huán)進行倍頻或者分頻就可得到DSP、SDRAM、GA3816和RAM所需要的時鐘信號。

GA3816和RAM的時鐘信號可由FPGA直接提供,DSP和SDRAM的時鐘信號則由FPGA提供的時鐘通過一個時鐘驅動器來供給。設計時應盡可能的使時鐘線等長的到達器件,這樣可以減少時鐘偏移,從而使DSP和SDRAM之間能夠更好的通信。因為時鐘信號是非常敏感的信號,所以要盡量的減少反射和串擾。在時鐘信號線上串接適當?shù)钠ヅ?a target="_blank">電阻可以有效的減少反射,而減少串擾則需要在時鐘走線周圍留出額外的空間,或者把時鐘線單獨放在兩個地平面層中間的一層,這樣可以使時鐘的信號完整性得到有效的改善。

1.4 電源模塊

stratix和GA3816的核電源電壓分別為1.5 V和1.8 V,3.3 V為I/O電源,ADSP-TS201S的三種電源如表1所列。本設計中所需的四種電壓都是從外部輸入的5 V電源轉換而成的,轉換芯片選用TI公司的TPS54350器件。

由于電源層無法單獨消除線路噪音,所以通常需要借助旁路電容來進行濾波。一般情況下,將1~10μF電容放置在電路板的電源輸入端可濾除板外產(chǎn)生的低頻信號;而將0.01~0.1μF電容放置在電路板的每個有源器件的電源引腳和接地引腳上,則可濾除電路板上有源器件產(chǎn)生的高頻率的噪聲諧波。但是,任何一種電容的濾波頻率范圍都是有限的,所以通常采用大小電容并聯(lián)的方式來擴展其有效的濾波頻率范圍。

1.5 復位模塊

ADSP TS201S的復位信號較ADSP TS101S更簡單,它可以采用較簡單的上電復位方式,即要求電源正常后保持RST_IN為低2 ms以上,并在RST_IN有效之前使SCLK運行2 ms。上電復位相對于正常復位來說要復雜一些。在FPGA中實現(xiàn)TS201的復位和時序控制,可使TS201正常工作。圖2為TS201上電復位穩(wěn)定后的仿真波形。圖中,sclk為8 MHz時鐘(由TS201的SCLK時鐘分頻得到),rst為正常復位信號,power為上電復位信號,enable為復位后系統(tǒng)穩(wěn)定的輸出信號,reset為TS200的復位輸出信號。

2 調(diào)試結果

圖3為調(diào)試過程中通過邏輯分析儀采集到的TS201向FPGA內(nèi)部雙口RAM寫數(shù)據(jù)時的波形圖,采用雙口RAM是由于雷達信號總是以幀的方式進行處理,在處理第一幀的數(shù)據(jù)時,輸出前一幀的數(shù)據(jù),這樣的數(shù)據(jù)訪問方式可避免發(fā)生沖突。為了能夠正確的讀寫雙口RAM,這里的DSP訪問雙口RAM采用的是慢速協(xié)議,即當內(nèi)部RAM的片選信號和TS201的寫信號都為低時,將TS201內(nèi)部的數(shù)據(jù)正確的寫入到FPGA的內(nèi)部雙口RAM里。由于測試針的數(shù)目有限,所以,圖中只顯示了TS201的低8位地址線和低9位數(shù)據(jù)線,而RAM則只顯示了低8位的數(shù)據(jù)線。

3 結束語

本文介紹了基于TS201的高速信號處理系統(tǒng)的硬件設計以及實現(xiàn)方法,著重考慮了系統(tǒng)的高速、實時和通用性,同時充分發(fā)揮了GA3816處理器的優(yōu)勢。由于結合了DSP和FPGA的強大可編程和處理能力,因此,該信號處理系統(tǒng)能夠廣泛的應用于語音及圖像處理、通信、雷達、導航、電子對抗等信號處理領域。

責任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關注

    關注

    68

    文章

    19259

    瀏覽量

    229653
  • dsp
    dsp
    +關注

    關注

    553

    文章

    7987

    瀏覽量

    348756
  • FPGA
    +關注

    關注

    1629

    文章

    21729

    瀏覽量

    603007
收藏 人收藏

    評論

    相關推薦

    基于DSP的圖像處理系統(tǒng)的應用研究

    基于DSP的圖像處理系統(tǒng)的應用研究摘要   本文介紹了一種基于FPGA+DSP結構的具有通用性、可擴充性的高速數(shù)字圖像處理系統(tǒng)硬件平臺。重點
    發(fā)表于 12-19 11:05

    SEP3203處理器FPGA數(shù)據(jù)通信接口設計

    流水線操作。1系統(tǒng)的總體設計[1-2]系統(tǒng)硬件主要由信號采集模塊、FIFO、FPGA和SEP3203處理器組成。
    發(fā)表于 12-05 10:13

    SEP3203處理器實現(xiàn)FPGA數(shù)據(jù)通信接口設計

    FPGA處理數(shù)據(jù)的時間,所以整個系統(tǒng)實現(xiàn)了流水線操作。1 系統(tǒng)的總體設計系統(tǒng)硬件主要由
    發(fā)表于 04-26 07:00

    利用FPGA怎么實現(xiàn)數(shù)字信號處理

    DSP技術廣泛應用于各個領域,但傳統(tǒng)的數(shù)字信號處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構及應用目標的修改方面缺乏靈活性。而使用具有并行處理特性的
    發(fā)表于 10-17 08:12

    數(shù)字信號處理器的特點

    完全通過硬件實現(xiàn),而數(shù)字化處理則不僅可 以通過微處理器、專用數(shù)字器件實現(xiàn),而且可以通過程序的方式實現(xiàn)
    發(fā)表于 12-09 14:01

    ARM Cortex-M85處理器技術參考手冊

    功能。 設計的重點是計算機應用,如數(shù)字信號處理(DSP)和機器學習。Cortex?-M85處理器能效高,在標量和向量運算中實現(xiàn)高計算性能,同時保持低功耗。
    發(fā)表于 08-09 07:28

    ARM Cortex-M85處理器軟件優(yōu)化指南

    體系結構功能。 該設計側重于數(shù)字信號處理(DSP)和機器學習等計算應用。Cortex?-M85處理器能效高,在保持低功耗的同時,實現(xiàn)了標量和矢量運算的高計算性能。
    發(fā)表于 08-10 07:43

    TS201在數(shù)字信號處理設計中的應用

    介紹了一種基于CPCI總線并采用TS201,stratix和GA3816作為系統(tǒng)信號的高速信號處理平臺。同時簡單介紹了
    發(fā)表于 03-07 10:01 ?4次下載

    Intel 64位處理器,Intel 64位處理器結構原理

    Intel 64位處理器,Intel 64位處理器結構原理 現(xiàn)在人們廣泛使用的是由32位微處理器構成的計算系統(tǒng),但是32位的計算和操作系統(tǒng)
    發(fā)表于 03-26 15:07 ?3305次閱讀

    雷達通用信號處理系統(tǒng)實現(xiàn)與應用

    文中提出一種通用信號處理系統(tǒng),該系統(tǒng)不僅將兩種處理器的優(yōu)點集于一身,并且具有很強的通用性,可以應
    發(fā)表于 12-15 17:17 ?64次下載
    雷達<b class='flag-5'>通用</b><b class='flag-5'>信號</b><b class='flag-5'>處理系統(tǒng)</b>的<b class='flag-5'>實現(xiàn)</b>與應用

    基于FPGA的雷達信號處理系統(tǒng)設計

    基于FPGA的雷達信號處理系統(tǒng)設計的論文
    發(fā)表于 10-30 10:38 ?6次下載

    基于FPGA通用傳感信號處理系統(tǒng)設計_李輝

    基于FPGA通用傳感信號處理系統(tǒng)設計_李輝
    發(fā)表于 03-19 19:07 ?3次下載

    基于TMS320VC5416處理器的實時圖像搜索跟蹤處理系統(tǒng)設計

    本文介紹了一種基于TMS320VC5416處理器的實時圖像搜索跟蹤處理系統(tǒng),詳細闡述了該系統(tǒng)的硬件設計思想,并結合一種跟蹤算法實例敘述了基于DSP的圖像搜索與跟蹤
    發(fā)表于 10-23 11:53 ?0次下載
    基于<b class='flag-5'>雙</b>TMS320VC5416<b class='flag-5'>處理器</b>的實時圖像搜索跟蹤<b class='flag-5'>處理系統(tǒng)</b>設計

    Builder數(shù)字信號處理器FPGA設計

    DSP技術廣泛應用于各個領域,但傳統(tǒng)的數(shù)字信號處理器由于以順序方式工作使得數(shù)據(jù)處理速度較低,且在功能重構及應用目標的修改方面缺乏靈活性。而使用具有并行處理特性的
    發(fā)表于 10-31 10:37 ?0次下載
    Builder<b class='flag-5'>數(shù)字信號</b><b class='flag-5'>處理器</b>的<b class='flag-5'>FPGA</b>設計

    采用數(shù)字錄音模塊和STM32處理器實現(xiàn)一鍵錄音加密錄音筆設計

    系統(tǒng)硬件電路主要分為數(shù)字錄音模塊和STM32處理器模塊兩部分,如圖1所示。數(shù)字錄音模塊負責模擬音頻信號捕獲和
    的頭像 發(fā)表于 01-11 08:24 ?3266次閱讀
    采用<b class='flag-5'>數(shù)字</b>錄音模塊和STM32<b class='flag-5'>處理器</b><b class='flag-5'>實現(xiàn)</b>一鍵錄音加密錄音筆設計
    主站蜘蛛池模板: 秋霞电影伦网理最新在线看片| 久久久久久免费高清电影| 花季v3.0.2黄在线观看| 老师你下面好紧夹死了| 色偷偷爱偷偷要| 月夜直播免费观看全集| 不良网站进入窗口软件下载免费| 国产三级影院| 久久视频在线视频观品15| 快播电影网址| 黄色直接观看| 熟妇内谢69XXXXXA片| 无码一区二区三区| 四虎影5151毛片在线看| 人妻体体内射精一区二区| 美女张开腿露出尿口扒开来摸动漫| 國産麻豆AVMDMD0179| 国产乱人偷精品视频A人人澡| 动漫成人片| 啊灬啊灬啊灬快灬深高潮啦| www免费看.男人的天堂| 爆操日本美女| 国内外成人免费在线视频| 韩国精品韩国专区久久| 青春草久久| 又色又爽又黄gif动态视频| 古装性艳史电影在线看| 免费人成网站永久| 亚洲一区日韩一区欧美一区a| 俄罗斯XBXBXB兽交| 男人扒开添女人屁股| 亚洲欧美日本久久综合网站| 成人性生交大片免费看中文| 巨爆乳中文字幕爆乳区| FREECHINESE东北群交| 久久www免费人成_看片高清| 午夜dj免费中文字幕| 扒开校花粉嫩小泬喷潮漫画| 快播dvd吧| 亚洲日韩在线观看| 国产视频成人|