芯片是指內含集成電路的硅片,是集成電路經過設計、制造、封裝、測試后的結果。因此,芯片設計一般是指以集成電路或者超大型集成電路為目標的設計流程。在過往,芯片的設計工作主要是一項設計人員借助工具,憑借經驗和知識來完成的艱巨任務。而現在,EDA工具廠商和芯片設計公司都在嘗試通過AI取代設計人員的工作,以此來提升芯片設計的效率,并減小冗余資源的浪費。
目前,谷歌、三星、英偉達、Cadence和新思科技都已經加入AI設計芯片的大潮。6月份,谷歌在《自然》雜志上發表論文表示,該公司新的AI技術能夠在不到6小時內完成人類需幾個月才能完成的芯片設計工作,并且該技術已經被應用于開發谷歌TPU(Tensor Processing Unit,張量處理單元)。
高級研究科學家兼高級軟件工程師Anna Goldie 的Azalia Mirhoseini提出了一種神經網絡,該網絡學會了進行芯片設計中一個特別耗時的部分——“布局”。據外媒報道,英偉達也在通過AI技術來完成先進制程芯片的布局。英偉達通過NVcell自動化布局器和強化學習布局算法完成了對標準單元的自動化布局,并應用于3nm和5nm的芯片設計中。
在三星的新聞里,新思科技的身影出現了。在該新聞的細節中,三星Exynos芯片組的設計能夠采用AI技術,還要歸功于新思科技的AI軟件。對此,新思科技首席執行官 Aart de Geus表示,使用人工智能,一個結果可以在幾周內實現,而使用合格的工程師則需要幾個月。
三星使用的這款工具名稱為DSO.ai,是新思科技在2020年年初推出的工具方案,目標是提供更好、更快、更便宜的半導體產品。DSO.ai解決方案的創新靈感來源于DeepMind的AlphaZero,后者曾在圍棋和象棋領域展現出超過人類的棋力。在設計細節上,DSO.ai采用新思科技研發團隊發明的尖端機器學習技術來執行大規模搜索任務,自主運行成千上萬的探索矢量,并實時獲取千兆字節的高速設計分析數據。
Linley Group 跟蹤芯片設計軟件的高級分析師Mike Demler表示,人工智能非常適合在芯片上排列數十億個晶體管。“它適用于這些已經變得非常復雜的問題,”他說,“它將成為計算工具包的標準部分。”
通過Aart de Geus的描述,我們發現AI技術還將被用于減少傳統芯片設計中為了生產制造而留出來的設計裕量。設計裕量也就是設計人員在將電路放置在芯片上時會留出一定的誤差余量,以預測制造中的錯誤,例如,可能會擾亂芯片周圍信號的時序。為此,設計人員會盡量留出誤差容量,以需求芯片的一次性流片成功。 Aart de Geus指出,設計裕量本質上是一種風險計算,這對人類來說是一件完全不可能的事情,而機器將優化這些。
作為新思科技的競爭對手,Cadence也在布局AI設計芯片方向。近日,Cadence發布了一個類似于DSO.ai 的基于 AI 的優化平臺——Cerebrus 集成ML 設計工具。由于該工具直接集成到Cadence 的workflow ,產品級芯片已經與關鍵合作伙伴合作投入生產,幫助客戶完善性能、功率和面積的PPA設計。
從當前的產業現狀來看,AI工具主要亮點的工作是布局和布線。在此,引用一段瑞薩電子共享研發EDA部門數字設計技術部總監Satoshi Shibatani評論Cerebrus技術的話,他表示:“為了使采用最新流程節點的新產品性能極大化,我們工程團隊使用的數字實現流程必須不斷更新。自動化設計流程的優化,對于在更高產量需求中完成產品開發,至關重要。Cerebrus以其創新性的機器學習能力,和Cadence RTL-to-signoff工具,提供了自動化流程優化和布局規劃開發,將設計性能提高10%以上。在取得這一成功之后,我們將能夠在最新設計項目中,采用此新方法來開發。”
當然,正如Aart de Geus所言,AI技術已經貫穿了整個芯片設計流程。
Cadence也實現了這樣的效果,該公司在介紹Cerebrus 時講到,“體驗 AI/ML 設計流程,這些流程提供從硅 IP 和高級綜合到大容量驗證和 AI/ML 優化實施和系統組裝的所有內容。”
設計芯片是一項非常具有挑戰性的任務,涉及計算、內存和存儲密集型的迭代步驟。隨著AI技術在EDA工具中的重要性不斷提升,會有越來越多擁有成熟經驗和設計數據的設計流程被“AI化”,減輕設計人員的設計負擔。同時,AI工具的規模性應用也會加速EDA工具上云的速度。通過本地+云的混合模式,EDA工具的配置和運營將更加靈活。同時,設計方法論的匯集和訓練,將使得AI工具不斷進化,解決復雜性、功耗和擴展要求,最終實現1000倍性能的目標。
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
芯片
+關注
關注
455文章
50714瀏覽量
423158 -
AI設計
+關注
關注
0文章
5瀏覽量
815
發布評論請先 登錄
相關推薦
三星否認HBM3E芯片通過英偉達測試
近日,有關三星的8層HBM3E芯片已通過英偉達測試的報道引起了廣泛關注。然而,三星電子迅速對此傳聞進行了回應,明確表示該報道并不屬實。
三星電子否認HBM3e芯片通過英偉達測試
韓國新聞源NewDaily近日發布了一則報道,聲稱三星電子的HBM3e芯片已成功通過英偉達的產品測試,預示著即將開啟大規模生產并向英偉
芯片巨頭人才戰:英偉達與三星的AI芯片人才爭奪
在全球AI芯片市場的激烈競爭中,各大芯片企業紛紛加入了一場以英偉達為中心的人才爭奪戰。這場戰爭不僅關乎技術的領先,更決定了誰能在
英偉達Blackwell芯片已投產,預告未來AI芯片發展
英偉達創始人兼CEO黃仁勛近日宣布,公司旗下的Blackwell芯片已正式投入生產。這款芯片是英偉達
三星HBM研發受挫,英偉達測試未達預期,如何滿足AI應用GPU的市場需求?
據DigiTimes報道,三星HBM3E未能通過英偉達測試可能源于臺積電審批環節出現問題。三星與臺積電在晶圓代工領域長期競爭,但在英偉
三星HBM芯片因發熱和功耗問題影響測試,與英偉達合作暫時擱淺
這是三星首次公開承認未能通過英偉達測試的原因。三星在聲明中表示,HBM是定制化存儲產品,需“依據客戶需求進行優化”,并強調正與客戶緊密合作以提升產品性能。然而,對于具體客戶信息,
三星HBM芯片遇阻英偉達測試
近日,三星電子最新的高帶寬內存(HBM)芯片在英偉達測試中遭遇挫折。據知情人士透露,芯片因發熱和功耗問題未能達標,影響到了其HBM3及下一代
英偉達CEO贊譽三星HBM內存,計劃采購
提及此前有人預測英偉達可能向三星購買HBM3或HBM3E等內存,黃仁勛在會上直接認可三星實力,稱其為“極具價值的公司”。他透露目前已對三星
三星計劃利用英偉達AI技術提升芯片良率
在半導體市場的激烈競爭中,三星電子正尋求新的突破以縮小與競爭對手臺積電的差距。據EToday的最新報告顯示,三星決定采納英偉達的先進“數字孿生”技術,以提升
三星計劃采用英偉達“數字孿生”技術以提升芯片良率
據EToday的一份最新報告,全球科技巨頭三星正在計劃測試英偉達Omniverse平臺的“數字孿生”技術,旨在提高芯片制造過程的良品率,從而縮小與芯
評論