自2003年推出以來,PCI Express(簡稱PCIe)已經成為全球應用最廣泛的高性能外設接口之一,它的到來本質上是為了解決PCI、PCI-X和AGP的速率和噪聲問題。
與PCI、PCI-X和AGP的總線結構不同,PCIe作為南橋的擴展總線,采用的是點對點的串行結構,這意味著PCIe在物理上只能連接一個設備,通過使用差分信號傳輸信息。這種串行結構帶來的好處是原來的半雙工通信順理成章地升級為全雙工,同時相同內容通過一正一反的鏡像模式傳輸,噪聲干擾可以很快被發現和糾正,于是傳輸頻率也得到了大幅提升(并行傳輸時,并行線間的噪聲干擾會隨著傳輸速率的提升而變大,直至不可跨越),傳輸速率也就上來了。
當然,需求總是不斷變化的,為了進一步提升傳輸速率,PCIe也經歷了多次迭代。從技術的角度來看,PCIe 6.0是PCIe問世以來變化最大的一次演進,與前面幾代相比,PCIe 6.0采用PAM4四電平脈沖幅度調制,數據傳輸速率增長至64GT/s,實現了跨代翻倍的目標。
那么,是什么驅動了PCIe標準跨入6.0時代?眾所周知,隨著5G技術的普及,物聯網將進入爆發階段,伴隨而來的是海量數據的產生。如何更好地存儲、傳輸與處理數據將成為未來的挑戰之一,而對于數據中心/云計算、網絡和高速工業等需要低延遲、高帶寬的應用場景來說,PCIe 6.0是信息傳輸環節未雨綢繆的布局。
而作為數據中心、高速網絡和其它應用中新設備的“心臟”——PCIe時鐘器件時鐘器件將扮演非常重要的角色。作為業內先進時鐘解決方案的卓越供應商,瑞薩電子在PCI Express時鐘行業中率先推出了PCIe Gen1、Gen2、Gen3、Gen4、Gen5 和 Gen6 時鐘解決方案,包括超低功耗的PCI Express時鐘發生器(1.8V/1.5V)、符合嚴格標準的時鐘緩沖器和多路復用器等。這些方案同時還支持超低功耗LP-HCSL輸出,擁有比標準HCSL輸出節省高達85%的功耗表現,支持在單個設備集成多個PLL,節省功耗的同時還能電路板空間。
近期,瑞薩電子推出的11款全新PCIe Gen6時鐘緩沖器RC190xx和4款全新PCIe Gen6多路復用器RC192xx,極低的附加抖動性能,僅為4fs RMS。低抖動9SQ440、9FGV1002和9FGV1006時鐘發生器,以及眾多的模擬和電源產品相搭配,可以為客戶提供完整的PCIe Gen6時鐘解決方案,更好地支持數據中心、高性能計算以及高速工業等更高性能的系統。
來源:瑞薩君
-
PIC
+關注
關注
8文章
507瀏覽量
87544 -
瑞薩電子
+關注
關注
37文章
2861瀏覽量
72187
發布評論請先 登錄
相關推薦
評論