色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

探討 PLL 合成器相位調整及系統級校準算法

要長高 ? 來源:embedded ? 作者:  Mike Jones,Mi ? 2022-05-09 17:25 ? 次閱讀

我們將探討 PLL 合成器相位調整、多個子陣列的可擴展性以及系統級校準算法

PLL 合成器相位調整

所選的 PLL 合成器 IC 已被選中,以允許將相對采樣時鐘相位調整注入每個數字化器 IC。熱漂移以及由此產生的采樣時鐘和每個 IC 的 SYSREF 之間的 PLL 相位漂移,通過創建一個反饋機制來補償,該機制確保每個數字化儀 IC 的第一個發送通道與第一個數字化儀 IC 的第一個發送通道相位對齊。為了實現這個反饋回路,每個 IC 的第一個發送通道輸出一個信號,該信號將自己與其他發送通道區分開來,如圖 1 所示。這四個信號被組合并發送到一個公共接收器,對于這個系統,它被標記為 Rx0 。

pYYBAGJ43Q6AJ6ZfAAtD9rKfiiw610.png

圖 1. PLL 合成器相位調整功能允許每個數字化儀 IC 的第一個發送通道在子陣列上對齊。(來源:ADI

獲得所有接收通道的同時接收數據,然后允許用戶應用互相關技術并確定這四個發送通道之間的復雜相位偏移 Φ TxOffset。PLL 合成器 IC 在其中包含一個壓控振蕩器 (VCO),該振蕩器以頻率? VCO_PLL 運行。

測得的相位偏移 Φ TxOffset然后與所需的 PLL 相位調整 Φ PLL_Adj和 RF 頻率?載波相關,使得:

poYBAGJ43RuAQPLtAABTbnIx4Gg181.png

使用這個公式,PLL 合成器相位可以調整一個新的已知量,以在所有電源周期的所有數字化儀 IC 之間建立一個共同的發送基線,如圖 2 所示。圖 2 中顯示的每個通道的空心圓圈對應于第一個電源循環,而所有其他實心點對應于隨后的電源循環。從該圖中可以看出,所有數字化儀 IC 的第一個(和第二個)信道化器的校準發射相位偏移都是相位對齊的。在這種情況下,每個數字化儀 IC 的第二個通道化器也是對齊的,因為系統中的每個 DAC 都使用了兩個通道化器。

在前面部分討論的 MCS 例程之前添加此 PLL 合成器相位調整步驟,從而通過強制系統具有相同的采樣時鐘-SYSREF 相位關系,在系統內的所有感應熱梯度上創建確定性相位,這表現為發送所有數字化儀 IC 的對齊基線。

pYYBAGJ43S2ASOkoAAFsmRG4yPA261.png

圖 2. 通過調整 PLL 相位,用戶可以對齊所有數字化儀 IC 的第一個發送通道。(來源:ADI)

圖 3 顯示可以通過每個 PLL 合成器芯片上的溫度測量單元 (TMU) 檢測到感應熱梯度。從圖 3 左下角的藍色跡線可以看出,通過對系統施加不同的風扇氣流,有意誘導整個平臺的溫度變化很大。然而,對每個 IC 使用 PLL 相位調整表明,無論施加到電路板上的氣流如何,當強制每個數字化儀 IC 的第一個發送通道器與每個通道對齊時,每個接收和發送通道的校準 NCO 相位偏移都是確定性的。其他。這可以通過觀察圖 3 中頂部兩個圖上相同顏色的點的緊密簇來揭示,盡管在不同的功率循環期間施加到電路板的熱梯度不同。

poYBAGJ43T2AXnyZAARbOqBu-m0585.png

圖 3. 與 PLL 相位調整功能結合使用的 MCS 功能演示了所有接收和發送通道的上電相位確定性,無論平臺上感應的熱梯度如何。(來源:ADI)

圖 3 右下角顯示的是輪詢的數字化儀 IC 寄存器,它顯示了在應用 PLL 合成器相位偏移后測得的 SYSREF-LEMC 相位關系。請注意,左下圖的橙色跡線表明,PLL 合成器相位調整完全補償了由不同感應熱梯度引起的任何測量的非零 SYSREF 相位。

已經測量了許多頻率,所有這些都表明了確定的接收和發射相位。為本文選擇的特定頻率如圖 4 所示,其選擇是為了在使用參考時鐘或 LEMC 的非整數倍數時在許多感應熱梯度上展示 MCS。

pYYBAGJ43VOAJtYEAAId0lF_h20819.png

圖 4. 選擇本文中使用的 RF 頻率來演示各種時鐘源上的 MCS 功能,包括參考時鐘和 LEMC 的非整數倍數。(來源:ADI)

對多個子陣列的可擴展性

本文中顯示的數據主要關注子陣列級別的 MCS 性能,但還需要確保這些同步功能在更大的陣列級別和跨多個子陣列的情況下是可實現的。為了實現這種更高級別的同步,需要一個陣列級時鐘樹來確保 SYSREF 請求到第 1 部分中圖 1 中所示的每個子陣列同步到達每個子陣列的時鐘緩沖器 IC。然后,給定此標準,每個子陣列可以如前所述發出所需的 SYSREF 和 BBP 時鐘,以便這些信號在更大陣列上的相同采樣時鐘周期內到達子陣列數字化儀 IC 和 BBP。這種陣列級時鐘樹要求分配給每個子陣列的時鐘具有必要的延遲調整塊,以實現向每個下游子陣列時鐘芯片 IC 的同步 SYSREF 請求分配。以這種方式,連接到多個子陣列的多個 BBP 最終被同步。

系統級校準算法

雖然前面部分中顯示的 MCS 算法確實為每個接收和發送通道提供了上電確定性相位,但由于通道之間的 RF 前端走線長度存在任何差異,這些相位不一定在 RF 域內的所有通道中相位對齊。 因此,雖然 MCS 算法確實簡化了陣列校準過程,但仍然需要進行系統級校準程序來校準系統內每個 RF 通道的相位。

因此,除了執行 MCS 算法之外,還需要開發一種有效的系統級校準算法。本文的系統級校準方法利用特定的基帶波形,完全獨立,無需任何外部設備。本文中描述的系統能夠將單獨的基帶波形注入平臺上的每個信道器。利用這一功能,由每個發射信道器的一個周期脈沖組成的基帶波形被注入子陣列,如圖 5 的左下角所示。因此,每個發射信道器僅輸出一個脈沖。然而,波形在所有發射信道器上是交錯的,因此在整個系統中一次只輸出一個單周期脈沖。

poYBAGJ43W-AY3zyAAWzNuVmqr0553.png

圖 5. 系統級校準算法與 MCS 結合使用,以快速實現系統中所有接收和發送通道的對齊。(來源:ADI)

然后沿第一列(對應于 Rx0)垂直分析該數據以定位 Tx0 通道化器脈沖,如圖 5 右下角的頂部子圖所示。識別 Tx0 脈沖后,所有其他脈沖位置都是已知的計算每個脈沖上升沿的復相位并將其保存為一個 1×16 矢量,該矢量對應于整個系統中所有傳輸通道中存在的測量相位偏移。有了這些知識,并使用 Tx0 作為基線參考,所有發射通道的復雜相位都將根據測量的偏移量進行修改。

類似地,由于相同的組合信號被發送到所有接收通道,然后沿矩陣水平分析數據(查看所有接收通道)。然后相對于 Rx0 測量所有接收通道的復雜相位,并將其保存到與系統中存在的測量接收相位偏移相對應的 1×16 矢量。然后在整個子陣列中調整接收 NCO 復相位,以使所有通道相對于 Rx0 進行相位對齊,如圖 6 中所有 16 個接收通道的同相 (I) 和正交相位 (Q) ADC 代碼所示。可能會注意到,雖然圖 6 中的圖對所有通道進行了相位對齊,但它不一定對所有通道進行幅度對齊。然而,使用這些數字化儀 IC 上現在存在的片上有限脈沖響應 (FIR) 濾波器

pYYBAGJ43YGAfO_NAATviJC29dU002.png

圖 6. 16 通道接收 I&Q 相位對齊是在 MCS 和獨立的系統級校準算法的幫助下實現的。(來源:ADI)

這種系統級校準算法目前在 MATLAB? 中實現,大約需要三秒鐘才能完成。但是,如果以硬件描述語言 (HDL) 實現,則可以進一步減少此校準時間,同時保持完全獨立的算法。此外,依靠 MCS 算法,如果系統頻率和幅度在啟動時已知,用戶可以從查找表中加載相位偏移值,而無需進行此系統級校準方法中描述的測量。在這種情況下,系統級校準方法可用于填充在工廠校準期間保存到查找表中的相位偏移。

結論

使用四個 Analog Devices 的AD9081 MxFETM IC 作為子陣列的主干,已經證明了成功的 MCS 工藝。借助四個ADF4371 PLL 合成器內的相位調整模塊來補償整個平臺的熱梯度。一個HMC7043時鐘 IC 用于分配 JESD204C 接口所需的 SYSREF 和 BBP 時鐘。AD9081 中的 MCS 算法可簡化系統級校準,并為系統中存在的多個頻率和熱梯度提供上電確定性相位。還提出了一種有效的系統級校準算法,用于在工廠校準期間填充 LUT,從而顯著縮短系統啟動時間。該平臺如圖 7 所示,稱為 Quad-MxFE。該系統可從 ADI 公司購買。這項工作適用于任何相控陣雷達、電子戰、儀器儀表5G 平臺中存在的任何多通道系統

參考

1 德爾瓊斯。“ JESD204C 入門:有哪些新內容和內容適合您——第 1 部分。” 模擬對話,卷。53,第 2 號,2019 年 6 月。

2 德爾瓊斯。“ JESD204C 入門:有哪些新內容和內容適合您——第 2 部分。” 模擬對話,卷。53,第 3 號,2019 年 7 月。

Mike Jones是 ADI 公司的首席電氣設計工程師,在北卡羅來納州格林斯伯勒的航空航天和國防業務部門工作。他于 2016 年加入 ADI。從 2007 年到 2016 年,他在北卡羅來納州威爾明頓的通用電氣工作,擔任微波光子設計工程師,專注于核工業的微波和光學解決方案。他于 2004 年獲得北卡羅來納州立大學的 BSEE 和 BSPE,并于 2006 年獲得北卡羅來納州立大學的 MSEE。可以通過 Michael.Jones@analog.com 與他聯系。

Michael Hennerich于 2004 年加入 ADI。作為一名系統和應用設計工程師,他從事各種基于 DSP/FPGA嵌入式處理器的應用和參考設計。Michael 現在在德國慕尼黑的 System Development Group (SDG) 擔任開源系統工程經理。在這個職位上,他領導 ADI 的設備驅動程序和內核開發團隊,為各種混合信號 IC 產品和 HDL 接口內核開發設備驅動程序。他擁有碩士學位。計算機工程學位和Dipl.-Ing。(FH) 羅伊特林根大學電子和信息技術學位。可以通過 Michael.Hennerich@analog.com 與他聯系。

Peter Delos是位于北卡羅來納州格林斯伯勒的 ADI 公司航空航天和國防事業部的技術主管。他于 1990 年獲得弗吉尼亞理工大學電氣工程學士學位,并于 2004 年獲得新澤西理工學院電氣工程碩士學位。Peter 擁有超過 25 年的行業經驗。他職業生涯的大部分時間都花在設計架構級、PWB 級和 IC 級的高級射頻/模擬系統上。他目前專注于小型化用于相控陣應用的高性能接收器、波形發生器和合成器設計。可以通過 Peter.Delos@analog.com 與他聯系。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5336

    瀏覽量

    120232
  • PLL合成器
    +關注

    關注

    1

    文章

    12

    瀏覽量

    6860
  • 壓控振蕩器
    +關注

    關注

    10

    文章

    133

    瀏覽量

    29291
收藏 人收藏

    評論

    相關推薦

    ADI發布相位噪聲性能的PLL頻率合成器ADF4153A

    Analog Devices, Inc.(ADI),最近發布了一款提供領先相位噪聲性能的PLL頻率合成器ADF4153A。
    發表于 11-01 09:09 ?1908次閱讀

    ADI推出4GHz PLL合成器具領先相位雜訊性能

    美商亞德諾公司(ADI)發表一款具備領先的相位雜訊性能的PLL 合成器。從受到廣泛使用的4GHz ADF 4153 fractional-N(分數N )PLL 升級上來的接腳與軟體相容
    發表于 11-20 09:55 ?1378次閱讀

    關于相位鎖定環(PLL)頻率合成器的設計和分析

    本篇文章是關于相位鎖定環(PLL)頻率合成器的設計和分析,重點討論了相位噪聲和頻率噪聲的測量、建模和仿真方法。文章以設計一個假想的PLL頻率
    的頭像 發表于 10-26 15:30 ?1768次閱讀
    關于<b class='flag-5'>相位</b>鎖定環(<b class='flag-5'>PLL</b>)頻率<b class='flag-5'>合成器</b>的設計和分析

    詳解頻率合成器高性能架構的實現

    要滿足苛刻的頻率合成器要求,通常需要做到一定程度的設計靈活性。基本的鎖相環(PLL)頻率合成器能以低成本、高空間效率、低功耗封裝提供合理的頻譜純度和頻率捷變,因此它在射頻(RF)系統
    發表于 07-08 06:10

    基于DDS的頻率合成器設計介紹

    直接數字頻率合成(DDS)在過去十年受到了頻率合成器設計工程師極大的歡迎,它被認為是一種具有低相位噪聲和優良雜散性能的靈活的頻率源,基于DDS的頻率合成器在許多應用中能比基于鎖相環(
    發表于 07-08 07:26

    如何利用FPGA設計PLL頻率合成器

    電子技術應用頻率合成技術是現代通信的重要組成部分,它是將一個高穩定度和高準確度的基準頻率經過四則運算,產生同樣穩定度和準確度的任意頻率。頻率合成器是電子系統的心臟,是影響電子系統性能的
    發表于 07-30 07:55

    什么是寬帶頻率合成器件的相位校準和控制?

    什么是寬帶頻率合成器件的相位校準和控制?顧名思義,鎖相環(PLL)使用鑒相器比較反饋信號與參考信號,將兩個信號的相位鎖定在一起。雖然這種特性
    發表于 08-01 08:18

    什么是PLL頻率合成器?

    問:什么是PLL頻率合成器?
    發表于 09-17 19:00

    PLL頻率合成器的噪聲基底測量

    PLL頻率合成器的噪聲基底測量 在無線應用中,相位噪聲是頻率合成器的關鍵性能參數。像PHS、GSM和IS-54等相位調制蜂窩
    發表于 04-07 15:25 ?22次下載

    PLL合成器電路圖

    PLL合成器電路圖
    發表于 07-14 17:08 ?509次閱讀
    <b class='flag-5'>PLL</b><b class='flag-5'>合成器</b>電路圖

    ADI推出靈活、高性價比雷達系統PLL 合成器

    ADI推出靈活、高性價比雷達系統PLL 合成器 Analog Devices, Inc.最新推出的 ADF4158PLL 合成器,可靈
    發表于 01-12 17:58 ?1075次閱讀

    ADI發布新款PLL合成器,用于實現高性價比FMCW雷達系統

    ADI發布新款PLL合成器,用于實現高性價比FMCW雷達系統 Analog Devices, Inc.,最新推出的 ADF4158 PLL 合成器
    發表于 01-13 08:37 ?1026次閱讀

    ADF4196:低相位噪聲、快速建立、6 GHz PLL頻率合成器數據表

    ADF4196:低相位噪聲、快速建立、6 GHz PLL頻率合成器數據表
    發表于 04-23 17:13 ?1次下載
    ADF4196:低<b class='flag-5'>相位</b>噪聲、快速建立、6 GHz <b class='flag-5'>PLL</b>頻率<b class='flag-5'>合成器</b>數據表

    ADF4193:低相位噪聲、快速建立PLL頻率合成器數據表

    ADF4193:低相位噪聲、快速建立PLL頻率合成器數據表
    發表于 04-27 21:07 ?3次下載
    ADF4193:低<b class='flag-5'>相位</b>噪聲、快速建立<b class='flag-5'>PLL</b>頻率<b class='flag-5'>合成器</b>數據表

    pll頻率合成器工作原理與pll頻率合成器的原理圖解釋

    頻率信號(經過加減乘除四則運算),產生同樣高穩定度和高精度的大量離散頻率的技術。根據頻率合成原理所組成的設備或儀器稱為頻率合成器pll是鎖相環 (phase locked loop),pl
    的頭像 發表于 02-24 18:19 ?9606次閱讀
    <b class='flag-5'>pll</b>頻率<b class='flag-5'>合成器</b>工作原理與<b class='flag-5'>pll</b>頻率<b class='flag-5'>合成器</b>的原理圖解釋
    主站蜘蛛池模板: 亚洲 欧美无码原创区| 国产精品免费观看视频| 曼谷av女郎| 亚洲人美女肛交真人全程| 国产片MV在线观看| 无码日韩人妻精品久久蜜桃入口 | a亚洲在线观看不卡高清| 久久婷婷五月综合色精品首页| 亚洲国产成人爱AV在线播放丿| 国产成人一区免费观看| 色橹橹欧美在线观看视频高清| rio 快播| 青青青青草| 成人毛片在线播放| 日本中文字幕巨大的乳专区| YELLOW日本动漫免费动漫| 欧美牲交A欧美牲交VDO| hd性欧美俱乐部中文| 欧美一区二区三区激情视频| 99热久久视频只有精品6| 男人舔女人的阴部黄色骚虎视频| 97 sese| 美女被黑人巨大进入| 538在线视频一区二区视视频| 久久亚洲精品中文字幕| 中文字幕国产视频| 麻豆国产精品久久人妻| 97超在线视频| 欧美黑人巨大性极品hd欧| videossexo乌克兰| 日韩精品a在线视频| 高肉黄暴NP文公交车| 无码专区久久综合久综合字幕| 国产乱对白精彩在线播放| 亚洲国产精品无码2019| 精品免费视在线视频观看| 在线看片成人免费视频| 毛片免费在线视频| ppypp午夜限制不卡影院私人| 日韩亚洲欧美中文在线| 国产激情文学|