色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

芯片中的CP測試是什么

半導體行業相關 ? 來源:半導體行業相關 ? 作者:半導體行業相關 ? 2022-07-12 17:00 ? 次閱讀

芯片中的CP一般指的是CP測試,也就是晶圓測試(Chip Probing)。

一、CP測試是什么

CP測試在整個芯片制作流程中處于晶圓制造和封裝之間,測試對象是針對整片晶圓(Wafer)中的每一個Die,目的是確保整片(Wafer)中的每一個Die都能基本滿足器件的特征或者設計規格書,通常包括電壓、電流、時序和功能的驗證。

CP測試的具體操作是在晶圓制作完成之后,成千上萬的裸DIE(未封裝的芯片)規則的分布滿整個Wafer。由于尚未進行劃片封裝,只需要將這些裸露在外的芯片管腳,通過探針(Probe)與測試機臺(Tester)連接,進行芯片測試就是CP測試。

pYYBAGLNN-mAJ5QMAALOuXB-4iE247.png

圖 1 CP Test在芯片產業價值鏈上的位置

二、為什么要做CP測試

因為通常在芯片封裝階段時,有些管腳會被封裝在芯片內部,導致有些功能無法在封裝后進行測試,因此Wafer中進行CP測試最為合適。

pYYBAGLNOEmAHf_XAAU5swdTuKM375.png

圖 2 Wafer上規則的排列著DIE

而且Wafer制作完成之后,由于工藝偏差、設備故障等原因引起的制造缺陷,分布在Wafer上的裸DIE中會有一定量的殘次品。CP測試的目的就是在封裝前將這些殘次品找出來(Wafer Sort),同時還可以避免被封裝后無法測試芯片性能,優化生產流程,簡化步驟,同時提高出廠的良品率,縮減后續封裝測試的成本。

另外,有些公司會根據CP測試的結果,將芯片劃分等級,將這些產品投入不同的市場,購買者需要注意這一點。

三、測試內容有哪些

1、SCAN

SCAN用于檢測芯片邏輯功能是否正確。DFT設計時,先使用DesignCompiler插入ScanChain,再利用ATPG(Automatic Test Pattern Generation)自動生成SCAN測試向量。SCAN測試時,先進入Scan Shift模式,ATE將pattern加載到寄存器上,再通過Scan Capture模式,將結果捕捉。再進入下次Shift模式時,將結果輸出到ATE進行比較。

poYBAGLNOEqACpFmAADSlAncMks650.png

圖 3 Scan Chain示意圖

2、Boundary SCAN

Boundary SCAN用于檢測芯片管腳功能是否正確。與SCAN類似,Boundary SCAN通過在IO管腳間插入邊界寄存器(Boundary Register),使用JTAG接口來控制,監測管腳的輸入輸入出狀態。

pYYBAGLNOEqARN9wAACAcF2cIwY572.png

圖 4 Boundary Scan原理圖

四、測試方法有哪些

1、DC/AC Test

DC測試包括芯片Signal PIN的Open/Short測試,電源PIN的PowerShort測試,以及檢測芯片直流電流和電壓參數是否符合設計規格。AC測試檢測芯片交流信號質量和時序參數是否符合設計規格。

2、RF Test

對于無線通信芯片,RF的功能和性能至關重要。CP中對RF測試來檢測RF模塊邏輯功能是否正確。

3、存儲器

存儲器測試數量較大,因為芯片往往集成著各種類型的存儲器(例如ROM/RAM/Flash),為了測試存儲器讀寫和存儲功能,通常在設計時提前加入BIST(Built-In SelfTest)邏輯,用于存儲器自測。芯片通過特殊的管腳配置進入各類BIST功能,完成自測試后BIST模塊將測試結果反饋給Tester。

(1)ROM(Read-Only Memory)通過讀取數據進行CRC校驗來檢測存儲內容是否正確。

(2)RAM(Random-Access Memory)通過除檢測讀寫和存儲功能外,有些測試還覆蓋DeepSleep的Retention功能和Margin Write/Read等等。

(3)Embedded Flash除了正常讀寫和存儲功能外,還要測試擦除功能。

(4)Wafer還需要經過Baking烘烤和Stress加壓來檢測Flash的Retention是否正常。

(5)還有Margin Write/Read、Punch Through測試等等。

4、其他Function Test

芯片其他功能測試,用于檢測芯片其他重要的功能和性能是否符合設計規格。

隨著芯片工藝越來越先進,晶體管密度越來越高,芯片測試的復雜度和難度也成倍地增長。本文金譽半導體只梳理了一些梳理基本的測試概念,和簡單基礎的CP測試知識,后續我們會再針對這個話題進行一些更加全面的探討。

審核編輯:湯梓紅

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    455

    文章

    50714

    瀏覽量

    423144
  • 封裝
    +關注

    關注

    126

    文章

    7873

    瀏覽量

    142893
  • CP
    CP
    +關注

    關注

    3

    文章

    35

    瀏覽量

    25615
  • 晶圓測試
    +關注

    關注

    1

    文章

    31

    瀏覽量

    13462
收藏 人收藏

    評論

    相關推薦

    芯片測試有哪些 芯片測試介紹

    本文就芯片測試做一個詳細介紹。芯片測試大致可以分成兩大部分。CP(chipprobering)和FT(finaltest)。某些
    的頭像 發表于 07-26 14:30 ?2368次閱讀
    <b class='flag-5'>芯片</b><b class='flag-5'>測試</b>有哪些 <b class='flag-5'>芯片</b><b class='flag-5'>測試</b>介紹

    DS1302芯片中文資料

    DS1302芯片中文資料
    發表于 09-21 08:15 ?59次下載
    DS1302<b class='flag-5'>芯片中</b>文資料

    如何區分CP測試和FT測試

    CP最大的目的就是確保在芯片封裝前,盡可能地把壞的芯片篩選出來以節約封裝費用。所以基于這個認識,在CP測試階段,盡可能只選擇那些對良率影響較
    發表于 10-27 15:17 ?6.6w次閱讀

    BUCK電源芯片中自舉電容的說明

    BUCK電源芯片中自舉電容的說明
    發表于 05-09 16:07 ?2次下載

    芯片CP測試的詳細流程

    昨天我們了解到芯片CP測試是什么,以及相關的測試內容和方法,那我們今天趁熱打鐵,來了解一下CP測試
    的頭像 發表于 07-13 17:49 ?9284次閱讀

    如何區分芯片CP測試和FT測試

    從工序角度上看,似乎非常容易區分cp測試和ft測試,沒有必要再做區分,而且有人會問,封裝前已經做過測試把壞的芯片篩選出來了,封裝后為什么還要
    的頭像 發表于 08-09 17:29 ?6644次閱讀

    季豐嘉善車規芯片量產測試線能力介紹——三溫CP、三溫FT、Burn-in、三溫SLT

    級專線測試服務,以期滿足客戶對于芯片功能、性能、品質等多方面的要求。專注于三溫CP,三溫FT,三溫SLT以及量產老化測試領域,旨在全面提升芯片
    的頭像 發表于 03-21 14:32 ?1.3w次閱讀

    芯片中CP測試是什么?

    芯片中CP測試是什么?讓凱智通小編來為您解答~ ★芯片中CP一般指的是CP
    的頭像 發表于 06-10 15:51 ?5442次閱讀
    <b class='flag-5'>芯片中</b>的<b class='flag-5'>CP</b><b class='flag-5'>測試</b>是什么?

    CP測試實例

    本期我們理論聯系實際,把芯片CP測試真正的動手操作起來。基本概念介紹1什么是CP測試CP(Chi
    的頭像 發表于 04-02 11:23 ?2473次閱讀
    <b class='flag-5'>CP</b><b class='flag-5'>測試</b>實例

    芯片CP測試&amp;FT測試相關術語

    對于測試項來說,有些測試項在CP時會進行測試,在FT時就不用再次進行測試了,節省了FT測試時間,
    發表于 11-01 10:32 ?3928次閱讀
    <b class='flag-5'>芯片</b>的<b class='flag-5'>CP</b><b class='flag-5'>測試</b>&amp;FT<b class='flag-5'>測試</b>相關術語

    芯片的幾個重要測試環節-CP、FT、WAT

    半導體生產流程由晶圓制造,晶圓測試,芯片封裝和封裝后測試組成。而測試環節主要集中在CP(chip probing)、FT(Final Tes
    的頭像 發表于 12-01 09:39 ?6640次閱讀
    <b class='flag-5'>芯片</b>的幾個重要<b class='flag-5'>測試</b>環節-<b class='flag-5'>CP</b>、FT、WAT

    CP,FT,WAT都是與芯片測試有關,他們有什么區別呢?如何區分?

    CP是把壞的Die挑出來,可以減少封裝和測試的成本。
    的頭像 發表于 05-09 11:43 ?2744次閱讀

    芯片中的存儲器有哪些

    芯片中的存儲器是芯片功能實現的重要組成部分,它們負責存儲和處理數據。根據功能、特性及應用場景的不同,芯片中的存儲器可以分為多種類型。以下是對芯片中主要存儲器的詳細介紹。
    的頭像 發表于 07-29 16:55 ?1087次閱讀

    CP測試和WAT測試有什么區別

    本文詳細介紹了在集成電路的制造和測試過程中CP測試(Chip Probing)和WAT測試(Wafer Acceptance Test)的目的、測試
    的頭像 發表于 11-22 10:52 ?263次閱讀
    <b class='flag-5'>CP</b><b class='flag-5'>測試</b>和WAT<b class='flag-5'>測試</b>有什么區別

    CP測試與FT測試有什么區別

    (Chip Probing,晶圓探針測試)和FT(Final Test,最終測試)是兩個重要的環節,它們承擔了不同的任務,使用不同的設備和方法,但都是為了保證產品的質量與可靠性。 基礎概念:CP
    的頭像 發表于 11-22 11:23 ?303次閱讀
    主站蜘蛛池模板: 国产亚洲精品久久无码98| 久久精品国产亚洲AV久五月天| 精品国产5g影院天天爽| 恋夜直播午夜秀场最新| 色人阁久久| 一级片mp4| 抽插嫩B乳无码漫| 久久xxxx| 双性人皇上被c到哭| 伊人久久五月丁婷婷| 耻辱诊察室1一4集动漫在线观看| 国产亚洲欧美在线中文BT天堂网| 麻豆国产96在线日韩麻豆| 午夜家庭影院| jjzzz日本| 久久精品国产96精品亚洲| 色吧最新网址| 97人妻碰视频在线观看| 国产亚洲精品黑人粗大精选| 男人边吃奶边摸边做刺激情话| 亚洲精品久久区二区三区蜜桃臀| av老司机色爱区综合| 精品亚洲麻豆1区2区3区| 色小姐.com| 4455永久在线毛片观看| 国内精品自线在拍2020不卡 | 免费网站在线观看国产v片| 小玲被公扒开腿| yellow免费| 久久这里只精品国产99re66| 无码一区二区三区| brazzers欧美最新版视频| 久久re视频这里精品09首页| 泰国淫乐园实录| gay台湾无套男同志xnxⅹ| 久久se精品一区二区国产| 新金梅瓶玉蒲团性奴3| 啊灬啊灬啊灬快灬深高潮啦| 久久久久久久网| 亚洲精品青青草原avav久久qv| 调教女M屁股撅虐调教|