色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

數字硬件建模SystemVerilog

OpenFPGA ? 來源:OpenFPGA ? 作者:OpenFPGA ? 2022-07-14 09:05 ? 次閱讀

數字硬件建模SystemVerilog-使用結構體和聯合體的例子

使用結構體和聯合體的例子

結構體和聯合體可以包括壓縮或非壓縮數組,壓縮結構體或聯合體只能包括壓縮數組。

9f480000-030d-11ed-ba43-dac502259ad0.png

壓縮和非壓縮的數組可以將結構體和聯合體作為元素包含在數組中。在壓縮數組中,結構體或聯合體也必須是壓縮的。

9f6813fe-030d-11ed-ba43-dac502259ad0.png

數組可以包含自定義結構體和自定義聯合體。綜合支持數組中的壓縮或非壓縮結構體。

示例4-8說明了如何使用結構體數組,該示例是一個指令寄存器模型,其中包含32條指令的非壓縮數組,每條指令是一個復合值,表示為壓縮結構體。指令中的操作數可以是有符號的或無符號的,表示為兩種類型的聯合體。

該指令寄存器的輸入包括單獨的操作數、一個操作碼和一個指示操作數是有符號的還是無符號的標志。該模型將這些單獨的輸入值加載到指令寄存器陣列中。一種寫入指針輸入控件,用于加載數據。該模型的輸出是單個指令結構體,使用讀指針輸入從指令寄存器中選擇。

本例使用了前面示例4-6中所示的相同包項。

示例4-6:包含結構體和聯合體定義的包

//
//Packagewithunionandstructuredefinitions
//
//`begin_keywords"1800-2012"http://useSystemVerilog-2012keywords
`define_4bit//use4-bitdatafortestingsynthesis
//`define_32bit//use32-bitdatawordsize
//`define_64bit//use64-bitdatawordsize
packagedefinitions_pkg;
`ifdef_4bit
typedeflogic[3:0]uword_t;
typedeflogicsigned[3:0]sword_t;
`elsif_64bit
typedeflogic[63:0]uword_t;
typedeflogicsigned[63:0]sword_t;
`else//defaultis32-bitvectors
typedeflogic[31:0]uword_t;
typedeflogicsigned[31:0]sword_t;
`endif

typedefenumlogic[2:0]{ADD,SUB,MULT,DIV}op_t;
typedefenumlogic{UNSIGNED,SIGNED}operand_type_t;

//Packedunionrepresentsavariablethatcanstore
//differenttypes
typedefunionpacked{
uword_tu_data;
sword_ts_data;
}data_t;

//Packedstructurerepresentsacollectionofvariables
//thatcanreferencedandpassedthroughportsasagroup
typedefstructpacked{
op_topcode;
operand_type_top_type;
data_top_a;
data_top_b;
}instruction_t;
endpackage:definitions_pkg
//`end_keywords
示例4-8:使用結構體數組對指令寄存器建模
//`begin_keywords"1800-2012"http://useSystemVerilog-2012keywords
moduleinstruction_register
importdefinitions_pkg::*;//wildcardimportthepackage
(inputlogicclk,rstN,load_en,
inputdata_top_a,
inputdata_top_b,
inputoperand_type_top_type,
inputop_topcode,
inputlogic[4:0]write_pointer,
inputlogic[4:0]read_pointer,
outputinstruction_tiw
);
timeunit1ns;timeprecision1ns;

instruction_tiw_reg[0:31];//arrayofstructures

//writetotheregisterarray
always_ff@(posedgeclkornegedgerstN)//asyncreset
if(!rstN)begin//active-lowreset
foreach(iw_reg[i])
iw_reg[i]<=?'{opcode:ADD,default:0};?//?reset?values
???end?
???else?if?(load_en)?begin?
?????case?(op_type)
???????SIGNED:???iw_reg[write_pointer]?<=?
???????????????????'{opcode,op_type,op_a.s_data,op_b.s_data};
???????UNSIGNED:?iw_reg[write_pointer]?<=
???????????????????'{opcode,op_type,op_a.u_data,op_b.u_data};
?????endcase?
???end?
?//?read?from?the?register?array
?assign?iw?=?iw_reg[read_pointer];

endmodule:?instruction_register
//`end_keywords?

圖4-5顯示了綜合該示例的結果。說明了如何使用結構體和聯合體、數組來建模大量設計功能,只需很少的代碼。示意圖右上角的矩形符號是綜合編譯器選擇報告的通用RAM的實例(在RTL模型中數組的存儲。)綜合編譯器將在綜合的最后一步將該通用RAM作為一個或多個同步存儲設備來實現,其中通用門級功能映射到特定的ASICFPGA設備。

圖4-5:示例4-8的綜合結果:帶結構體的指令寄存器 9f773e92-030d-11ed-ba43-dac502259ad0.png

附錄-TestBench

//`begin_keywords"1800-2012"
moduletest
importdefinitions_pkg::*;
(inputlogictest_clk,
outputlogicload_en,
outputlogicrstN,
outputdata_top_a,
outputdata_top_b,
outputop_topcode,
outputoperand_type_top_type,
outputlogic[4:0]write_pointer,
outputlogic[4:0]read_pointer,
inputinstruction_tiw
);

timeunit1ns;timeprecision1ns;

intseed=555;

initialbegin
$display("
Resetingtheinstructionregister...");
write_pointer=5'h00;//initializewritepointer
read_pointer=5'h1F;//initializereadpointer
load_en=1'b0;//initializeloadcontrolline
rstN<=?1'b0;????????????//?assert?rstN?(active?low)
????repeat?(2)?@(posedge?test_clk)?;??//?hold?in?reset?for?2?clk?cycles
????rstN???????????=?1'b1;????????????//?deassert?reset_n?(active?low)

????$display("
Writing?values?to?register?stack...");
????op_type?????=?SIGNED;
????op_a.s_data?=??3;
????op_b.s_data?=?-5;
????opcode??????=?ADD;
????load_en?????=?1'b1;??//?enable?writing?to?register
????@(posedge?test_clk)?;
????for?(int?i=0;?i<=2;?i++)?begin
??????write_pointer?=?i;
??????$display("Writing?to?register?location?%0d:?",?write_pointer);
??????$display("??opcode?=?%0d?(%s)",?opcode,?opcode.name);
??????$display("??op_type?=?%0d?(%s)",?op_type,?op_type.name);
??????if?(op_type?==?SIGNED)?begin
????????$display("??op_a.s_data?=?%0d",???op_a.s_data);
????????$display("??op_b.s_data?=?%0d
",?op_b.s_data);
??????end?else?begin
????????$display("??op_a.s_data?=?%0d",???op_a.u_data);
????????$display("??op_b.s_data?=?%0d
",?op_b.u_data);
??????end
??????@(negedge?test_clk)?;
??????op_a++;
??????op_b--;
??????opcode?=?op_t'(opcode?+?1);
??????op_type?=?op_type.next;
????end
????load_en?=?1'b0;??//?turn-off?writing?to?register

????//?read?back?and?display?same?three?register?locations
????$display("
Reading?back?the?same?register?locations?written...");
????for?(int?i=0;?i<=2;?i++)?begin
??????@(posedge?test_clk)?read_pointer?=?i;
??????@(negedge?test_clk)?;
??????$display("Read?from?register?location?%0d:?",?read_pointer);
??????$display("??iw.opcode?=?%0d?(%s)",?iw.opcode,?iw.opcode.name);
??????$display("??iw.op_type?=?%0d?(%s)",?iw.op_type,?iw.op_type.name);
??????if?(iw.op_type?==?SIGNED)?begin
????????$display("??iw.op_a.s_data?=?%0d",???iw.op_a.s_data);
????????$display("??iw.op_b.s_data?=?%0d
",?iw.op_b.s_data);
??????end?else?begin
????????$display("??iw.op_a.s_data?=?%0d",???iw.op_a.u_data);
????????$display("??iw.op_b.s_data?=?%0d
",?iw.op_b.u_data);
??????end
????end
????@(posedge?test_clk)?$finish;
??end
endmodule:?test

module?top;
??timeunit?1ns;?timeprecision?1ns;

??import?definitions_pkg::*;

??logic??????????clk;
??logic??????????test_clk;
??logic??????????rstN;
??logic??????????load_en;
??logic??????????reset_n;
??op_t???????????opcode;
??operand_type_t?op_type;
??data_t?????????op_a,?op_b;
??logic?[4:0]????write_pointer,?read_pointer;
??instruction_t??iw;

??test?????????????????test?(.*);
??instruction_register?dut??(.*);

??initial?begin
????clk?<=?0;
????forever?#5??clk?=?~clk;
??end

??initial?begin
????test_clk?<=0;
????//?offset?test_clk?edges?from?clk?to?prevent?races?between
????//?the?testbench?and?the?design
????#4?forever?begin
??????#2ns?test_clk?=?1'b1;
??????#8ns?test_clk?=?1'b0;
????end
??end
endmodule:?top
//`end_keywords


9f9e21a6-030d-11ed-ba43-dac502259ad0.jpg

SystemVerilog-聯合體(union)

9fb5691a-030d-11ed-ba43-dac502259ad0.jpg

SystemVerilog-結構體(二)

9fc124b2-030d-11ed-ba43-dac502259ad0.jpg

原文標題:SystemVerilog-使用結構體和聯合體的例子

文章出處:【微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

審核編輯:彭靜

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 寄存器
    +關注

    關注

    31

    文章

    5336

    瀏覽量

    120260
  • 數據
    +關注

    關注

    8

    文章

    7006

    瀏覽量

    88955
  • 硬件
    +關注

    關注

    11

    文章

    3315

    瀏覽量

    66206

原文標題:SystemVerilog-使用結構體和聯合體的例子

文章出處:【微信號:Open_FPGA,微信公眾號:OpenFPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    VirtualLab:系統建模分析器

    ,系統建模分析器。本文檔介紹該工具的使用方法。 系統建模分析器 如何運行建模分析器 系統建模分析器 例1:光束清理濾波器 示例 – 光束清理濾波器 光束清理濾波器 – 光源
    發表于 12-19 12:36

    VirtualLab Fusion應用:Herriott池的建模與仿真

    。Herriott單元是這種系統的一個例子,其特點是使用兩個球面反射鏡,在其中一個球面反射鏡上鉆一個離軸孔,以允許光束進出。鏡子的曲率改變了光束的方向并控制了它的發散。在此用例中,我們用光學建模和設計軟件
    發表于 12-09 13:14

    如何通過建模與仿真提升電力電子組件的設計與性能?

    建模過程被稱為建模,而仿真被定義為使用模型研究實際或理論系統的行為和性能的過程。在仿真中,模型可以用于研究系統的現有或擬議特性。對于大型互聯系統的仿真,建模方法被證明是非常有效的。這篇文章介紹了解
    的頭像 發表于 11-25 11:35 ?202次閱讀
    如何通過<b class='flag-5'>建模</b>與仿真提升電力電子組件的設計與性能?

    Matlab/Simulink/Stateflow建模開發及仿真測試

    matlab 模擬仿真 熟悉Matlab/Simulink/Stateflow建模開發及仿真測試,熟悉V模型開發流程。 熟悉自動代碼生成,能夠編寫或者配置自動代碼生成腳本。
    發表于 10-24 17:23

    使用C2000 MCU對用于數字控制的雙向降壓/升壓轉換器進行建模

    電子發燒友網站提供《使用C2000 MCU對用于數字控制的雙向降壓/升壓轉換器進行建模.pdf》資料免費下載
    發表于 10-12 11:48 ?0次下載
    使用C2000 MCU對用于<b class='flag-5'>數字</b>控制的雙向降壓/升壓轉換器進行<b class='flag-5'>建模</b>

    知識分享 | 輕松實現優質建模

    知識分享在知識分享欄目中,我們會定期與讀者分享來自MES模賽思的基于模型的軟件開發相關Know-How干貨,關注公眾號,隨時掌握基于模型的軟件設計的技術知識。輕松實現優質建模前言在基于模型的開發
    的頭像 發表于 09-12 08:08 ?392次閱讀
    知識分享 | 輕松實現優質<b class='flag-5'>建模</b>

    英特爾軟硬件建模塊如何幫助優化RAG應用

    硬件建模塊如何幫助優化RAG應用,在簡化部署和支持擴展的同時,增強其上下文感知能力和實時響應性能。 1 為您的應用量身定制GenAI ChatGPT的面世改變了AI的發展格局。企業爭相利用這項新技術
    的頭像 發表于 07-24 15:12 ?415次閱讀
    英特爾軟<b class='flag-5'>硬件</b>構<b class='flag-5'>建模</b>塊如何幫助優化RAG應用

    Python建模算法與應用

    Python作為一種功能強大、免費、開源且面向對象的編程語言,在科學計算、數學建模、數據分析等領域展現出了卓越的性能。其簡潔的語法、對動態輸入的支持以及解釋性語言的本質,使得Python在多個平臺
    的頭像 發表于 07-24 10:41 ?529次閱讀

    三維可視化建筑建模特點

    三維可視化建筑建模是一種利用計算機技術對建筑物進行立體化表達和展示的過程,是建筑設計和規劃中不可或缺的重要環節。在當今數字化時代,三維可視化建模已經成為建筑設計和規劃中的常規操作,其特點主要表現
    的頭像 發表于 07-23 11:50 ?515次閱讀

    cad如何進行三維建模

    三維建模是計算機輔助設計(CAD)中的一項重要技術,它可以幫助設計師在計算機上創建和編輯三維模型。本文將介紹如何使用CAD軟件進行三維建模,包括建模的基本步驟、建模技巧和注意事項等。
    的頭像 發表于 07-09 10:23 ?891次閱讀

    神經網絡在數學建模中的應用

    數學建模是一種利用數學方法和工具來描述和分析現實世界問題的過程。神經網絡是一種模擬人腦神經元結構和功能的計算模型,可以用于解決各種復雜問題。在數學建模中,神經網絡可以作為一種有效的工具,幫助我們更好
    的頭像 發表于 07-02 11:29 ?933次閱讀

    隧道BIM如何設計和建模

    隧道BIM (Building Information Modeling)是一種在隧道設計、建造和管理過程中使用數字化模型的方法。通過BIM技術,設計師、工程師和建造者可以在一個統一的平臺上共享信息
    的頭像 發表于 06-04 15:54 ?379次閱讀

    IEEE 1800-2023 SystemVerilog新版本正式發布了!

    2024年3月初,在美國硅谷舉辦的DVCon2024上,IEEE-SA和Accellera聯合宣布通過IEEE Get Program可以免費獲取IEEE 1800-2023 SystemVerilog語言參考手冊。
    的頭像 發表于 03-20 13:52 ?1716次閱讀

    在Vivado Synthesis中怎么使用SystemVerilog接口連接邏輯呢?

    SystemVerilog 接口的開發旨在讓設計中層級之間的連接變得更加輕松容易。 您可以把這類接口看作是多個模塊共有的引腳集合。
    的頭像 發表于 03-04 15:25 ?955次閱讀
    在Vivado Synthesis中怎么使用<b class='flag-5'>SystemVerilog</b>接口連接邏輯呢?

    gis建模與空間分析的區別

    進行比較和解析。 首先,GIS建模是指將現實世界的地理實體和現象通過計算機技術和方法表達出來,用數字化的方式模擬、描述和分析。GIS建模可以分為兩個方面,即地理數據模型和地理過程模型。地理數據模型是指通過特定的數據結構和模型來
    的頭像 發表于 02-25 14:57 ?928次閱讀
    主站蜘蛛池模板: 男总裁憋尿PLAY灌尿BL | 91精品一区二区综合在线| 日日摸天天添天天添无码蜜臀 | 亚洲视频无码高清在线| 日本伦理电影聚| 美女直播喷水| 久久亚洲高清观看| 果冻传媒在线观看资源七夕| 成人影片大全| ae58老司机福利| 曰本aaaaa毛片午夜网站| 亚洲精品第一页中文字幕| 日本电影小姐| 欧美日韩免费播放一区二区| 老师给美女同学开嫩苞| 激情男女高潮射精AV免费| 国产又黄又硬又粗| 国产午夜精品久久久久九九| 国产高清精品国语特黄A片 | 久久99国产精品蜜臀AV| 精品丰满人妻无套内射| 精品久久久久中文字幕加勒比东京热| 冠希和阿娇13分钟在线视频| 国产永不无码精品AV永久| 国产欧美一区二区精品久久久| 国产精品女主播主要上线| 国产精品久久久久秋霞影视| 国产乱码免费卡1卡二卡3卡四卡| 国产在线精品亚洲一品区| 九九黄色大片| 美女与男人对肌免费网站| 欧美性黑吊xxx| 忘忧草在线影院www日本| 亚洲乱码中文字幕久久| 夜夜精品视频一区二区| 1000部做羞羞事禁片免费视频网站| 99国产精品白浆在线观看免费| WWW国产亚洲精品久久久日本| 国产精品久久精品视| 精品久久久久久久国产潘金莲| 口内射精颜射极品合集|