色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

利用CTLE和時間交錯閃存ADC來降低ADC分辨率

王彬 ? 來源:zh咖啡不加糖 ? 作者:zh咖啡不加糖 ? 2022-07-28 08:03 ? 次閱讀

CTLE 電路與閃存 ADC 尺寸和數量的正確平衡在最大限度地減少 ADC 位以實現最小面積和功耗方面發揮著關鍵作用。

最先進的每秒 112 吉比特 (Gbps) 長距離 (LR) SerDes PHY 的設計要求將模數轉換器 (ADC) 的位數降至最低,以實現整個系統占用最小的面積和消耗最小的功率。為此,利用連續時間線性均衡 (CTLE) 的值來減少 ADC 面積和功耗。由于采用了交錯式 ADC(如閃存),因此 ADC 面積和功率隨 ADC 通道的數量而變化。

此外,112-Gbps LR SerDes PHY 必須在 CTLE 輸入附近包含一個靜電放電 (ESD網絡,以保護接收器輸入。必須設計該電路塊,以便為 SoC 和網絡系統設計人員提供最高的可靠性。在這里,將 ESD 網絡置于 ADC 內部是沒有意義的,因為 CTLE 的存在對于優化設計至關重要。CTLE 的輸入在芯片外,因此需要提供 ESD 以防止設備處理造成的損壞。

CTLE 由一個終端塊(電阻器)、一個用于減少大信號進入 ADC 的衰減器、一個用于減少符號間干擾 (ISI) 的高頻升壓塊組成在 ADC 輸入端、直流偏移消除器和基線漂移消除器。所有這些共同減少了 ADC 的面積和功耗,同時保持了鏈路性能。

這些電路及其序列用于降低所需的 ADC 分辨率。這是為什么?好吧,在確定 ADC 分辨率時,最重要和絕對的特性是 ADC 的動態范圍。這被定義為 ADC 可以接受的最大電壓與預期在輸入端看到的最小電壓之比。

這兩個值在電壓上相差越遠,相對而言,ADC 越大,價格也越高。事實證明,CTLE 是降低 ADC 動態范圍的主要因素。這允許具有最佳 ADC 位數的高度可接受的系統性能。

深入研究 CTLE 并減少位數

讓我們從終端網絡開始。在 CTLE 的輸入端,終端為 SoC 和網絡系統設計人員提供差分 100 歐姆 (Ω)。一個控制良好的電阻器有助于減小動態范圍。由于電阻器已校準,因此輸入電壓擺幅不會因電阻器的工藝或溫度變化而變化。在Rambus中,電阻器被修整為最佳值,這使 CTLE 輸入端的輸入信號電壓電平保持非常穩定。

接下來,考慮 CTLE 第一級的衰減器。如果遠端發射器物理上靠近輸入,或者如果線路非常小,則發射器的輸入不會因信道損耗而顯著衰減。如果設計不當,進入接收器的這個巨大信號可能會使 ADC 的輸入過載。添加一個額外的 ADC 位可以補償這種過載。然而,使用一個簡單的衰減器,可以在 CTLE 之前減少輸入信號,這樣 ADC 就不需要那個額外的位。衰減器通常由分壓器電路構成。

高頻升壓級是信號鏈中的第二個 CTLE 模塊。這會減少來自通道的 ISI 量,進而減少 ADC 輸入所需的動態范圍。高頻升壓級之所以這樣做,是因為在 ADC 輸入之前去除了一些 ISI。

在 ADC 輸入端執行均衡還有另一個優點。ADC 引入的相對于 ISI 的量化噪聲降低了。這意味著接收器的 DSP 中的高頻噪聲增強較少,因為在 ADC 之前執行了一些均衡。

接下來是可變增益放大器(VGA);DSP 在啟動時設置其值,并在鏈接處于活動狀態時保持不變。VGA 增加了高頻升壓級輸出信號的輸入電壓。這樣做的方式是它始終占據 ADC 的整個動態范圍。

在 VGA 之后,是 DC 偏移消除器。上面討論的 CTLE 模塊是模擬電路,所有這些電路都有自然缺陷,導致它們產生 DC 偏移。DC 偏移消除器允許使用 ADC 的中心范圍,從而可以最大化 ADC 的動態范圍。

最后,還有基線漂移消除器。這是因為 SoC 或網絡系統設計人員可能要求在發送器和接收器之間包含一個 DC 模塊。在 DC 模塊的情況下,需要在 ADC 輸入處恢復 DC 值,而基線漂移消除器會執行此操作。

因此,當所有這些功能結合在一起時,所需的 ADC 位數可以顯著減少多達三個。如果應用所有這些功能,最終結果是使用 5 位 ADC 獲得與使用 8 位 ADC 相同的整體系統鏈路性能。

為什么這些位很重要?

為什么我們要消除這些位?為了說明原因,我們以閃存 3 位 ADC 為例,如圖 2 所示。ADC 采用多個比較器,均由單個時鐘驅動。輸入信號與所有比較器進行比較。有 2 b - 1 個比較器,其中 b 是位數。在這個 3 位 ADC 中,有 7 個比較器(2 3 ? 1 為 7)。

Flash ADC 速度快且具有良好的穩定性,可實現高度可接受的接收器性能;但是,它們可能具有高輸入電容,參考發生器可能很復雜,并且需要設計與系統數字部分的高速接口

要將位數增加 1,ADC 中的比較器數量需要加倍。結果,這使 ADC 的大部分面積翻了一番。類似地,比較器的數量增加,增加了功率。此外,解碼器需要有兩倍多的狀態并且還會增長。因此,當分辨率增加一倍時,就會產生級聯效應,使面積、功率和輸入電容增加一倍。

這也意味著 ADC 更難驅動,需要 CTLE 提供更大的驅動強度。此外,必須添加兩倍的參考電壓,以使參考電壓發生器增加。增加 ADC 輸出的位數會在整個 DSP 中產生漣漪,從而需要數據路徑中的更多位,這會增加數字邏輯的面積和功耗。

由于 ADC 的輸出數據,數字數據管道變得更寬。對于添加的每一位,必須在 DSP 中添加另一位以接收來自 ADC 的信號。簡而言之,分辨率每增長一位,設計的尺寸就會翻倍,也稱為隨分辨率的幾何增長,對于閃存 ADC 尤其如此。

減少閃存 ADC 面積和功耗

的技術 公平地說,閃存 ADC 引入了減少其面積和功耗的設計技術。兩種常見的技術被稱為折疊和插值。折疊技術允許我們在 ADC 的動態范圍內重復使用一組比較器兩次,而不是使用一組來確定所有電平。這種技術減少了比較器的數量并節省了面積和功率。

在插值的情況下,取相鄰比較器之間的平均值,以減少前置放大器的數量。插值的主要優點是減少 ADC 的輸入電容。

另一種技術是執行可變分辨率,其中不使用的比較器被關閉。例如,如果輸入信號的電壓非常低,則可以禁用高電平比較器以節省功率。然而,所有這些用于減輕面積和功耗的技術都有其缺點。每增加一點分辨率,設計難度、時間和風險都會增加。

擴展模擬信號

Flash ADC 消耗的面積和功率很重要,由于設計中采用的方式,它們必須顯著減少。原因是 112 Gbps LR SerDes PHY 鏈路需要每秒 56 千兆樣本。由于工藝技術速度的限制,不能使用單通道ADC。但是,有一個解決這個問題的方法。顯示了一類稱為時間交錯的 ADC ,它采用多個通道。這類 ADC 有許多并行的閃存 ADC,而不僅僅是一個。這里的想法是在數字化之前及時拉伸模擬信號。

這些M個 ADC 以Fs的采樣率并行運行,即采樣率除以M。例如,如果我們每秒有 4 個 56 giga 樣本,我們將有 7 GHz 乘以 8。因此,我們每秒總共有 56 個千兆樣本。112-Gbps 收發器中沒有一個 ADC,而是有許多并行的閃存 ADC。這些時間交錯 ADC 的優點是并行速度比單獨的單個閃存 ADC 快M倍。

這種 ADC 技術提供了所需的速度。但是,所有 ADC 通道都需要匹配。如果它們的偏移不匹配,則在 ADC 的輸出端會產生模式噪聲。這些是音調,這是一種減損性能。這些音調需要通過校準來消除。

此外,還包括采樣時間誤差。這是 ADC 應該采樣的時間和它實際采樣的時間之間的誤差。這可以通過數字檢測 ADC 輸出的采樣時間誤差和微調 ADC 輸入的采樣時鐘來校準。

如果交錯通道的增益不匹配,也會出現增益不匹配。隨著不同的M個通道循環通過,每個通道都將經歷增益模式重復。這進一步降低了 ADC 性能。當然,數字校準電路可以檢測到這種不匹配,并通過調整 ADC 基準來糾正它。此外,還有其他標準 ADC 損傷,包括抖動、熱噪聲和諧波失真。

當然,并行的閃存ADC越多,陣列就越復雜,設計和驗證也就越困難。然而,最重要的是,它最好最大限度地減少交錯的閃存 ADC 的數量。此外,盡可能并聯使用最小的 ADC 至關重要。

結論

頂級 112-Gbps LR SerDes PHY 要求最大限度地減少 ADC 位數,從而通過減少比較器的數量和最大限度地減少 DSP 中攜帶的位數,為您的整個系統提供最小的面積和功耗。在這項設計工程工作中,CTLE 的價值開始發揮作用,以降低所需的 ADC 分辨率。

所有這些 CTLE 電路都有助于減少面積和功耗。通過提高動態范圍,CTLE 電路在保持性能的同時減少了面積和功耗。在 112 Gbps 下使用的 ADC 類別極大地受益于交錯更小、更低功耗的 ADC 通道。經驗法則是使用正確大小和數量的通道,同時保持所需的覆蓋范圍和誤碼性能。

審核編輯:郭婷

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 接收器
    +關注

    關注

    14

    文章

    2468

    瀏覽量

    71878
  • adc
    adc
    +關注

    關注

    98

    文章

    6496

    瀏覽量

    544482
  • 比較器
    +關注

    關注

    14

    文章

    1650

    瀏覽量

    107188
收藏 人收藏

    評論

    相關推薦

    請問ISO7720的時間分辨率有多少?

    ),HRPWM的時間分辨率是0.18ns,理論上HRPWM的精度為0.0095%。 2)HRPWM輸出通過RC濾波接到ISO7720的輸入,R=10Ω,C=22pF。 3)ISO7720輸出接功率芯片的驅動
    發表于 11-29 08:25

    ADC12DJ3200 8bit分辨率是不是直接截了12bit的高8位?

    您好我還想再咨詢一下,對于ADC12DJ3200說,8bit分辨率,7.8左右有效位。我看手冊,他的內核是12位的,這個8bit分辨率是不是直接截了12bit的高8位?這樣才導致的
    發表于 11-28 06:33

    如何評估adc的性能參數

    評估ADC(模數轉換器)的性能參數是一個綜合考量多個因素的過程。以下是一些關鍵的ADC性能參數及其評估方法: 一、分辨率 分辨率是衡量ADC
    的頭像 發表于 11-19 17:26 ?623次閱讀

    adc應用實例分析 adc電路設計技巧

    :溫度監測系統 假設我們需要設計一個溫度監測系統,該系統能夠實時監測環境溫度,并將數據發送到中央監控站。這個系統的核心是一個溫度傳感器和一個ADC。 1. 選擇合適的ADC 分辨率 :根據需要監測的溫度精度選擇合適的
    的頭像 發表于 10-31 11:03 ?329次閱讀

    adc的性能評估標準

    在現代電子系統中,模擬-數字轉換器(ADC)扮演著至關重要的角色。它們負責將模擬信號轉換為數字信號,以便進行進一步的處理和分析。 1. 分辨率(Resolution) 分辨率是衡量ADC
    的頭像 發表于 10-31 10:54 ?527次閱讀

    adc參數解析及選擇指南

    它可以區分的最小信號變化。分辨率越高,可以檢測的信號變化越細微,但處理速度可能降低分辨率通常以位(bit)表示,例如12位ADC可以區分(2^{12} = 4096)個不同的電平。
    的頭像 發表于 10-31 10:46 ?808次閱讀

    提高SAR ADC分辨率

    電子發燒友網站提供《提高SAR ADC分辨率.pdf》資料免費下載
    發表于 10-25 09:11 ?0次下載
    提高SAR <b class='flag-5'>ADC</b>的<b class='flag-5'>分辨率</b>

    過采樣ADC12以獲得更高分辨率

    電子發燒友網站提供《過采樣ADC12以獲得更高分辨率.pdf》資料免費下載
    發表于 10-22 10:16 ?0次下載
    過采樣<b class='flag-5'>ADC</b>12以獲得更高<b class='flag-5'>分辨率</b>

    TLV320AIC3254用作音頻采集,芯片的ADC分辨率是多少位的呢?

    用作音頻采集,芯片的ADC分辨率是多少位的呢?查看了一些資料和CS都沒介紹到這一塊。
    發表于 10-10 07:23

    ADS1282-SP抗輻射加固保障高分辨率Δ-ΣADC數據表

    電子發燒友網站提供《ADS1282-SP抗輻射加固保障高分辨率Δ-ΣADC數據表.pdf》資料免費下載
    發表于 07-16 09:20 ?0次下載
    ADS1282-SP抗輻射加固保障高<b class='flag-5'>分辨率</b>Δ-Σ<b class='flag-5'>ADC</b>數據表

    華為pockets屏幕分辨率是多少

    華為Pocket S的內屏分辨率是2790×1188,外屏分辨率為340×340。該手機采用了6.9英寸的柔性OLED屏幕,支持120Hz刷新、1440Hz高頻PWM調光,色彩表現達到10.7億色,同時還配備了防反光納米光學膜
    的頭像 發表于 03-06 17:37 ?1148次閱讀

    如何提高硬件pwm的分辨率

    如題,新唐的pwm一般都是16bit, 其實也可以利用預分頻比來提高一些所謂的分辨率. 現在有這樣一個需求. 要求脈寬在0-65535us之間連續可調, 周期,也類似.但是肯定要大于65535,連續
    發表于 01-16 08:30

    鏡頭分辨率簡述

    分辨率可以從顯示分辨率與圖像分辨率兩個方向來分類。
    的頭像 發表于 01-15 11:12 ?919次閱讀

    淺談相機的圖像分辨率

    談到顯微成像系統,常常會用分辨率評價成像能力的高低,那分辨率到底指的是什么,又怎樣計算呢?其實對于一個特定的顯微成像系統,分辨率要從兩個方面
    的頭像 發表于 01-09 09:54 ?1774次閱讀
    淺談相機的圖像<b class='flag-5'>分辨率</b>

    adc電路的分辨率怎么算

    ADC(模數轉換器)電路的分辨率是指其能夠將模擬信號轉換為數字信號時能夠達到的最小分辨單位。分辨率通常用位數表示,例如10位的ADC具有10
    的頭像 發表于 01-04 15:23 ?7117次閱讀
    主站蜘蛛池模板: 亚洲看片网站| xxxxx俄罗斯| 日韩精品卡1卡2三卡四卡乱码| 国产偷抇久久精品A片蜜臀AV| 4388成人| 亚洲国产精品99久久久久久| 青青草国拍2018| 久久精品影视| 国产女高清在线看免费观看| a在线视频免费观看| 永久免费在线观看视频| 丝袜足控免费网站xx91| 欧美猛男gaygayxxgv| 久久高清免费视频| 国产一级做a爰片久久毛片男| 百度影音第四色| 最近2019中文字幕MV免费看| 亚洲精品国产在线网站| 涩涩涩涩爱网站| 轻点灬大ji巴太粗太双性高h| 久久亚洲黄色| 精品欧美小视频在线观看| 国产精品亚洲专区在线播放| 大学生一级毛片免费看| 99久久re6热精品首页| 中文字幕亚洲欧美日韩2019| 亚洲精品一本之道高清乱码| 午夜深情在线观看免费| 色欲AV无码乱码精品国产| 人人射人人插| 青柠在线观看视频在线高清| 欧美另类极品videosbest| 免费观看美女的网站| 妹妹成人网| 男女牲交全过程免费播放| 麻豆AV福利AV久久AV| 久久久久久88色偷偷| 久久精品国产亚洲AV热无遮挡| 黄色小说男男| 九九免费精品视频| 久久无码av三级|