計(jì)算密集型應(yīng)用是指需要大量復(fù)雜計(jì)算的任何計(jì)算機(jī)應(yīng)用。像 AI 推理、大數(shù)據(jù)分析、網(wǎng)絡(luò)和科學(xué)研究建模之類就是如今的一些比較流行的計(jì)算密集型應(yīng)用。
計(jì)算密集型應(yīng)用所需的處理能力遠(yuǎn)遠(yuǎn)超過單靠處理器就能處理的能力?,F(xiàn)場(chǎng)可編程門陣列 (FPGA) 被認(rèn)為是各種計(jì)算應(yīng)用的加速器,因?yàn)樗哂锌啥ㄖ菩浴⒖删幊绦砸约芭c相對(duì)性能的低功耗特性。這就是為什么像 Xilinx 這樣的半導(dǎo)體制造商要將處理器和 FPGA 架構(gòu)都集成到單個(gè)器件中的原因。Xilinx UltraScale MPSoC 架構(gòu)提供了多種高級(jí)處理器,從 32 位到 64 位,支持虛擬化,并通過“合適的任務(wù)使用合適的引擎”理念實(shí)現(xiàn)了真正的異構(gòu)多處理能力。
Zynq Ultrascale+ MPSoC
Xilinx Zynq? UltraScale+? EG MPSoC 器件將基于高性能 ARM? 的多核、多處理系統(tǒng)與 ASIC 級(jí)可編程邏輯結(jié)合在一起。該處理系統(tǒng) (PS) 帶有 64 位四核 ARM? Cortex?-A53、32 位雙核 Cortex-R5F 實(shí)時(shí)處理器和 Mali?-400 MP2 圖形處理單元。ASIC 級(jí)可編程邏輯具有高度靈活性,并基于 Xilinx UltraScale 架構(gòu)而構(gòu)建。該可編程邏輯模塊通過 6,000 個(gè)互連與處理系統(tǒng)通信。
Zynq UltraScale + EG 架構(gòu)。
Genesys ZU-3EG Ultrascale+ EG MPSoC 平臺(tái)
National Instruments 旗下公司 Digilent Inc 最近剛剛發(fā)布了 Genesys ZU-3EG,這是一款用于計(jì)算密集型應(yīng)用的多功能 Zynq UltraScale+ EG MPSoC 開發(fā)板。板載外設(shè)、易升級(jí)的 DDR4、Mini PCIe 和 microSD 插槽、多攝像頭以及高速擴(kuò)展連接器的完美結(jié)合,使之支持的用例非常廣泛。兩個(gè)不同的專用端口,包括 Pmod 和用于我們?nèi)?Zmod 的 SYZYGY 兼容高速擴(kuò)展模塊端口,可以靈活擴(kuò)展并輕松接入廣泛的附加模塊生態(tài)系統(tǒng),非常適合硅器件的評(píng)估和快速原型開發(fā)。
入門資料
Genesys ZU-3EG 隨附了一個(gè)針對(duì)基于Linux 的應(yīng)用的 Petalinux 開箱即用項(xiàng)目,并提供了一個(gè)分步指南,引導(dǎo)您在 Xilinx Vivado 設(shè)計(jì)套件中添加 Genesys ZU-3EG 電路板文件。用戶還可以使用提供的知識(shí)產(chǎn)權(quán) (IP) 內(nèi)核和 Xilinx Vivado 設(shè)計(jì)套件中使用的預(yù)配置邏輯功能來配置板載外設(shè)。
借助優(yōu)化的規(guī)格和強(qiáng)大的文檔庫,用戶可以快速啟動(dòng)各種計(jì)算密集型應(yīng)用開發(fā),包括 AI、云和多媒體計(jì)算以及網(wǎng)絡(luò)等。
審核編輯:郭婷
-
FPGA
+關(guān)注
關(guān)注
1629文章
21729瀏覽量
602991 -
Xilinx
+關(guān)注
關(guān)注
71文章
2167瀏覽量
121303 -
MPSoC
+關(guān)注
關(guān)注
0文章
198瀏覽量
24271
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
評(píng)論