色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

晶振電路設計是否合理

冬至配餃子 ? 來源:硬件大熊 ? 作者:雕塑者 ? 2022-08-04 15:05 ? 次閱讀

幾乎所有使用MCU產品,外圍電路都離不開晶振電路設計,大多數電子設計人員從入門開始都會接觸到晶振電路,但實際上,很少有人真正了解晶振電路是如何工作的,在晶振出現問題之前,多數人不會付出太多精力去關注振蕩器電路設計是否合理,通常等到產品量產,由于晶振而導致的大面積宕機現象時,才開始注意到晶振電路設計是否合理。

pYYBAGLrbbSAH708AABbMP3_ew8039.png

晶振的全稱叫:石英晶體振蕩器。是利用石英晶體的壓電效應廠商高精度振蕩頻率的一種電子元件。查看維基百科,對于這種神奇的材料具體的講解是:

pYYBAGLrbciAFBc4AADAG2hHCdM222.png

石英晶體等效模型:

Cp:等效電路中與串聯臂并接的電容(譯注:也叫并電容,靜電電容,其值一般僅與晶振的尺寸有關)。

Ls:(動態等效電感)代表晶振機械振動的慣性。

Cs:(動態等效電容)代表晶振的彈性。

Rs:(動態等效電阻)代表電路的損耗

poYBAGLrbeyACzbnAABb1t-Keb0118.png

了解晶振電路的設計,首先你要熟悉Pierce(皮爾斯)振蕩器電路。該模型電路簡單,工作有效而且穩定,因此現今幾乎所有的晶振電路設計都采用這個模型。如下,該設計包含一個反相器、一個電阻、一個石英晶體、兩個小電容。石英晶體在此扮演高選擇度的濾波元件:

pYYBAGLrbgaAQUkRAAAuWMz8JMc759.png

Inv:內部反相器器,作用等同于放大器

Q:石英或陶瓷晶振。

Rf:內部反饋電阻(譯注:它的存在使反相器工作在線性區, 從而使其獲得增益,作用等同于放大器)。

RExt:外部限流電阻。

CL1和CL2:兩個外部負載電容。

Cs:由于PCB布線及連接等寄生效應引起的等效雜散電容(OSC_IN和OSC_OUT管腳上)

接下來,我們重點關注內部反饋電阻Rf、負載電容Cl、外部限流電阻Rext——

反饋電阻Rf

皮爾斯振蕩器中,連接晶振的芯片內部是一個線性的運算放大器,由于運算放大器的電壓增益非常大,范圍從數百到數萬倍不等,因此通常使用運算放大器會將輸出端與反向輸入端連接形成一個負反饋組態(即閉環放大器)。皮爾斯振蕩器中的反饋電阻Rf可以看成是反相器的偏壓電阻,可以令反相器工作在線性區域而不至于由于增益過大而工作在完全導通或截止的狀態。

大多數情況下,Rf是內嵌在芯片內部中,但不排除有些芯片的設計并未內嵌這個電阻,因此在這種情況下,你會看到有些晶振電路的外部并聯著一個電阻。不同頻率對應的反饋電阻參考值:

pYYBAGLrbhyAESw-AABtYaQhYn0293.png

負載電容CL

負載電容指連接到晶振上的終端電容,該終端電容包括:外部電容CL1和CL2、印刷電路板上的雜散電容(Cs)。CL的值是晶振本身決定,供應商會在規格書中給出,當晶振外部等效電容等于負載電容CL時,無源晶振輸出的頻率最準確。

CL=(CL1//CL2)+CS

即:CL=[(CL1xCL2)/(CL1+CL2)]+CS

需要注意的是:電容具有充放電的功能,電容容值越大,放電越慢,電容容值越小,放電越快。因此實際調試中,如果測得的實際頻率比理論值偏小,說明振蕩器振蕩頻率偏慢,電容的放電太慢,等效電容大于負載電容,需要降低外部的匹配電容

外部電阻Rext

在開始闡釋外部電阻之前,我們需要再了解兩個概念:振蕩器增益余量gain、驅動級別DL——

增益余量gain:表征振蕩電路的放大能力

驅動級別DL:表征晶振的驅動功耗

poYBAGLrbi-AFDNLAAGWnWXxtHM462.png

早在1988年, Eric Vittoz發表了晶振RLC動態等效電路的相關理論研究,基于前人的理論,反相器跨導gm必須大于gmcrit才能滿足起振條件,為保證可靠性,還必須滿足至少5倍的關系;即:gmargin = gm / gmcrit

其中,gmcrit = 4 x ESR x (2πF)2 x (C0 + CL)2,ESR、C0、CL都可以從晶振規格書中獲取,gm從芯片規格書中獲得;

pYYBAGLrbk-ATSRFAAHAmVQvzSk116.pngpoYBAGLrblWARNGLAAF8PGkBCXI183.png

驅動級別DL描述的是晶振的功耗,晶振的功耗必須限制在一定范圍內,否則石英晶體可能會由于過度機械振動而導致不能正常工作。

DL = ESR x I2,其中ESR為晶振的等效串聯電阻,I為流過晶振的電流的均方根有效值

你必須讓DL值小于晶振規格書中限定的DL值,如果實際DL值較高,則需要Rext電阻對驅動功率進行限制。

對于I的測量需要電流探頭進行測量,而且由于驅動電流一般比較小,因此需要1mA/mV檔,實際操作中,你可能并沒有分辨率這么高的電流探頭,那么你可以通過觀測晶振引腳輸出波形的形狀進行確認,具體方法我們在下面講。

當你能耐心看到這里,對于晶振設計的基礎概念、計算已經都了解過,接下來,可以搬上我們最終的晶振設計步驟:

第一步:增益余量的計算

gmcrit = 4 x ESR x (2πF)2 x (C0 + CL)2,ESR、C0、CL都可以從晶振規格書中獲取,gm從芯片規格書中獲得;gmargin = gm / gmcrit ,

若gmargin<5,說明這不是一個合格的晶振,你該去挑選一個更低ESR或CL值的晶振;

若gmargin>5,進行第二步;

第二步:外部負載電容計算

CL=(CL1//CL2)+CS

即:CL=[(CL1xCL2)/(CL1+CL2)]+CS

CL為晶振規格書給出的負載電容,CL1,CL2為所要計算的外部電容,CS為雜散電容(可粗略使用4pf進行計算)

第三步:驅動級別和外部電阻的計算

用一臺示波器檢測OSC輸出腳,

如果檢測到非常清晰的正弦波,且正弦波的上限值和下限值都符合時鐘輸入需要,則晶振未被過分驅動;那么祝賀你,你找到了合適的晶振;

如果正弦波形的波峰,波谷兩端被削平,而使波形成為方形,則晶振被過分驅動。這時就需要用電阻Rext來防止晶振被過分驅動。判斷電阻RD大小的最簡單的方法就是串聯一個微調電阻,從0開始慢慢調高,一直到正弦波不在被削平為止,這時的電阻值為Rext值。此時,由于需要串聯Rext,晶振模型的ESR已經發生了改變,因此你需要回到第一步計算gmarin,如果gmarin>5,那么你找到了合適的晶振,如果gmarin<5,那么重新挑選另外一個晶振,重新回到第一步吧。。。



審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • mcu
    mcu
    +關注

    關注

    146

    文章

    17172

    瀏覽量

    351584
  • 示波器
    +關注

    關注

    113

    文章

    6263

    瀏覽量

    185255
  • 振蕩器
    +關注

    關注

    28

    文章

    3833

    瀏覽量

    139153
  • 晶振電路
    +關注

    關注

    7

    文章

    92

    瀏覽量

    25323
收藏 人收藏

    評論

    相關推薦

    說說的應用與合理的PCB設計

    我們常把比喻為數字電路的心臟,這是因為,數字電路的所有工作都離不開時鐘信號,直接控制著整
    的頭像 發表于 10-24 14:52 ?8712次閱讀
    說說<b class='flag-5'>晶</b><b class='flag-5'>振</b>的應用與<b class='flag-5'>合理</b>的PCB設計

    如何確認電路和MCU是否匹配

    上篇文章我們講解了電路的分類,以及如何計算的負載電容和反饋電阻選型,今天我們講一下如何通過計算確認你的
    的頭像 發表于 04-06 09:49 ?8339次閱讀
    如何確認<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>電路</b>和MCU<b class='flag-5'>是否</b>匹配

    關于電路的測量方案

    如果看過前幾節內容的話,應該就對比較了解了,但是還有一個問題,那就是測試。電路設計好之后,如何測試
    發表于 09-07 09:06 ?2326次閱讀

    硬件電路設計之晶體與電路設計

      晶體與電路設計中的應用十分廣泛,對于數字電路,一個穩定的時鐘信號,是系統穩定的前提。
    的頭像 發表于 11-22 10:44 ?2528次閱讀
    硬件<b class='flag-5'>電路設計</b>之晶體與<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>電路設計</b>

    電路設計訣竅,工程師必備技巧!

    振作為時鐘電路中必不可少的信號傳遞者,單片機要想正常運作就需要存在。因此,在電子電路設計中也少不了
    的頭像 發表于 11-13 17:01 ?1272次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>電路設計</b>訣竅,工程師必備技巧!

    怎么判斷是否不起該怎么辦?

    :1. 檢查線路連接 **·**使用萬用表:使用萬用表的“響鈴”功能或電阻檔來檢查與周圍電路的連接是否存在虛焊或短路。虛焊點可能表現為高電阻值或不穩定的連接,而短路則可能顯示為非常
    發表于 03-06 17:22

    電路設計方案,電路中各元器件的作用是什么?

    具有的等效電氣特性電路設計方案,電路中各元器件的作用是什么?消除
    發表于 04-13 06:19

    求一種GD32外部異常解決方案

    ,檢查硬件電路設計,電容選擇是否合理是無源
    發表于 01-26 07:22

    電路設計指南

    電路設計指南,可以參考一下
    發表于 07-05 10:27

    如何判斷是否_不起怎么辦

    萬用表或者示波器可以測量是否
    的頭像 發表于 08-22 11:31 ?2.5w次閱讀

    選型設計有多重要?這些重點關注對象一定要注意了

    去關注振蕩器電路設計是否合理,通常等到產品量產,由于而導致的大面積宕機現象時,才開始注意到
    的頭像 發表于 10-30 20:38 ?423次閱讀

    電路的作用是什么 電路的原理

    在電子電路設計中,我們經常會用到電路,然而部分人不知道
    的頭像 發表于 07-06 15:34 ?8.4w次閱讀

    如何判斷單片機是否工作及問題排除

    ,本文介紹單片機的外部。1 如何判斷是否工作對于普通的外部
    發表于 12-01 15:51 ?23次下載
    如何判斷單片機<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>是否</b>工作及問題排除

    無源的選型理念 無源的EMC電路設計

    引言:無源電路雖然簡單,但是因為它是整板最核心的基本元件,需要在超長的年限里保持工作穩定,并且它是一個高頻輻射源,產品初期的設計缺陷容易導致EMC測試失敗,所以無源
    的頭像 發表于 08-19 17:50 ?4583次閱讀
    無源<b class='flag-5'>晶</b><b class='flag-5'>振</b>的選型理念 無源<b class='flag-5'>晶</b><b class='flag-5'>振</b>的EMC<b class='flag-5'>電路設計</b>

    如何判斷電路是否被過分驅動?

    如何判斷電路是否被過分驅動? 判斷電路
    的頭像 發表于 01-31 09:28 ?783次閱讀
    主站蜘蛛池模板: 中文字幕亚洲无线码高清不卡| 爱啪国产精品视频在线| 国产不卡一卡2卡三卡4卡网站 | 国产在线亚洲精品观| 亚洲三级在线看| 美女洗澡脱得一二干净| 成人毛片免费在线观看| 亚洲欧美中文字幕网站大全| 男女啪啪抽搐呻吟高潮动态图| 俄罗斯人xxx| 伊人久久大香线蕉综合bd高清| 欧美精品XXXXBBBB| 国产亚洲精品久久久无码狼牙套| 中文字幕成人| 天天躁日日躁狠狠躁中文字幕老牛 | 2021自产拍在线观看视频| 欧美506070| 国产在线精品亚洲观看不卡欧美| 4484在线观看视频| 午夜伦理电影在线观免费| 老人FREE VIODES老少配| 父皇轻点插好疼H限| 伊人色综合久久天天网| 色戒无删减流畅完整版| 久久精品人人做人人爽97| wwwxx日本| 一本之道高清在线观看一区| 日本69xxxxx| 久久久精品久久| 国产精品午夜小视频观看| 97人人超碰国产精品最新蜜芽| 亚洲成a人片777777久久| 免费可以看污动画软件| 国产色精品久久人妻99蜜桃麻豆| 2021国产精品视频| 亚洲破处女| 涩涩电影网| 欧美video巨大粗暴18| 久久草这在线观看免费| 国产精品嫩草99AV在线| chinesetoilet美女沟|