直接比較為半導體技術提供的總體性能數據有時會產生誤導。在溫度等動態條件下,Rds(on) 等參數的可變性表明情況更為復雜。
我們生活在一個一切都在四個維度內相對連續運動的世界。支持弦理論的物理學家可能會對此進行擴展,認為我們可以同時存在于至少十個維度中,如果包括時間,則可以在十一個維度中存在。然而,從工程師的角度來看,特別是在評估半導體時,感興趣的維度是時間;設備在動態電氣條件和外部影響(例如工作溫度變化)下的功能如何。
數據表提供的主要性能數據通常是針對“典型”溫度給出的,通常在腳注中定義,并且始終為 25°C。雖然這不太現實,特別是對于功率半導體,但這種做法是整個行業的標準。但是,它至少可以在競爭設備之間進行初步比較。其他有用的品質因數 (FoM) 結合了在實際應用中很重要的特性。一個例子是 RdsA,它是晶體管的導通(或漏源)電阻 (Rds) 和芯片面積 (A) 的乘積。非常低的 Rds 非常適合傳導損耗,但如果以大芯片面積為代價,則器件電容會變得更高,開關損耗也會增加。一個相關的 FoM 是 Rds*Eoss,它是 Rds 和開關能量損失的乘積。
Rds(on) 和 Eoss 的值可以在器件數據表中找到,或者至少可以從器件數據表中找到,但實際上應該考慮溫度的額外維度。例如,650V UnitedSiC UF3C065040B3 SiC 級聯器件,它具有 Rds (on) 最大值為 52 毫歐(典型值為 42),可以與相同 D 2 PAK-3L 封裝中的 650V 硅超結 MOSFET 進行比較,該封裝的 Rds(on) 最大值為 45 毫歐(典型值為 40) . 在第一印象中,SJ 器件似乎更好,尤其是它在 25°C 時的最大漏極電流為 46A(而 SiC FET 部件僅為 41A)。但在 150°C 時,SJ 器件的 Rds(on) 值通常為 96 毫歐,而 SiC FET 部分約為 67 毫歐,而在 175°C 時僅為 78 毫歐(圖 1)。
顯然,在功率組件真正運行的較高溫度下,SiC FET 器件的性能優于 SJ MOSFET。這不僅僅是器件評級方式的一個怪癖,而是 Si 和 SiC FET 材料之間的內在差異;在所涉及的摻雜水平(在 SiC FET 中通常高 10-100 倍)下,電子遷移率的下降速度會隨著溫度的升高而惡化。
圖 1:碳化硅共源共柵的 Rds(on) 隨溫度的增加低于 SJ 共源共柵
這里的關鍵是,看似相似的部件在更高的溫度下可能表現得截然不同,SiC FET 器件的較低傳導損耗意味著它在 150°C 時比 SJ 部件消耗的功率少 30%。實際上,應用程序將定義電流水平,而不是開關中的功耗。這意味著對于給定的電流,由于 SiC 的熱阻低于 Si,因此溫度更低,因此 SiC FET 的性能有望優于 Si。SiC FET 較低的開關損耗和體二極管損耗也降低了整體封裝耗散,從而提供較低的相對結溫上升和仍然較低的相對 Rds(on) 值。考慮到 SiC FET 器件的較低柵極電荷和由此產生的節能效果,例如,具有較小的緩沖器,
選擇半導體開關時,有必要研究數據表規格的詳細信息——尤其是 Rds(on) 等關鍵參數如何隨溫度變化。這些額外的尺寸是它們在現實生活中運作的地方,考慮到碳化硅選項,可能會有一些驚喜等待工程師。
審核編輯:湯梓紅
-
半導體
+關注
關注
334文章
27432瀏覽量
219292 -
碳化硅
+關注
關注
25文章
2770瀏覽量
49090 -
RDS
+關注
關注
0文章
102瀏覽量
16864
發布評論請先 登錄
相關推薦
評論