串擾是由于線路之間的耦合引發(fā)的信號和噪聲等的傳播,也稱為“串音干擾”。特別是“串音”在模擬通訊時代是字如其意、一目了然的表達。兩根線(也包括PCB的薄膜布線)獨立的情況下,相互間應該不會有電氣信號和噪聲等的影響,但尤其是兩根線平行的情況下,會因存在于線間的雜散(寄生)電容和互感而引發(fā)干擾。所以,串擾也可以理解為感應噪聲。
線間耦合有雜散(寄生)電容引發(fā)的電容(靜電)耦合和互感引發(fā)的電感(電磁)耦合。這些耦合現(xiàn)象會引發(fā)干擾。下圖為每種耦合的示意圖以及最簡化的等效電路。
上圖中用公式給出了將兩者從噪聲源的布線模式1到附近的布線模式2所產生的噪聲電壓Vn。R為電阻,C為電容,M為互感,Vs為噪聲源電壓,Is為噪聲源電流。在這里請記住,平行的布線間會發(fā)生串擾。順便提一下,如果布線是正交結構,則雜散電容和互感都會顯著減少。
關鍵要點:
平行的布線間會產生串擾。
串擾的因素有雜散(寄生)電容引發(fā)的電容(靜電)耦合和互感引發(fā)的電感(電磁)耦合。
審核編輯:劉清
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關推薦
因此了解串擾問 題產生的機理并掌握解決串擾的設計方法,對于工程師來說是相當重要的,如果處理不好可能會嚴重影響整個電路的效果。
發(fā)表于 09-28 09:41
?1841次閱讀
01 . 什么是串擾? ? 串擾 是 PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。 串
發(fā)表于 05-23 09:25
?6607次閱讀
。兩根線(也包括PCB的薄膜布線)獨立的情況下,相互間應該不會有電氣信號和噪聲等的影響,但尤其是兩根線平行的情況下,會因存在于線間的雜散(寄生)電容和互感而引發(fā)干擾。所以,串擾也可以理解為感應噪聲
發(fā)表于 03-21 06:20
串擾在電子產品的設計中普遍存在,通過以上的分析與仿真,了解了串擾的特性,總結出以下減少串擾的方法
發(fā)表于 08-14 11:50
?1.9w次閱讀
高速PCB設計中,信號之間由于電磁場的相互耦合而產生的不期望的噪聲電壓信號稱為信號串擾。串擾超出一定的值將可能引發(fā)電路誤動作從而導致系統(tǒng)無法
發(fā)表于 07-19 09:52
?2415次閱讀
文章——串擾溯源。 提到串擾,防不勝防,令人煩惱。不考慮串擾,仿真波形似乎一切正常,考慮了
發(fā)表于 03-29 10:26
?3425次閱讀
串擾是兩條信號線之間的耦合、信號線之間的互感和互容引起線上的噪聲。容性耦合引發(fā)耦合電流,而感性耦合引發(fā)耦合電壓。PCB板層的參數(shù)、信號線間距、驅動端和接收端的電氣特性及線端接方式對串擾
發(fā)表于 09-14 09:49
?2969次閱讀
在硬件系統(tǒng)設計中,通常我們關注的串擾主要發(fā)生在連接器、芯片封裝和間距比較近的平行走線之間。但在某些設計中,高速差分過孔之間也會產生較大的串擾
發(fā)表于 11-07 11:20
?1618次閱讀
當串擾發(fā)生在信號的邊沿時,其作用效果類似于影響了信號的傳播時間,比如下圖所示,有3根信號線,前兩根等時傳播,第三根信號線在邊沿時收到了串擾,看起來信號傳播的時間被改變了
發(fā)表于 12-12 11:01
?1324次閱讀
串擾是 PCB 的走線之間產生的不需要的噪聲 (電磁耦合)。
發(fā)表于 05-22 09:54
?4006次閱讀
當信號通過電纜發(fā)送時,它們面臨兩個主要的通信影響因素:EMI和串擾。EMI和串擾嚴重影響信噪比。通過容易產生EMI 和
發(fā)表于 07-06 10:07
?2098次閱讀
空間中耦合的電磁場可以提取為無數(shù)耦合電容和耦合電感的集合,其中由耦合電容產生的串擾信號在受害網(wǎng)絡上可以分成前向串擾和反向串擾Sc,這個兩個信
發(fā)表于 08-21 14:26
?363次閱讀
雙絞線的串擾就是其中一個線對被相鄰的線對的信號串進來所干擾就是串擾。串
發(fā)表于 11-01 10:10
?1325次閱讀
串擾是芯片后端設計中非常普遍的現(xiàn)象,它會造成邏輯信號的預期之外的變化。消除串擾的影響是后端的一個重要課題。
發(fā)表于 12-06 15:38
?1233次閱讀
空間中耦合的電磁場可以提取為無數(shù)耦合電容和耦合電感的集合,其中由耦合電容產生的串擾信號在受害網(wǎng)絡上可以分成前向串擾和反向串擾Sc,這個兩個信
發(fā)表于 12-28 16:14
?358次閱讀
評論