SystemVerilog packages提供了對于許多不同數據類型的封裝,包括變量、task、function、assertion等等,以至于可以在多個module中共享。
簡單來說,package就是一個命名空間。
package myPack; typedef struct { int i; int j; } cStruct; function cStruct add (cStruct a , b); add.i = a.i + b.i; add.j = a.j + b.j; endfunction endpackage module top ( //referencing package item 'cStruct' of myPack output myPack::cStruct cout, input myPack::cStruct a , b ); //referencing 'add' function of myPack assign cout = myPack::add(a , b); endmodule
在上面的例子中,我們聲明了一個package “myPack” ,其中聲明了一個struct數據類型“cStruct”和一個function “add.” 在module “top”中,我們使用package中的“cStruct”數據類型作為module的輸入輸出。
我們在引用package中成員使用了:
myPack::**
另外一種方式就是import了,import之后就無需在引用package中的成員時使用“myPack::”
審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
Verilog
+關注
關注
28文章
1351瀏覽量
110077 -
System
+關注
關注
0文章
165瀏覽量
36929 -
Package
+關注
關注
0文章
26瀏覽量
10485
原文標題:SystemVerilog中的package
文章出處:【微信號:芯片驗證工程師,微信公眾號:芯片驗證工程師】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
SystemVerilog中的“const”類屬性
SystemVerilog中可以將類屬性聲明為常量,即“只讀”。目的就是希望,別人可以讀但是不能修改它的值。
發表于 11-29 10:25
?2135次閱讀
看一下SystemVerilog中package的使用方法與注意事項
談到package,用過VHDL的工程師并不陌生。實際上,SystemVerilog中的package正是從VHDL引入的,以進一步增強其在系統級的描述能力。
請問Systemverilog中如何使用VHDL的package?
現在需要使用system verilog寫代碼,但是想復用之前VHDL的package,里面有寫的現成的function等,請問如何調用呢。總是報錯說找不到_pkg
發表于 03-12 15:37
SystemVerilog的斷言手冊
SystemVerilog Assertion Handbook1 ROLE OF SYSTEMVERILOG ASSERTIONSIN A VERIFICATION METHODOLOGY
發表于 07-22 14:12
?20次下載
SystemVerilog for Design(Secon
Chapter 1: Introduction to SystemVerilogChapter 2: SystemVerilog Declaration SpacesExample 2-1: A
發表于 07-22 14:45
?0次下載
SystemVerilog中$cast的應用
SystemVerilog casting意味著將一種數據類型轉換為另一種數據類型。在將一個變量賦值給另一個變量時,SystemVerilog要求這兩個變量具有相同的數據類型。
SystemVerilog中的package和`include有什么不同?
肯定很多人會問為什么有的地方使用package,有的地方使用`include,二者是不是等價的呢?
SystemVerilog中的Semaphores
SystemVerilog中Semaphore(旗語)是一個多個進程之間同步的機制之一,這里需要同步的原因是這多個進程共享某些資源。
Systemverilog中的Driving Strength講解
在systemverilog中,net用于對電路中連線進行建模,driving strength(驅動強度)可以讓net變量值的建模更加精確。
評論