如今,射頻電路被應用于各種各樣的電子產品中,其中大多數是醫療、工控和通信產品。
什么是射頻電路板?
射頻頻率范圍通常為300Khz-300Ghz,超過300Khz的信號是射頻,300Mhz以上是微波。射頻電路和微波電路,與典型的數字電路、模擬電路之間有相當大的區別。本質上,射頻信號是非常高頻率的模擬信號,因此,不同于數字信號,在任何時間點,射頻信號可以處于最小和最大限制之間的任何電壓和電流水平。此外,單個波段的信號可以很窄,也可以很寬,并且在一個頻率很高的載波上傳播。
總之,射頻電路在PCB設計方面面臨的挑戰不同于高速數字信號電路。
射頻電路的設計挑戰
PCB設計工程師在處理射頻電路時,面臨著以下4個挑戰:
射頻電路對噪聲非常敏感,會引起振鈴和反射,必須小心處理;
阻抗匹配是射頻電路的關鍵。頻率越高,允許的誤差越小。當從發射端到接收端的走線總長度大于信號波長的1/16時,才需要對該走線進行阻抗控制(信號波長的1/16為信號的臨界長度)。例如,如果您在處理一個1Ghz的信號,并且它的總長度大于375mil,就需要對走線進行阻抗控制。
回波損耗必須最小。在非常高的微波頻率下,回波信號需要采用最小電感路徑。因此,如果沒有合理的PCB設計,回波信號會穿過電源平面、其他層或一些其他線路,信號的阻抗不再是一個受控制狀態。
串擾是高頻設計中的一個重要課題,因為串擾與有效線路的邊緣速率成正比。在這種情況下,主線路的耦合能量將疊加在被干擾線路上,當板密度增加時,串擾問題將變得更加嚴重。
RF PCB設計解決方案
噪聲
適當終止信號可以解決反射或振鈴問題,另一種方法是利用有效地平面來優化回波路徑。
阻抗匹配
PCB設計工程師需要將阻抗保持在50 ohms:發射端50 ohms,傳輸過程中50 ohms,接收端50 ohms。
回波損耗
信號下方的接地面適合提供回波路徑。從發射端到接收端的信號下方的地平面有著良好的連續性,不僅能夠最大限度減少接地回路電流,還有助于減少射頻漏入電路元件。
串擾
在信號走線周圍一定要預留足夠的空間。保持所有進出收發模塊的線路越短越好,與高速信號的走線距離應盡可能遠。這些線之間相互平行的距離也應該保持在最小。以上的所有措施都將減少兩線的接近程度和兩線平行運行的距離,從而減少串擾。
其他解決方案包括減少線路及其參考平面之間的介電間距,或引入共面結構。在線路之間插入地平面,也可減少多達50%的串擾。
避免損耗
除上述因素外,還有其他信號損失。第一個是信號的趨膚效應損失,特別是在信號線上。介電損耗與趨膚效應是息息相關的,兩者都是頻率極高的電子在通過導體時產生。例如,他們與FR4 PCB基板上的電子一起來回反彈。在這個相互作用的過程中,通過導體的電子的一些能量轉移到FR4的電子上,因此,信號能量被轉換成熱量,隨后損耗,并產生介電損耗。
在這種情況下,對于極高頻的微波電路,最好使用聚四氟乙烯,在業內被稱為PTFE。這類層壓板的耗散系數約為0.001(FR4的耗散系數為0.02)。
層壓板特性
在處理射頻電路時,設計師需要考慮層壓板的性能,如耗散因子和介電常數及其變化。FR4比Rogers和Nelco等高頻層壓板具有更高的耗散系數,這意味著使用FR4時,會產生很高的插入損耗。
這些損耗也與頻率有關,并且會隨著頻率的增加而增加。其次,FR4的Dk值變化幅度可達10%,這又改變了阻抗。高頻板材具有更穩定的頻率特性。然后是Dk值本身,對于微波電路,Dk值與電路元件的尺寸有關,因此設計者可以通過選擇Dk值較高的層壓板來減小電路的尺寸。
射頻電路設計小技巧為了使射頻PCB實現更合理的布局和更好的抗干擾能力,PCB設計工程師應掌握以下幾點設計技巧:
將內層作為電源地層,可起到屏蔽及減少雜散電感的作用。縮短信號線長度,減少信號之間的交叉干擾。
電路布線轉角須為45°,這將有助于減少高頻信號發射和彼此之間的耦合。
電路布局長度越短越好。
通孔越少越好。
層與層之間的布局應為垂直方向,頂層水平方向布局,底層垂直方向布局,這樣有利于減少信號干擾。
增加接地層銅皮,減少信號干擾。
對關鍵信號走線做屏蔽罩處理,可明顯提高信號的抗干擾能力。當然,也可對干擾源進行屏蔽罩處理,避免對其他信號的干擾。
信號走線應避免環路,建議按照菊鏈布局。
審核編輯 :李倩
-
信號
+關注
關注
11文章
2794瀏覽量
76852 -
PCB設計
+關注
關注
394文章
4690瀏覽量
85819 -
射頻電路
+關注
關注
35文章
427瀏覽量
43299
原文標題:了解RF PCB設計和解決方案
文章出處:【微信號:深圳市賽姆烯金科技有限公司,微信公眾號:深圳市賽姆烯金科技有限公司】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論