本應用筆記有助于從使用DS2152單芯片收發器(SCT)的電流設計過渡到使用DS21352或DS21552 SCT的設計。這兩款器件兼容,只需對硬件和軟件稍作修改即可更換DS2152。遷移到DS21352或DS21552的一些好處是,這些器件具有更高級的HDLC,支持JTAG測試功能,多個器件可以在一條高速總線上通信,工作電壓為3.3 V,容限I/O為5.0 V。為了利用這些新功能,應用筆記概述了具體的硬件和軟件差異。它還給出了DS21352和DS21552數據資料的特定部分,其中提供了有關可用新功能的更多信息。
1. 簡介
本應用筆記重點介紹DS21352/DS21552與DS2152之間的差異。DS21352/DS21552是DS2152的超集,保持一致的引腳排列和寄存器設置。DS2152的所有原始特性都得以保留,為DS2152創建的軟件可以毫不費力地轉移到DS21352/DS21552上。DS21352和DS21552在功能上是等效的,唯一的區別是所需的電源電壓——DS21352工作在3.3V,DS21552工作在5V。
2. 附加功能
新功能 | 數據表部分 |
HDLC 控制器 緩沖區深度從 16 字節增加到 64 字節 添加了 DS0 上的 HDLC 功能 |
15 |
JTAG | 19 |
8 Mbps 交錯式 PCM 總線操作 | 20 |
3.3V工作,5V容限I/O(DS21352) | 23 |
3. 寄存器定義的變更
在實現DS21352/DS21552的新功能時,優先考慮保留DS2152的寄存器映射,以便于從現有DS2152設計遷移代碼。本節重點介紹DS21352/DS21552的寄存器增加和差異。
3.1 新功能寄存器用法
突出顯示與新功能相關的特定寄存器。每個項目都可以在數據手冊中所列部分下找到。
注冊 | 地址 | 描述 |
RDC1 | 90小時 | 接收 HDLC DS0 控制寄存器 1 |
RDC2 | 91小時 | 接收 HDLC DS0 控制寄存器 2 |
TDC1 | 92小時 | 傳輸 HDLC DS0 控制寄存器 1 |
TDC2 | 93小時 | 傳輸 HDLC DS0 控制寄存器 2 |
注冊 | 地址 | 描述 |
HB。 | 94小時 | 交錯總線操作 |
3.2 現有寄存器中的位分配更改
突出顯示DS21352/DS21552中與DS2152不同的位位置。
注冊 | 位# | DS2152 符號 | DS2152 描述 | DS21352/DS21552符號 | DS21352/DS21552說明 |
CCR3 | 7 | ESMDM |
彈性存儲 最小延遲 模式 |
雷斯姆德姆 |
接收彈性存儲 最小延遲模式 |
CCR3 | 6 | ESR | 彈性存儲重置 | TCLKSRC | Tx 時鐘源選擇 |
CCR3 | 0 | N/A | 未分配 | TESMDM |
Tx 彈性存儲 最小延遲模式 |
CCR6 | 6 | N/A | 未分配 | RESALGN | Rx 彈性存儲對齊 |
CCR6 | 5 | N/A | 未分配 | RESALGN | Tx 彈性存儲對齊 |
CCR7 | 5 | N/A | 未分配 | RESR | 接收彈性存儲重置 |
CCR7 | 4 | N/A | 未分配 | TESR | Tx 彈性存儲重置 |
4. 設備引腳輸出的變化
4.1 軟件包類型
DS2152和DS21352/DS21552均采用100引腳14 x 14 x 1.4mm LQFP封裝。列出的值適用于正文尺寸。
4.2 器件引腳差異
針# | DS21352/DS21552 | DS2152 | 描述 |
2 | JTMS | 數控 | IEEE 1149.1 測試模式選擇 |
4 | JTCLK | 數控 | IEEE 1149.1 測試時鐘信號 |
5 | JTRST | 數控 | IEEE 1149.1 測試重置 |
7 | JTDI | 數控 | IEEE 1149.1 測試數據輸入 |
10 | JTDO | 數控 | IEEE 1149.1 測試數據輸出 |
針# | DS21352/DS21552 | DS2152 | 描述 |
36 | CI | NC | Carry In |
54 | CO | NC | Carry Out |
針# | DS21352/DS21552 | DS2152 | 描述 |
76 | FMS | NC | 成幀器模式選擇 |
審核編輯:郭婷
-
芯片
+關注
關注
455文章
50714瀏覽量
423147 -
收發器
+關注
關注
10文章
3424瀏覽量
105961 -
寄存器
+關注
關注
31文章
5336瀏覽量
120230
發布評論請先 登錄
相關推薦
評論