1 運行平臺
硬件:CXD301數字信號處理板 系統:win7/64;win7/32;win10/64 軟件:ISE/ModelSimSE/Verilog/Matlab
2 主要功能及性能指標
3.2.1主要功能
1)產生基帶原始數據
2)幀同步信號提取
3.2.2主要性能指標
1) 發送端
系統時鐘:50MHz
基帶數據碼率:195.3125kbps
數據內容:幀長16位,幀同步字長7位,同步字為1011000
2) 接收端
系統時鐘:發送端送來的數據時或信號,195.3125kbps
同步方式:具有搜索、校驗、同步三種狀態:幀長、幀同步字、搜索容錯位數、校核容錯位數、同步容錯位數可通過修改程序參數快速設置。
3 程序結構框圖說明
幀同步電路系統主要由基帶數據生成模塊(pcm.v)、幀同步模塊(FrameSync.v)模塊組成。
基帶數據生成模塊生成的原始數據(1.5625Mbps)送至開發板上擴展口,經短接線由第35腳送回FPGA芯片;數據生成的同步時鐘信號也經擴展口硬件環回至幀同步模塊。為便于測試環路同步及失步狀態,輸入端設計了一個數據選擇控制邏輯,通過按鍵控制輸入數據。幀同步的詳細工作原理及實現方法請參見《數字通信同步技術的MATLAB與FPGA實現》或觀看杜勇老師講解視頻。
4 資料清單
1)FPGA工程源程序(提供網盤鏈接)
2)開發工具(提供網盤鏈接):ISE/
ModelSim/Verilog HDL/Matlab2014a/串口調試助手
安裝方法請關注B站UP主:杜勇FPGA觀看“FPGA環境安裝”合集
3)工程代碼講解視頻(杜勇老師主講,可在線觀看)
主要包括功能說明、FPGA代碼講解、ModelSim仿真過程、板載測試方法等完整的設計測試流程。
程序功能說明(試看)
系統測試視頻(試看) FPGA程序設計視頻及FPGA工程源程序(付費后可見)
審核編輯 :李倩
-
數字信號處理
+關注
關注
15文章
560瀏覽量
45844 -
數字通信
+關注
關注
1文章
143瀏覽量
22489 -
程序
+關注
關注
117文章
3785瀏覽量
81004
原文標題:插值法幀同步(ISE/Verilog/CXD301)
文章出處:【微信號:杜勇FPGA,微信公眾號:杜勇FPGA】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論