去耦電容的擺放
在PCB的設(shè)計中,使用去偶電容能夠有效濾除電源中包含的噪聲,電容的擺放是根據(jù)容值大小確定,電容的去耦作用是有一定的距離要求,滿足去耦半徑問題,若電容距離IC的擺放距離超出電容的去耦半徑,則電容將失去去耦作用。
大電容的去耦半徑大,小電容的去耦半徑小,因此小電容應(yīng)距離IC的供電引腳盡可能近,大電容可距離IC適當遠些,各個規(guī)格的去耦電容布局時要均勻布置在IC周圍,這樣可以使IC所在區(qū)域的各電源等級均勻去耦。如下圖舉例所示:
去耦電容的合理布局
引腳去耦
適用于IC引腳較少,且電源引腳與地引腳之間距離較小的情況,如下圖所示:
引腳去耦
引腳去耦時,要盡可能縮短焊盤和去耦電容之間引線的長度,避免引入額外的寄生電感。
平面去耦
適用于電源引腳與地引腳較多且分布分散的IC去耦,BGA類的IC一般都采用平面去耦方式,如下圖所示:
平面去耦
平面去耦中的去耦電容并不和IC的電源和地引腳直接相鄰,去耦電容、IC的電源引腳和地引腳都是通過過孔連接到內(nèi)部的電源平面和地平面。
當電容擺放空間不足,可以2個引腳共用一個去耦電容的電源引腳,引線處理盡可能短,若無法保證電源引線和地引線都最短,優(yōu)先考慮地引腳引線最短,使回流路徑短,如下圖所示:
去耦電容平面去耦方式焊盤引線的處理
電容焊盤的扇出
電容的焊盤在做扇出時,有如下幾種方式,這里做了方案對比,采用多過孔與電源平面和地平面連接時,并聯(lián)的過孔可以減小過孔引入的寄生電感,使電容的去耦特性優(yōu)于其他焊盤扇出或走線的方式。
電容焊盤的扇出
審核編輯:劉清
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
相關(guān)推薦
為什么設(shè)計PCB電容要就近擺放呢,等看了資料后就能了解一些,可是網(wǎng)上的資料很雜散,很少能找到一個很全方面講解的。下面這些內(nèi)容是我轉(zhuǎn)載的一篇關(guān)于電容去耦半徑的講解,相信你看了之后可以很牛
發(fā)表于 07-26 11:30
?5893次閱讀
掌握其中的奧妙,我們一開始不會也不用難過,多看看資料很快就能掌握的。 直到被罵好幾次后我們回去找相關(guān)資料,為什么設(shè)計PCB電容要就近擺放呢,等看了資料后就能了解一些,可是網(wǎng)上的資料很雜散,很少能找到一
發(fā)表于 08-28 14:41
細節(jié)問題,今后又犯了,可能又會被他們罵,“都說了多少遍了電容一定要就近擺放,放遠了起不到效果等等”,往往經(jīng)驗告訴我們其實那些老工程師也是只有一部分人才真正掌握其中的奧妙,我們一開始不會也不用難過,多看看
發(fā)表于 09-12 10:46
掌握其中的奧妙,我們一開始不會也不用難過,多看看資料很快就能掌握的。 直到被罵好幾次后我們回去找相關(guān)資料,為什么設(shè)計PCB電容要就近擺放呢,等看了資料后就能了解一些,可是網(wǎng)上的資料很雜散,很少能找到一
發(fā)表于 09-17 17:40
靠近芯片。下面的圖1就是一個擺放位置的例子。本例中的電容等級大致遵循10倍等級關(guān)系。還有一點要注意,在放置時,最好均勻分布在芯片的四周,對每一個容值等級都要這樣。通常芯片在設(shè)計的時候就考慮到了電源
發(fā)表于 09-18 15:56
請問去耦電容的選擇按照這個圖上的規(guī)則來選對嗎
發(fā)表于 11-19 11:21
真正掌握其中的奧妙,我們一開始不會也不用難過,多看看資料很快就能掌握的?! ≈钡奖涣R好幾次后我們回去找相關(guān)資料,為什么設(shè)計PCB電容要就近擺放呢,等看了資料后就能了解一些,可是網(wǎng)上的資料很雜散,很少能
發(fā)表于 09-06 18:13
的短粗?! ∵@個電流環(huán)面積足夠的小,這個電流環(huán)對外輻射就會越好。 2 去耦電容 高速 IC的電源引腳需要足夠多的去耦電容,最好能保證每個引腳有一個。實際設(shè)計中,如果沒 有空間
發(fā)表于 04-20 10:32
PCB布線技巧之去耦電容的擺放,學(xué)習(xí)資料,感興趣的可以看看。
發(fā)表于 10-26 15:28
?0次下載
電容去耦的一個重要問題是電容的去耦半徑。大多數(shù)資料中都會提到電容擺放要盡量靠近芯片,多數(shù)資料都
發(fā)表于 11-12 10:53
?6832次閱讀
電容去耦的一個重要問題是電容的去耦半徑。大多數(shù)資料中都會提到電容擺放要盡量靠近芯片,多數(shù)資料都是
發(fā)表于 08-15 17:32
?5次下載
靠近芯片。
下面圖就是一個擺放位置的例子。本例中的電容等級大致遵循10倍等級關(guān)系。
還有一點要注意,在放置時,最好均勻分布在芯片的四周,對每一個容值等級都要這樣。...
發(fā)表于 02-10 12:05
?20次下載
一站式PCBA智造廠家今天為大家講講PCB設(shè)計時電容如何擺放?PCB設(shè)計過程中電容作用及擺放位置。PCB設(shè)計為什么電容要就近
發(fā)表于 10-20 09:17
?1160次閱讀
去耦濾波電容怎么布局擺放,到底是先大后小還是先小后大?
發(fā)表于 12-04 15:43
?2445次閱讀
去耦電容(Decoupling Capacitor)在電子電路設(shè)計中扮演著至關(guān)重要的角色,它們用于減少電源線上的噪聲,確保電路的穩(wěn)定性和性能。去耦電容的
發(fā)表于 09-19 10:54
?629次閱讀
評論