色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

信號完整性分析中的時序設計需要考慮什么?

冬至子 ? 來源:電子工程學習圈 ? 作者:選擇勝過努力 ? 2023-03-08 15:38 ? 次閱讀

信號的時序設計

信號的時序要求就是數據信號與其對應的時鐘信號保持某種同步關系。數據的采樣同樣依賴于某特定的時鐘,由于信號邊沿頻譜高最容易受干擾,因此在采樣時鐘對數據信號進行采樣時,應盡可能遠離信號變化的邊沿。如下圖所示:

圖片

時鐘CLK采樣數據DATA的示意圖

數據DATA發生變化后,需要等待Tsu的建立時間才能被采樣,采樣之后,相對于采樣點,數據需要保持TH時間,這樣才能實現對數據的有效接收。也就是說,為了使信號具有較好的時序設計余量,需要盡可能加大信號采樣需要的信號建立時間和保持時間。

時序系統

高速電路設計中所涉及的時序系統主要分為兩類:源同步系統和共同時鐘系統。源同步系統的同步時鐘由發送數據或接受數據的芯片提供;而共同時鐘系統的時鐘是由另外的時鐘芯片提供。如下圖所示:

圖片

源同步系統示例

圖片

共同時鐘系統示例

作者舉了一個例子,一個基本的源同步時鐘系統的結構示意如下圖所示:

圖片

源同步時鐘系統的結構示意圖

驅動芯片在發送數據信號的同時也產生了選通信號,而對于接收端的觸發器,接收該選通信號脈沖數據,這個選通信號也可以稱為源同步時鐘信號。

在源同步時鐘系統中,數據和源同步時鐘信號是同步傳輸的,在設計中要保證這兩個信號的飛行時間完全一致,說白了就是信號怎么發送的,就要怎么接收到。例如在進行DDR類存儲的電路設計時所進行的PCB蛇形走線,都是為了滿足信號之間的時序要求。

S參數模型、IBIS參數模型

作者對信號完整性分析中的S參數模型、IBIS參數模型的概念做了介紹。S參數是一種描述線性無源互連結構的行為模型,S參數模型把互連結構看成一個黑盒子,僅通過端口處的能量就可以描述互連結構的行為特征。

IBIS是用來描述IC器件的輸入、輸出和I/O Buffer行為特性的文件,也是一個行為模型,可以反映器件開關速度和驅動能力等特性,并且可以用來模擬Buffer和板上電路系統的相互作用,工程人員可以利用這個模型對PCB上的電路系統進行SI、串擾、EMC及時序的分析。

審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    394

    文章

    4690

    瀏覽量

    85760
  • emc
    emc
    +關注

    關注

    170

    文章

    3927

    瀏覽量

    183302
  • 高速電路
    +關注

    關注

    8

    文章

    158

    瀏覽量

    24246
  • 數據信號
    +關注

    關注

    0

    文章

    59

    瀏覽量

    11971
  • 時鐘信號
    +關注

    關注

    4

    文章

    449

    瀏覽量

    28580
收藏 人收藏

    評論

    相關推薦

    高速電路信號完整性分析與設計—時序計算

    高速電路信號完整性分析與設計—時序計算引入:在數字電路,從一個芯片發信息A到另一個芯片變成信息B,那么這個數字系統失敗;如何保證信息不變?
    發表于 09-12 10:28

    高速信號的電源完整性分析

    高速信號的電源完整性分析在電路設計,設計好一個高質量的高速PCB板,應該從信號完整性(SI——
    發表于 08-02 22:18

    信號完整性與電源完整性的仿真分析與設計

    完整性分析,電路設計者需要考慮這些控制的實際實現方式,因為它們會影響到電路的負載特性以及波形性能。另外,還需
    發表于 01-07 11:33

    速率不高的PCB是否需要考慮信號完整性

    以前的設計方法,PCB居然跑不起來,以前也這樣做沒事啊,換了芯片咋就不行了?您使用的新的片子信號邊沿可能比原來老芯片陡峭的多!這里可以進一步了解原因:PCB信號速率不高,需要考慮
    發表于 12-07 10:08

    PCB設計考慮電源信號完整性

    。參考:PCB設計考慮電源信號完整性電源完整性| PCB設計資源...
    發表于 12-27 07:17

    何為信號完整性信號完整性包含哪些

    何為信號完整性信號完整性(Signal Integrity,簡稱SI)是指在信號線上的信號質量
    發表于 12-30 08:15

    信號完整性原理分析

    信號完整性原理分析 什么是“信號完整性”?在傳統的定義
    發表于 11-04 12:07 ?211次下載

    信號完整性與電源完整性仿真分析

    為了使設計人員對信號完整性與電源完整性有個全面的了解,文中對信號完整性與電源完整性的問題進行了仿
    發表于 11-30 11:12 ?0次下載
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b>與電源<b class='flag-5'>完整性</b>仿真<b class='flag-5'>分析</b>

    信號完整性分析

    本專題詳細介紹了信號完整性各部分知識,包括信號完整性的基礎概述,信號完整性設計
    發表于 11-30 11:44
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>分析</b>

    信號完整性分析

    信號完整性分析,有需要的朋友可以下來看看
    發表于 02-19 16:48 ?0次下載

    電地完整性信號完整性分析導論

    電地完整性信號完整性分析導論,有需要的下來看看
    發表于 02-22 16:18 ?69次下載

    信號完整性與電源完整性的仿真分析與設計

    10129@52RD_信號完整性與電源完整性的仿真分析與設計
    發表于 12-14 21:27 ?0次下載

    高速電路信號完整性分析與設計—時序計算

    高速電路信號完整性分析與設計—時序計算
    發表于 02-10 17:16 ?0次下載

    信號完整性分析

    定義:信號完整性(Signal Integrity,簡稱SI)是指在信號線上的信號質量。差的信號完整性
    的頭像 發表于 11-16 14:56 ?4432次閱讀

    信號完整性分析科普

    何為信號完整性分析信號完整性包含:波形完整性(Waveformintegrity)
    的頭像 發表于 08-17 09:29 ?6180次閱讀
    <b class='flag-5'>信號</b><b class='flag-5'>完整性</b><b class='flag-5'>分析</b>科普
    主站蜘蛛池模板: 男人和女人全黄一级毛片| 无码99久热只有精品视频在线| 亚洲AV精品一区二区三区不卡| 色偷拍自怕亚洲在线| 99久久综合精品免费| 欧美区 bt| 国产精品成人无码久免费| 亚洲欧美综合乱码精品成人网| 国产精品九九久久精品视| 亚洲日韩有码无线免费| 巨污全肉np一女多男| 岳扒开让我添| 久久WWW免费人成一看片| 一本道高清到手机在线| 久cao在线香蕉| 在线观看亚洲免费视频| 欧美四虎精品二区免费| av影音先锋影院男人站| 舔1V1高H糙汉| 理论片午午伦夜理片2021| 德国美女密密麻麻浓毛| 伊人久久大香线蕉综合亚洲 | 97视频在线观看免费播放| 日日摸天天添天天添无码蜜臀| 精品国产乱码久久久久久夜深人妻 | 一级特黄aa大片欧美| 全免费午夜一级毛片| 打扑克床上视频不用下载免费观看| 亚洲AV无码国产精品午夜久久| 免费观看久久| 成人综合在线观看| 无码AV毛片色欲欧洲美洲| 麻豆最新免费版| 国产精品久久人妻互换毛片| 2017天天拍天天拍香蕉视频| 女性性纵欲派对| 国产69精品久久久久妇女| 中文无码有码亚洲 欧美| 色淫阁色九九| 嫩小性性性xxxxbbbb| 簧片免费观看|