聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
-
FPGA
+關注
關注
1635文章
21837瀏覽量
608329 -
EPLD
+關注
關注
0文章
8瀏覽量
10545 -
可編程邏輯器件
+關注
關注
5文章
144瀏覽量
30419
發布評論請先 登錄
相關推薦



【下載】《從零開始學CPLD和Verilog HDL編程技術》
學會CPLD的系統設計技術。本書以ALTERA公司的系列芯片為目標載體,簡要分析了可編程邏輯器件的結構和特點,以及相應開發軟件的使用方法,同時,還用大量篇幅介紹了初學者最容易掌握的Verilog
發表于 03-30 15:07
應用CPLD實現交通控制系統芯片設計
介紹可編程邏輯器件的結構和開發軟件MAX+PLUSII 主要特點,以交通控制系統電路芯片設計為例, 敘述自頂向下的設計方法。
發表于 04-16 14:14
?26次下載
應用CPLD 實現交通控制系統芯片設計
介紹可編程邏輯器件的結構和開發軟件MAX+PLUSII 主要特點,以交通控制系統電路芯片設計為例, 敘述自頂向下的設計方法。
發表于 05-14 14:46
?23次下載
可編程邏輯器件基礎及應用實驗指導書
可編程邏輯器件基礎及應用實驗指導書
《可編程邏輯器件基礎及應用》是一門側重掌握可編程邏輯器件的基本結構和原理的課程。重點是使學生掌握基于可編程
發表于 03-24 14:22
?29次下載
可編程邏輯器件在高準確度A/D轉換器中的應用
【摘 要】 介紹了可編程邏輯器件的結構、優點,及其在一種高準確度A/D轉換器中的應用。設計中采用了通用陣列邏輯芯片GAL16V8。
發表于 05-15 22:30
?1178次閱讀

可編程邏輯器件的基本結構及電路表示方法
可編程邏輯器件 (Programmable Logic Device,PLD)起源于20世紀70年代,是在 專用集成電路 (ASIC)的基礎上發展起來的一種新型邏輯器件,是當今數字系統設計的主要硬件平臺,其主要特點就是完
發表于 05-30 15:43
?6073次閱讀

可編程邏輯器件的原理與結構說明
隨時寫入新數據,但數據易失,一旦掉電所存數據全部丟失。只讀存儲器(ROM)的內容只能讀出不能寫入,存儲的數據不會因斷電而消失,所以具有非易失性。固定ROM是由地址譯碼器和存儲矩陣構成的組合邏輯電路。
發表于 05-28 16:22
?4477次閱讀

可編程邏輯器件的分類有哪些
可編程邏輯器件(PLD)是20世紀70年代發展起來的一種新型邏輯器件,是目前數字系統設計的主要硬件基礎。根據可編程邏輯器件結構、集成度以及
發表于 06-10 17:52
?2.9w次閱讀
采用編程邏輯器件控制8個LED小燈電路的設計
演化硬件(EHW)是指能根據外部環境變化自動改變自身結構和功能的一類硬件,它把可編程邏輯器件的結構位串當作染色體,通過演化算法進行搜索,用符合要求的染色體配置可編程邏輯器件,得到要設計
發表于 08-03 17:35
?2597次閱讀

FPGA可編程邏輯器件的原理和結構與描述語言
效字信號在時間上和數值上都是一些離散的數值,在電路中常表現為突變的電壓或電流:數字倍號是種二值信號,用兩個電平(高電平和低電平)來分別示兩個邏輯值(邏輯1和邏輯0)。在正邏輯中,用1代
發表于 01-20 15:49
?11次下載

評論