大家在電子行業(yè)工作的工程師們,所做的產(chǎn)品多種多樣,所設(shè)計的電路模塊也多種多樣,那么有某些產(chǎn)品他的電路組成模塊就會設(shè)計到我們的高速電路,大家可能如果之前沒有接觸高速電路的話,可能對“高速”沒有概念,那么究竟速率多高才能稱為高速電路呢,平時我們應(yīng)該如何區(qū)分高速和低速呢?
大家可能會認(rèn)為信號周期頻率 FCLOCK 高的才屬于高速設(shè)計
其實我們在設(shè)計時考慮的最高頻率往往取決于信號的有效頻率(亦稱轉(zhuǎn)折頻率) Fknee
如上圖信號周期頻率與有效(轉(zhuǎn)折)頻率定義為:
FCLOCK = 1/Tclock
Fknee = 0.5/Tr(10%?90%) (實際中多數(shù)信號而言)
一般而言,在信號傳輸路徑的長度(即信號線的長度)小于信號的有效波長的 1/6 時, 可以認(rèn)為在該傳輸路徑上,各點的電平狀態(tài)近似相同。由信號波長與頻率的關(guān)系 λ = c / F , 我們可以按下面的步驟進(jìn)行高速低速的區(qū)分;1 獲得信號的有效頻率 Fknee 和走線長度 L; 2 利用 Fknee 計算出信號的有效波長 λknee;3 判斷 L 與 1/6λknee的關(guān)系,若 L>1/6λknee,則信號為高速信號;反之,則為低速信號。
總之,我們通常認(rèn)為數(shù)字邏輯電路的頻率達(dá)到或者超過50MHz,而且工作在這個頻率之上的電路已經(jīng)占到了整個電子系統(tǒng)相當(dāng)?shù)姆至浚缛种唬头Q為高速電路。而實際上,信號邊沿的諧波頻率比信號本身的頻率高,是信號快速變化的上升沿與下降沿引發(fā)了信號傳輸?shù)母鞣N問題。所以,當(dāng)信號所在的傳輸路徑長度大于1/6倍傳輸信號的波長時,信號被認(rèn)為是高速信號;當(dāng)信號沿著傳輸線傳播時,發(fā)生了嚴(yán)重的趨膚效應(yīng)和電離損耗時,認(rèn)為是高速信號。因此,通常約定如果電路板上信號的傳播延遲大于一半數(shù)字信號驅(qū)動端的上升時間,則認(rèn)為此類信號是高速信號并產(chǎn)生傳輸線效應(yīng),這樣的電路就是高速電路。
聲明:-
pcb
+關(guān)注
關(guān)注
4335文章
23244瀏覽量
402257
原文標(biāo)題:平時我們所說的高速電路該怎么區(qū)分呢?
文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
相關(guān)推薦
從DLPA2000的規(guī)格書來看,可以設(shè)置UVLO閾值(2.3-4.5),請問這個閾值我們開發(fā)者該怎么設(shè)置呢?
如何用單片ADC和DAC去匹配改善電路呢?
在ads1261的通用c語言例程中的390行的if是用來區(qū)分什么的呢?
ADS8558無法實現(xiàn)高速采集,可能是哪些因素導(dǎo)致的,我們應(yīng)該從哪些方面檢查呢?
如何區(qū)分同向電路和反相電路
24V繼電器中常閉點和常開點如何區(qū)分
高速電路板的電容會并多大,要不要串電阻或者電感呢?
高速放大器,多級級聯(lián),并且每級都要50歐姆輸出時,電路該如何匹配?
在實際應(yīng)用中,如何區(qū)分電源紋波和噪聲?

藍(lán)牙信標(biāo)和藍(lán)牙標(biāo)簽我們如何區(qū)分,區(qū)分方法有哪些?
貼片電容代理商產(chǎn)品怎么區(qū)分真?zhèn)?b class='flag-5'>呢?

bms怎么區(qū)分充放電mos
如何區(qū)分三相電源和電機的相序呢?如何核查電機相序的符合性?
stm32的高低速外設(shè)是怎么區(qū)分的?
如何區(qū)分電源是隔離與非隔離?

評論