色哟哟视频在线观看-色哟哟视频在线-色哟哟欧美15最新在线-色哟哟免费在线观看-国产l精品国产亚洲区在线观看-国产l精品国产亚洲区久久

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

XDC約束技巧之I/O篇(下)

FPGA算法工程師 ? 來源:FPGA算法工程師 ? 2023-04-10 11:00 ? 次閱讀

繼《XDC 約束技巧之 I/O 篇(上)》詳細描述了如何設置 Input 接口 約束后,我們接著來聊聊怎樣設置 Output 接口約束,并分析 UCF 與 XDC 在接口約束上的區別。

Output 接口類型和約束

FPGA 做 Output 的接口時序同樣也可以分為系統同步與源同步。在設置 XDC 約束時,總體思路與 Input 類似,只是換成要考慮下游器件的時序模型。另外,在源同步接口中,定義接口約束之前,需要用 create_generated_clock 先定義送出的隨路時鐘

系統同步接口

與 Input 的系統同步接口一樣,FPGA 做 Output 接口的系統同步設 計,芯片間只傳遞數據信號,時鐘信號的同步完全依靠板級設計來對齊。 所以設置約束時候要考慮的僅僅是下游器件的 Tsu/Th 和數據在板級的延時。

92570654-d68c-11ed-bfe3-dac502259ad0.png

上圖是一個 SDR 上升沿采樣系統同步接口的 Output 約束示例。其 中,-max 后的數值是板級延時的最大值與下游器件的 Tsu 相加而得出, -min 后的數值則是板級延時的最小值減去下游器件的 Th 而來。

源同步接口

與源同步接口的 Input 約束設置類似,FPGA 做源同步接口的 Output 也有兩種方法可以設置約束。

方法一我們稱作 Setup/Hold Based Method,與上述系統同步接口的設置思路基本一致,僅需要了解下游器件用來鎖存數據的觸發器的 Tsu 與 Th 值與系統板級的延時便可以設置。方法二稱作 Skew Based Method, 此時需要了解 FPGA 送出的數據相對于時鐘沿的關系,根據 Skew 的大小和時鐘頻率來計算如何設置 Output 約束。

具體約束時可以根據不同的已知條件,選用不同的約束方式。一般而言,FPGA 作為輸出接口時,數據相對時鐘的 Skew 關系是已知條件(或者說,把同步數據相對于時鐘沿的 Skew 限定在一定范圍內是設計源同步接口的目標),所以方法二更常見。

Vivado IDE 的 LanguageTemplates 中關于源同步輸出接口的 XDC 約束模板包含了以上兩種方式的設置方法。

方法一 Setup/Hold Based Method

Setup/Hold Based Method 的計算公式如下,可以看出其跟系統同步輸出接口的設置方法完全一樣。如果換成 DDR 方式,則可參考上一篇 I/O 約束方法中關于 Input 源同步 DDR 接口的約束,用兩個可選項 -clock_fall 與 -add_delay 來添加針對時鐘下降沿的約束值。

9290e07c-d68c-11ed-bfe3-dac502259ad0.png

如果板級延時的最小值(在源同步接口中,因為時鐘與信號同步傳遞,所以板級延時常常可以視作為 0)小于接收端寄存器的 Th,這樣計算出的結果就會在 -min 后出現負數值,很多時候會讓人誤以為設置錯誤。其實這里的負數并不表示負的延遲,而代表最小的延遲情況下,數據是在時鐘采樣沿之后才有效。同樣的,-max 后的正數,表示最大的延遲情況下,數據是在時鐘采樣沿之前就有效了。

這便是接口約束中最容易混淆的地方,請一定牢記 set_output_delay 中 -max/-min 的定義,即時鐘采樣沿到達之前最大與最小的數據有效窗口。

如果我們在紙上畫一下接收端的波形圖,就會很容易理解:用于 setup 分析的 -max 之后跟著正數,表示 數據在時鐘采樣沿之前就到達,而用于 hold 分析的 -min 之后跟著負數,表示數據在時鐘采樣沿之后還保持了一段時間。只有這樣才能滿足接收端用于鎖存接口數據的觸發器的 Tsu 和 Th 要求。

92ad5e14-d68c-11ed-bfe3-dac502259ad0.png

方法二 Skew Based Method

為了把同步數據相對于時鐘沿的 Skew 限定在一定范圍內,我們可以基于 Skew 的大小來設置源同步輸出接口的約束。此時可以不考慮下游采樣器件的 Tsu 與 Th 值。

92e4e906-d68c-11ed-bfe3-dac502259ad0.png

我們可以通過波形圖來再次驗證 set_output_delay 中 -max/-min 的定義,即時鐘采樣沿到達之前最大與最小的數據有效窗口。

9305be88-d68c-11ed-bfe3-dac502259ad0.png

DDR 接口的約束設置

DDR 接口的約束稍許復雜,需要將上升沿和下降沿分別考慮和約束,以下以源同步接口為例,分別就 Setup/Hold Based 方法和 Skew Based 方法舉例。

方法一 Setup/Hold Based Metho

9330ecde-d68c-11ed-bfe3-dac502259ad0.png

已知條件如下:

時鐘信號 src_sync_ddr_clk 的頻率: 100 MHz

隨路送出的時鐘 src_sync_ddr_clk_out 的頻率: 100 MHz

數據總線: src_sync_ddr_dout[3:0]

接收端的上升沿建立時間要求 ( tsu_r ) : 0.7 ns

接收端的上升沿保持時間要求 (thd_r ) : 0.3 ns

接收端的下降沿建立時間要求 (tsu_f) : 0.6 ns

接收端的下降沿保持時間要求 (thd_f ) : 0.4 ns

板級走線延時:0 ns

可以這樣計算輸出接口約束:已知條件包含接收端上升沿和下降沿的建立與保持時間要求,所以可以分別獨立計算。上升沿采樣數據的 -max 是板級延時的最大值加上接收端的上升沿建立時間要求(tsu_r),對應的 -min 就應該是板級延時的最小值減去接收端的上升沿保持時間要求(thd_r);下降沿采樣數據的 -max 是板級延時的最大值加上接收端的下降沿建立時間要求(tsu_f),對應的-min 就應該是板級延時的最小值減去接收端的下降沿保持時間要求(thd_f)。所以最終寫入 XDC 的 Output 約束應該如下所示:

93418e5e-d68c-11ed-bfe3-dac502259ad0.png

方法二 Skew Based Method

93551fc8-d68c-11ed-bfe3-dac502259ad0.png

已知條件如下:

時鐘信號 src_sync_ddr_clk 的頻率: 100 MHz

隨路送出的時鐘 src_sync_ddr_clk_out 的頻率: 100 MHz

數據總線: src_sync_ddr_dout[3:0]

上升沿之前的數據 skew ( bre_skew ) : 0.4 ns

上升沿之后的數據 skew ( are_skew ) : 0.6 ns

下降沿之前的數據 skew ( bfe_skew ) : 0.7 ns

下降沿之后的數據 skew ( afe_skew ) : 0.2 ns

可以這樣計算輸出接口約束:時鐘的周期是 10ns,因為是 DDR 方式,所以數據實際的采樣周期是時鐘周期的一半;上升沿采樣的數據的 -max 應該是采樣周期減去這個數據的發送沿(下降沿)之后的數據 skew 即 afe_skew,而對應的-min 就應該是上升沿之前的數據 skew 值bre_skew ;同理,下降沿采樣數據的 -max 應該是采樣周期減去這個數據的發送沿(上升沿)之后的數據 skew 值 are_skew,而對應的-min 就應該是下 降沿之前的數據 skew 值 bfe_skew 。

所以最終寫入 XDC 的 Output 約束應該如下所示:

93665f36-d68c-11ed-bfe3-dac502259ad0.png

對以上兩種方法稍作總結,就會發現在設置 DDR 源同步輸出接口時,送出的數據是中心對齊的情況下,用 Setup/Hold Based 方法來寫約束比較容易,而如果是邊沿對齊的情況,則推薦使用 SkewBased 方法來寫約束。

在 Vivado 中設置接口約束

FPGA 的接口約束種類多變,遠非一篇短文可以完全覆蓋。在具體設計中,建議用戶參照 Vivado IDE 的 Language Templates 。其中關于接口約束的例子有很多,而且也是按照本文所述的各種分類方法分別列出。

具體使用時,可以在列表中找到對應的接口類型,按照模板所示調整成自己設計中的數據,然后可以方便地計算出實際的約束值,并應用到 FPGA 工程中去。

93a8b1e2-d68c-11ed-bfe3-dac502259ad0.png

自 2014.1 版開始,Vivado 還提供一個 Constraints Wizard 可供用戶使用。只需打開綜合后的設計,然后啟動 Wizard,工具便可以根據讀到的網表和設計中已有的 XDC 時序約束(也可以任何約束都不加而開始用 Wizard)一步步指引用戶如何添加 Timing 約束,包括時鐘、I/O 以及時序例外約束等等。

Constraints Wizard 的調出方法和界面如下圖所示。

941e9790-d68c-11ed-bfe3-dac502259ad0.png

UCF 與 XDC 的區別

《XDC 約束技巧》開篇描述 XDC 基礎語法時候曾經提到過設置接口約束時 UCF 與 XDC 的區別,簡單來講,UCF 是原生的 FPGA 約束,所以分析問題的視角是 FPGA 本身,而 XDC 則是從系統設計的全局角度來分析和設置接口約束。

以最基礎的 SDR 系統同步接口來舉例。輸入側的設置,UCF 用的是 OFFSET = IN,而 XDC 則是 set_input_delay 。

943aad9a-d68c-11ed-bfe3-dac502259ad0.png

輸出側的設置,UCF 用的是 OFFSET =OUT,而 XDC 則是 set_output_delay 。

9455c63e-d68c-11ed-bfe3-dac502259ad0.png

如果需要從舊設計的 UCF 約束轉到 XDC 約束,可以參考上述例子。以一個采樣周期來看,UCF 中與 XDC 中設置的接口約束值加起來正好等于一個周期的值。

小結

這一系列《XDC 約束技巧》的文章至此暫時告一段落。其實讀懂了這幾篇涵蓋了時鐘、CDC 以及接口約束的短文,基本上已經足夠應對絕大多數的 FPGA 設計約束問題。當然在這么短小的篇幅內,很多問題都無法更加深入地展開,所以也提醒讀者,需要關注文中推薦的各類 Xilinx 官方文檔,以及 Vivado 本身自帶的幫助功能與模板。

希望各位能從本文中吸取經驗,少走彎路,盡快地成為 Vivado 和 XDC 的資深用戶,也希望本文能真正為您的設計添磚加瓦,達到事半功倍的效果。

審核編輯:湯梓紅
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 接口
    +關注

    關注

    33

    文章

    8575

    瀏覽量

    151015
  • 信號
    +關注

    關注

    11

    文章

    2789

    瀏覽量

    76730
  • 時序
    +關注

    關注

    5

    文章

    387

    瀏覽量

    37318
  • 約束
    +關注

    關注

    0

    文章

    82

    瀏覽量

    12728
  • xdc
    xdc
    +關注

    關注

    1

    文章

    24

    瀏覽量

    5927

原文標題:XDC約束技巧之I/O篇(下)

文章出處:【微信號:FPGA算法工程師,微信公眾號:FPGA算法工程師】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    RT-Thread記錄(十五、I/O 設備模型SPI設備)

    本文學習一I/O 設備模型SPI設備使用,I/O 設備模型
    的頭像 發表于 07-04 15:46 ?3987次閱讀
    RT-Thread記錄(十五、<b class='flag-5'>I</b>/<b class='flag-5'>O</b> 設備模型<b class='flag-5'>之</b>SPI設備)

    物理約束實踐:I/O約束

    I/O約束I/O Constraints)包括I/O
    的頭像 發表于 11-18 16:42 ?1103次閱讀
    物理<b class='flag-5'>約束</b>實踐:<b class='flag-5'>I</b>/<b class='flag-5'>O</b><b class='flag-5'>約束</b>

    XDC約束如何設計

    IDDR和IOB FF僅由我設計中的同一IOB中的IBUF驅動。我的代碼:IOBUF iobuf_iodata(.I(iodata_mux), .IO(iodata),// PAD .O
    發表于 11-13 14:28

    FPGA使用RGMII接口的88E1512搭建網絡通信系統

    |EthernetFMC6.ALTERAAN477:DesigningRGMIIInterfaceswithFPGAsandHardCopyASICs7.米聯客ESFP1512以太網SFP光電卡教程8.Vivado使用誤區與進階——XDC約束技巧
    發表于 07-07 08:30

    FPGA設計約束技巧XDC約束I/O (上)

    從UCF到XDC的轉換過程中,最具挑戰的可以說便是本文將要討論的I/O約束了。 I/O
    發表于 11-17 18:54 ?1.3w次閱讀
    FPGA設計<b class='flag-5'>約束</b>技巧<b class='flag-5'>之</b><b class='flag-5'>XDC</b><b class='flag-5'>約束</b><b class='flag-5'>之</b><b class='flag-5'>I</b>/<b class='flag-5'>O</b><b class='flag-5'>篇</b> (上)

    FPGA設計約束技巧XDC約束I/O

    討論的I/O約束了。繼《XDC約束技巧I/
    發表于 11-17 19:01 ?7396次閱讀
    FPGA設計<b class='flag-5'>約束</b>技巧<b class='flag-5'>之</b><b class='flag-5'>XDC</b><b class='flag-5'>約束</b><b class='flag-5'>之</b><b class='flag-5'>I</b>/<b class='flag-5'>O</b><b class='flag-5'>篇</b>(<b class='flag-5'>下</b>)

    XDC的時鐘約束及優勢

    Xilinx?的新一代設計套件 Vivado 中引入了全新的約束文件 XDC,在很多規則和技巧上都跟上一代產品 ISE 中支持的 UCF 大不相同,給使用者帶來許多額外挑戰。Xilinx 工具專家
    發表于 11-18 03:59 ?3602次閱讀

    XDC約束及物理約束的介紹

    觀看視頻,了解和學習有關XDC約束,包括時序,以及物理約束相關知識。
    的頭像 發表于 01-07 07:10 ?6203次閱讀
    <b class='flag-5'>XDC</b><b class='flag-5'>約束</b>及物理<b class='flag-5'>約束</b>的介紹

    如何將Altera的SDC約束轉換為Xilinx XDC約束

    了解如何將Altera的SDC約束轉換為Xilinx XDC約束,以及需要更改或修改哪些約束以使Altera的約束適用于Vivado設計軟件
    的頭像 發表于 11-27 07:17 ?5123次閱讀

    XDC時鐘約束的三種基本語法

    XDC 是 Xilinx Design Constraints 的簡寫,但其基礎語法來源于業界統一的約束規范SDC。XDC 在本質上就是 Tcl 語言,但其僅支持基本的 Tcl 語法如變量、列表
    的頭像 發表于 01-30 17:29 ?9655次閱讀

    Vivado IDE全面了解XDC文件的約束順序

    Vivado IDE約束管理器將任何已編輯的約束保存回XDC文件中的原始位置,但不會保存在Tcl腳本中。 任何新約束都保存在標記為目標的XDC
    的頭像 發表于 11-13 10:53 ?4174次閱讀
    Vivado IDE全面了解<b class='flag-5'>XDC</b>文件的<b class='flag-5'>約束</b>順序

    Vivado中XDC文件的約束順序

    很對人在使用Vivado時喜歡使用多個約束文件對整個工程進行約束,同時Vivado允許設計者使用一個或多個約束文件。雖然使用一個約束文件對于一個完整的編譯流程來說看似更方便,但是在一些
    的頭像 發表于 10-13 16:56 ?6897次閱讀

    XDC約束技巧之時鐘

    Xilinx的新一代設計套件Vivado中引入了全新的約束文件 XDC,在很多規則和技巧上都跟上一代產品 ISE 中支持的 UCF 大不相同,給使用者帶來許多額外挑戰。Xilinx 工具專家告訴你,其實用好 XDC 很容易,只需
    的頭像 發表于 03-28 09:51 ?2500次閱讀

    XDC約束技巧CDC

    上一XDC 約束技巧之時鐘》介紹了 XDC 的優勢以及基本語法,詳細說明了如何根據時鐘結構和設計要求來創建合適的時鐘
    的頭像 發表于 04-03 11:41 ?2061次閱讀

    XDC約束技巧I/O(上)

    XDC 約束技巧之時鐘》中曾對 I/O 約束做過簡要概括,相比較而言,
    的頭像 發表于 04-06 09:53 ?1340次閱讀
    主站蜘蛛池模板: 日韩视频中文字幕精品偷拍| 国产午夜福利伦理300| 浴室里强摁做开腿呻吟的漫画男男| 少妇连续高潮抽搐痉挛昏厥| 亚洲无吗在线视频| 无码AV熟妇素人内射V在线 | 国产剧果冻传媒星空在线观看| 成电影人免费网站| www亚洲欲色成人久久精品| 97人人碰免费视频公开| 91看片淫黄大片.在线天堂| 主播蜜汁丝袜精品自拍| 中文字幕乱码亚洲无线三区| 中文字幕人成乱码中国| 2020国产欧洲精品视频| 99精品久久| 99久久久久国产精品免费| WWW色视频片内射| 伧理片午夜伧理片| 国产精品人妻系列21P| 国产成人刺激视频在线观看| 99热在线免费播放| 把腿张开再深点好爽宝贝| 大陆极品少妇内射AAAAAA| 国产精品国产三级国产专区53| 国产啪视频在线播放观看| 黄色直接观看| 麻豆精品无码久久久久久久久| 女厕所边摸边吃奶边做爽视频| 日本漫画之无彩翼漫画| 无码任你躁久久久久久久| 亚洲一级电影| 99C视频色欲在线| 大香网伊人久久综合观看| 国产呻吟久久久久久久92| 精品日产1区2卡三卡麻豆| 蜜桃AV色欲A片精品一区| 日本污ww视频网站| 亚洲成AV人片一区二区不卡 | 男人桶女人j的视频在线观看| 欧美亚洲国产专区在线|