Cadence Allegro飛線的隱藏關(guān)閉
在PCB設(shè)計(jì)過程中,一把布線的順序是先走信號線,然后進(jìn)行電源的處理、電源的分割,然而電源的飛線是非常多的,非常影響信號線的布線,所以剛開始會將電源的飛線進(jìn)行隱藏,具體操作的步驟如下所示:
1.點(diǎn)擊執(zhí)行菜單命令Logic-Identify DC Nets,如圖1所示,定義電源的電壓屬性;
圖1 定義電壓屬性示意圖
2.進(jìn)入電壓設(shè)置界面,可以從網(wǎng)絡(luò)列表選擇網(wǎng)絡(luò),也可以是鼠標(biāo)去PCB界面進(jìn)行點(diǎn)擊,如圖2所示,我們選擇到GND網(wǎng)絡(luò),目前是沒有賦予電壓值的,顯示是None,在Voltage欄輸入電壓值為0,這樣飛線就會收起來了;
圖2將電源飛線收起示意圖
3.如圖3所示,將電壓值指定好以后,點(diǎn)擊Apply命令運(yùn)用下,飛線就收起來,不會到處飛,方便對其它信號線的布線以及規(guī)劃。其它電源的飛線,跟這個的處理方法是一致的,也是賦予電壓值即可,是多少伏特的電壓值就賦予多少電壓值即可。
上述,就是在Allegro軟件中,對電源飛線進(jìn)行隱藏的方法解析,當(dāng)信號線布完之后,需要顯示電源的飛線,將之前的賦予的電壓值進(jìn)行刪除即可。
圖3 地網(wǎng)絡(luò)飛線收起示意圖
投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207嘉立創(chuàng)EDA專業(yè)版PCB絲印的快速調(diào)整方法
嘉立創(chuàng)EDA專業(yè)版尺寸標(biāo)注操作教程
嘉立創(chuàng)EDA專業(yè)版PCB距離測量操作
嘉立創(chuàng)EDA PCB設(shè)計(jì)對齊與等間距操作
嘉立創(chuàng)EDA PCB設(shè)計(jì)移動操作命令介紹
點(diǎn)擊“閱讀原文”查看更多干貨文章
原文標(biāo)題:?Cadence Allegro飛線的隱藏關(guān)閉
文章出處:【微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
原文標(biāo)題:?Cadence Allegro飛線的隱藏關(guān)閉
文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
相關(guān)推薦
cadence在打印原理圖時候會顯示格點(diǎn),請問如何取消格點(diǎn)顯示呢,在原理圖中已經(jīng)隱藏格點(diǎn)顯示了。
發(fā)表于 11-13 15:59
CadencePCBViewers 24.1為Cadence官方出品,包含PCB Editor Viewer、Capture Viewer、Allegro X APD Viewer
通過百度網(wǎng)盤
發(fā)表于 11-12 13:11
摘要:隨著電動車保有量的激增,大多數(shù)電動車主都在使用“飛線充電”的方式給電動車充電,所以因過充、漏電引發(fā)的火災(zāi)事故呈現(xiàn)多發(fā)態(tài)勢。而充電樁供需矛盾突出、居民消防安全意識薄弱、飛線違法成本
發(fā)表于 10-24 10:19
?387次閱讀
851825 Cadence Allegro and OrCAD 2022
https://pan.quark.cn/s/923a58670d69
cadence 16.6補(bǔ)丁
https
發(fā)表于 10-18 13:51
隨著電動車保有量的激增,大多數(shù)電動車主都在使用“飛線充電”的方式給電動車充電,所以因過充、漏電引發(fā)的火災(zāi)事故呈現(xiàn)多發(fā)態(tài)勢。而充電樁供需矛盾突出、居民消防安全意識薄弱、飛線違法成本低廉成
發(fā)表于 10-14 13:16
?278次閱讀
替代燃油帶來的較低出行成本,受到眾多城市居民的喜愛。然而,隨之而來的“飛線充電”問題卻像頑疾一樣困擾著人們,每年因“飛線充電”引發(fā)的人員傷亡和財(cái)產(chǎn)損失事故層出不窮。媒體的報道、社區(qū)的宣
發(fā)表于 10-14 12:19
?256次閱讀
Cadence Allegro 17.4布線阻抗分析可以讓工程師能直觀的分析出阻抗的具體情況,能夠評估每根走線上的阻抗變化情況,對工程師衡量信號的質(zhì)量起著關(guān)鍵性的作用。
發(fā)表于 09-23 17:11
?3次下載
直接下載了OPA659的PCB封裝,用ultra librarian 導(dǎo)入到cadence allegro 16.6里面了,但是想要放置到板子上的時候會報錯:
E- (SPMHGE-82
發(fā)表于 08-27 08:29
Allegro環(huán)境介紹Allegro環(huán)境設(shè)定 焊盤制作 元件封裝制作 電路板創(chuàng)建PCB疊層設(shè)置和網(wǎng)表導(dǎo)入 約束規(guī)則管理布局 布線 覆銅PCB設(shè)計(jì)后處理
發(fā)表于 07-02 17:22
?0次下載
電子發(fā)燒友網(wǎng)站提供《Cadence Allegro16.5教程.pdf》資料免費(fèi)下載
發(fā)表于 04-17 09:22
?5次下載
Cadence Allegro? X APD(用以實(shí)現(xiàn)元件布局、信號/電源/接地布線、設(shè)計(jì)同步電氣分析、DFM/DFA及最后制造輸出)、Integrity? 3D-IC Platform 及其對應(yīng)的Integrity System Planner(負(fù)責(zé)系統(tǒng)級設(shè)計(jì)聚合、規(guī)劃
發(fā)表于 03-13 10:05
?714次閱讀
電子發(fā)燒友網(wǎng)站提供《allegro教程介紹.pdf》資料免費(fèi)下載
發(fā)表于 02-29 09:28
?3次下載
Cadence 17.4后 將ORCAD與ALLEGRO的聯(lián)系更加緊密,同時PCB仿真功能有明顯的提升,以前PCB的后仿真基本是在Cadence Sigrity中完成。
發(fā)表于 02-26 09:12
?4386次閱讀
Cadence Allegro現(xiàn)在幾乎成為高速板設(shè)計(jì)中實(shí)際上的工業(yè)標(biāo)準(zhǔn),版本是2011年5月發(fā)布的Allegro 16.5。和它前端產(chǎn)品 Capture 的結(jié)合,可完成高速、高密度、多層的復(fù)雜 PCB 設(shè)計(jì)布線工作。
發(fā)表于 01-05 15:34
?577次閱讀
Allegro是一款被廣泛使用的音樂軟件,它提供了許多快捷鍵,使用戶能夠更加高效地編輯和組織自己的音樂作品。以下是一些常用的Allegro快捷鍵設(shè)置,幫助您更好地利用該軟件。 基本操作 新建項(xiàng)目
發(fā)表于 12-28 15:26
?1.1w次閱讀
評論