您是否擔心 RTL 設計中的延遲?
您的設計是否有效并經(jīng)過優(yōu)化?
通過 Vitis HLS,您可將 C/C++ 函數(shù)綜合到 RTL 中,從而輕松創(chuàng)建復雜設計算法。
AMD Vitis HLS 工具允許用戶通過將 C/C++ 函數(shù)綜合成 RTL,輕松創(chuàng)建復雜的 FPGA 算法。Vitis HLS 工具與 Vivado Design Suite(用于綜合、布置和布線)及 Vitis 統(tǒng)一軟件平臺(用于所有異構(gòu)系統(tǒng)設計和應用)高度集成。
使用 Vitis HLS 流程,用戶可針對 C 代碼應用指令,創(chuàng)建專門用于所需實現(xiàn)方案的 RTL。
不僅可從 C 語言源代碼創(chuàng)建多個設計架構(gòu),而且還可啟用用于高質(zhì)量 Correct-by-Construction RTL 的路徑。
C 語言仿真可用于驗證設計,支持比基于 RTL 的傳統(tǒng)仿真更快的迭代。
Vitis HLS 工具具有一系列豐富的分析及調(diào)試工具,其可促進設計優(yōu)化。
全新推出的Vitis HLS資源,具有以下特點:
較之傳統(tǒng)的 RTL,Vitis HLS 可實現(xiàn)更快的設計驗證和更高效的迭代
通過 Vitis HLS,開發(fā)者可使用 C/C++ 代碼中的自動 pragma 推理、流水線循環(huán)和函數(shù)等高級功能來滿足系統(tǒng)性能要求
審核編輯 :李倩
-
amd
+關(guān)注
關(guān)注
25文章
5561瀏覽量
135868 -
源代碼
+關(guān)注
關(guān)注
96文章
2950瀏覽量
67856 -
Vitis
+關(guān)注
關(guān)注
0文章
147瀏覽量
7824
原文標題:AMD 全新Vitis HLS資源現(xiàn)已推出
文章出處:【微信號:gh_2d1c7e2d540e,微信公眾號:XILINX開發(fā)者社區(qū)】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
新思科技推出全新硬件輔助驗證產(chǎn)品組合
使用AMD Vitis進行嵌入式設計開發(fā)用戶指南

全新AMD Vitis統(tǒng)一軟件平臺2024.2版本發(fā)布
AMD Vitis Unified Software Platform 2024.2發(fā)布
AMD Vivado Design Suite 2024.2全新推出
U50的AMD Vivado Design Tool flow設置

摩爾斯微電子推出社區(qū)論壇與開源GitHub資源庫,新資源的上線將加速全球工程師與開發(fā)者的Wi-Fi開發(fā)進程
AMD推出EPYC Embedded霄龍嵌入式8004系列處理器
AMD全新處理器擴大數(shù)據(jù)中心CPU的領先地位
AMD推出全新銳龍AI 300系列處理器

AMD Vivado Design Suite 2024.1全新推出
一種在HLS中插入HDL代碼的方式

技嘉推出全新AMD Radeon PRO W7000系列工作站顯卡
一個更適合工程師和研究僧的FPGA提升課程
AMD推出全新AMD銳龍和EPYC處理器,擴大數(shù)據(jù)中心和PC領域領先地位

評論