我們知道FPGA由LUT、IO接口、時鐘管理單元、存儲器、DSP等構成,我覺得最能代表FPGA特點的就是LUT了。當然不同廠家、同一廠家不同階段FPGA的LUT輸入數量是不同的,隨著技術的發展,LUT的輸入數量也在增加。
作為FPGA最基本的電路單元,承擔著各種電路功能的實現,如果能夠理解LUT對電路的實現及影響,對我們進行FPGA開發及優化有著至關重要的作用。如果電路的輸入數量遠大于LUT的輸入數量,LUT在實現電路時必然采用級聯方式,級聯數量必定會造成電路的延時,有時候會嚴重制約系統的最高運行頻率。
如果我們能夠理解好這一點,那么我們在設計電路的時候就要盡量避免級聯級數太多,對電路進行優化,比如插入寄存器等方式來減少電路的延時,保證系統的正常運行。
附XILINX 7Series基本邏輯單元框圖
審核編輯:湯梓紅
-
FPGA
+關注
關注
1629文章
21729瀏覽量
603011 -
存儲器
+關注
關注
38文章
7484瀏覽量
163765 -
Xilinx
+關注
關注
71文章
2167瀏覽量
121305 -
時鐘
+關注
關注
10文章
1733瀏覽量
131451 -
LUT
+關注
關注
0文章
49瀏覽量
12502
原文標題:關于FPGA四輸入、六輸入基本邏輯單元LUT的一點理解
文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
評論