PCI Express 0.32規范將比特率提高一倍,達到每通道128GT/s,為x16 Link(16通道)提供約<>GB/s的帶寬。下圖提供了不同 PCIe 代的比特率和帶寬的比較。
PCIe 物理層在以 128.130 GT/s 數據速率運行時將使用 32b/0b 編碼。此新數據速率將與先前的數據速率向后兼容。PCIe 鏈路將以 0.2 GT/s 的速度訓練到 L5 狀態,就像以前一樣,然后移動到更高的數據速率。采用 1b/2b 編碼和 8b/10b 編碼的 TS128 和 TS130 有序集得到增強,包括 32.0 GT/s 數據速率支持。均衡階段類似于上一代 8.0 GT/s 和 16.0 GT/s 數據速率。在以 0.2 GT/s 的速度對 L5 進行初始鏈路訓練后,鏈路將以 8.0 GT/s 的速度執行均衡,然后依次執行 16.0 GT/s 和 32.0 GT/s 均衡。當支持 32.0 GT/s 時,以較低的數據速率跳過(或重新排序)均衡是一項可選功能。除了跳過均衡的此選項外,還將通過鏈路訓練協商備用協議。
采用 128b/130b 編碼的 ElEOS 有序集擴展為包括更長的 0 和 1 運行長度。 在 32.0 GT/s 時,添加了另外 19 組具有各種預設的順應性模式。添加了新的擴展功能結構和幾個寄存器字段,以容納32.0 GT/s的數據速率。對于 32.0 GT/s 的數據速率,接收器和重定時器的通道裕量支持預計不會改變。
審核編輯:郭婷
聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。
舉報投訴
相關推薦
Systemverilog [1]和 UVM [2]為驗證團隊提供結構和規則。它使得在許多測試中能獲得一致的結果,并可以在團隊之間共享驗證。許多驗證團隊都在使用由C代碼編寫的
發表于 12-15 07:38
使用Vivado生成AXI VIP(AXI Verification IP)來對自己設計的AXI接口模塊進行全方位的驗證(如使用VIP的Master、Passthrough、Slave
發表于 10-09 16:08
新思科技有限公司(Synopsys, Inc., 納斯達克股票市場代碼:SNPS)日前宣布:推出基于全新VIPER架構的DiscoveryTM 系列驗證知識產權(Verification IP,簡稱VIP)。
發表于 03-14 12:08
?676次閱讀
本文實現的基于FPGA的PCIe總線接口的DMA控制器是在Altera PHY IP和Synopsys Core IP的基礎上實現的,利用Synopsys VIP驗證環境
發表于 01-11 10:57
?1.3w次閱讀
新思科技為下一代ArmAMBA協議(包括AMBA CXS)提供了廣泛的驗證解決方案。 更令人振奮的是,新思科技還為基于Arm的協議提供了驗證自動化解決方案,包括用于測試平臺生成的VC
發表于 10-15 09:37
?4003次閱讀
關于我:2020屆雙非學校材料專業畢業,現在已轉行芯片驗證,入職兩個月。最近MCU項目在用Synopsys公司的VIP,正好自己在看AMBA的VIP,就整理一下:4-介紹AMBA Sy
發表于 12-08 16:21
?10次下載
AN4230 STM32 MCU使用NIST隨機數生成驗證統計測試套件
發表于 11-21 17:07
?0次下載
Synopsys 的 VIP 以 SystemVerilog 包的形式提供。這些包為 VIP 定義唯一的命名空間,但為了使 VIP 更易于使用,可以將
發表于 05-25 14:44
?7569次閱讀
Synopsys 內存模型 (VIP) 具有內置的驗證計劃、功能和定時覆蓋模型,可加速覆蓋收斂。提供覆蓋模型是為了幫助跨配置設置、模式寄存器設置、功能和時序參數的多種組合運行完整的驗證
發表于 05-25 16:19
?815次閱讀
PCI Express? 5.0規范,達到32GT / s的傳輸速率,同時保持低功耗和與前幾代技術的向后兼容性。為此,Synopsys 還宣布與 Astera Labs 合作開發業界首款 PCIe
發表于 05-26 10:41
?1922次閱讀
我用一個或多或少完整的NVMe VIP測試用例示例結束了我的上一篇博客文章,試圖展示從基本設置到執行NVM寫入然后讀取的所有內容。我們將在這里稍微改變一下,從 NVMe 命令轉移到一些可用于協助您測試的
發表于 05-26 16:36
?1215次閱讀
的 Synopsys NVMe 驗證 IP (VIP) 是一個綜合測試工具,由兩個主要子系統組成——第一個是 SVC(系統驗證組件),第二個
發表于 05-26 17:41
?2080次閱讀
通常,驗證IP和設計集成需要深入了解協議和方法。這需要投入大量時間來建立內部專業知識。為了加快這一過程,Synopsys 的 Soundwire VIP 解決方案采用 100% 原生
發表于 05-26 18:08
?1031次閱讀
, VSO.ai)。任何新功能的真正考驗都是由真正的客戶在真正的設計中的使用,這也是本文的主題。請繼續閱讀,了解AMD如何將Synopsys AI驗證工具用于測試。
發表于 09-21 14:43
?1400次閱讀
據新思科技介紹,他們的 Synopsys.ai EDA 套件專為 CPU 高效運行而設計,為三星的 GAA 節點帶來了卓越的 PPA(性能、功耗和面積)表現。
發表于 05-06 11:23
?394次閱讀
評論