曾經有一段時間,相干多處理器系統是一種具有復雜專有架構的利基技術。隨著對性能需求的不斷增長,具有多個處理器和相干加速器的相干系統現在正在從基礎設施網絡和服務器到存儲和汽車等應用和細分市場中迅速采用。ARM AMBA 5 CHI 提供急需的??用于相干設計的標準架構。
SoC 領導者已采用 Synopsys VIP for CHI 和其他 AMBA 協議,以成功收斂驗證并流片相干子系統和互連。由于與ARM積極合作開發和證明CHI的VIP,我們已經看到了CHI VIP和TestSuite的迅速采用。
ARM將 CHI Issue B 作為 ARM AMBA 5 系列協議的一部分,增強了下一代相干設計的標準架構。
ARM AMBA 5 CHI 問題 B 提供以下新功能:
原子操作
緩存存儲以改善數據局部性
新的取消分配和緩存維護事務
數據檢查和中毒以識別數據損壞
直接數據傳輸以減少延遲
CHI Issue B VIP 使客戶和合作伙伴能夠驗證最新的連貫系統設計,并具有新的增強功能,以提高性能。以下是VIP高級驗證功能的摘要:
延遲和吞吐量分析的性能指標
可配置的互連模型
標準 UVM 架構,提供 AMBA 系統環境、CHI 系統環境以及獨立的 RN 和 SN UVM 試劑
全面的源代碼測試套件
參考驗證平臺
適用于 CHI 和 AMBA 的系統監視器,可對協議、數據完整性和緩存一致性執行系統級檢查
與威爾第協議分析器和性能分析器的本機集成?
內置覆蓋范圍和驗證計劃,可加快驗證覆蓋范圍的關閉速度
審核編輯:郭婷
-
處理器
+關注
關注
68文章
19259瀏覽量
229652 -
ARM
+關注
關注
134文章
9084瀏覽量
367387 -
服務器
+關注
關注
12文章
9123瀏覽量
85324
發布評論請先 登錄
相關推薦
評論